Simulação em VHDL de máquinas de estados finitas hierárquicas

Detalhes bibliográficos
Autor(a) principal: Rocha, António Adrego da
Data de Publicação: 1997
Outros Autores: Sklyarov, Valery
Tipo de documento: Artigo
Idioma: por
Título da fonte: Repositório Científico de Acesso Aberto de Portugal (Repositórios Cientìficos)
Texto Completo: https://proa.ua.pt/index.php/revdeti/article/view/19716
Resumo: This paper discusses the VHDL simulation of Hierarchical Finite State Machines. It presentes the resultsobtained with the simulation of the model described in [1], introduces a new model and shows its advantages. Both Moore and Mealy machines are being considered. The considered model provides such new facilities as flexibility, extensibility and reuse of an algorithm described by Hierarchical Graph-Schemes.
id RCAP_ef279c40d0df6d6fe49814931aae0481
oai_identifier_str oai:proa.ua.pt:article/19716
network_acronym_str RCAP
network_name_str Repositório Científico de Acesso Aberto de Portugal (Repositórios Cientìficos)
repository_id_str 7160
spelling Simulação em VHDL de máquinas de estados finitas hierárquicasThis paper discusses the VHDL simulation of Hierarchical Finite State Machines. It presentes the resultsobtained with the simulation of the model described in [1], introduces a new model and shows its advantages. Both Moore and Mealy machines are being considered. The considered model provides such new facilities as flexibility, extensibility and reuse of an algorithm described by Hierarchical Graph-Schemes.Este artigo descreve a simulação em VHDL de máquinas de estados finitas hierárquicas. São referidos os resultados obtidos com a simulação do modelo descrito em [1], é introduzido um novo modelo e discutidas as suas vantagens. Ambos os modelos das máquinas de Mealy e Moore são considerados. O modelo considerado providencia novas facilidades, tais como flexibilidade, extensibilidade e reutilização de um algoritmo descrito por grafos hierárquicos.UA Editora1997-01-01T00:00:00Zjournal articleinfo:eu-repo/semantics/articleinfo:eu-repo/semantics/publishedVersionapplication/pdfhttps://proa.ua.pt/index.php/revdeti/article/view/19716oai:proa.ua.pt:article/19716Eletrónica e Telecomunicações; Vol 2 No 1 (1997)Eletrónica e Telecomunicações; vol. 2 n.º 1 (1997)2182-97721645-0493reponame:Repositório Científico de Acesso Aberto de Portugal (Repositórios Cientìficos)instname:Agência para a Sociedade do Conhecimento (UMIC) - FCT - Sociedade da Informaçãoinstacron:RCAAPporhttps://proa.ua.pt/index.php/revdeti/article/view/19716https://proa.ua.pt/index.php/revdeti/article/view/19716/14286https://creativecommons.org/licenses/by/4.0/info:eu-repo/semantics/openAccessRocha, António Adrego daSklyarov, Valery2022-09-26T11:00:43Zoai:proa.ua.pt:article/19716Portal AgregadorONGhttps://www.rcaap.pt/oai/openaireopendoar:71602024-03-19T16:08:50.609924Repositório Científico de Acesso Aberto de Portugal (Repositórios Cientìficos) - Agência para a Sociedade do Conhecimento (UMIC) - FCT - Sociedade da Informaçãofalse
dc.title.none.fl_str_mv Simulação em VHDL de máquinas de estados finitas hierárquicas
title Simulação em VHDL de máquinas de estados finitas hierárquicas
spellingShingle Simulação em VHDL de máquinas de estados finitas hierárquicas
Rocha, António Adrego da
title_short Simulação em VHDL de máquinas de estados finitas hierárquicas
title_full Simulação em VHDL de máquinas de estados finitas hierárquicas
title_fullStr Simulação em VHDL de máquinas de estados finitas hierárquicas
title_full_unstemmed Simulação em VHDL de máquinas de estados finitas hierárquicas
title_sort Simulação em VHDL de máquinas de estados finitas hierárquicas
author Rocha, António Adrego da
author_facet Rocha, António Adrego da
Sklyarov, Valery
author_role author
author2 Sklyarov, Valery
author2_role author
dc.contributor.author.fl_str_mv Rocha, António Adrego da
Sklyarov, Valery
description This paper discusses the VHDL simulation of Hierarchical Finite State Machines. It presentes the resultsobtained with the simulation of the model described in [1], introduces a new model and shows its advantages. Both Moore and Mealy machines are being considered. The considered model provides such new facilities as flexibility, extensibility and reuse of an algorithm described by Hierarchical Graph-Schemes.
publishDate 1997
dc.date.none.fl_str_mv 1997-01-01T00:00:00Z
dc.type.driver.fl_str_mv journal article
info:eu-repo/semantics/article
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
format article
status_str publishedVersion
dc.identifier.uri.fl_str_mv https://proa.ua.pt/index.php/revdeti/article/view/19716
oai:proa.ua.pt:article/19716
url https://proa.ua.pt/index.php/revdeti/article/view/19716
identifier_str_mv oai:proa.ua.pt:article/19716
dc.language.iso.fl_str_mv por
language por
dc.relation.none.fl_str_mv https://proa.ua.pt/index.php/revdeti/article/view/19716
https://proa.ua.pt/index.php/revdeti/article/view/19716/14286
dc.rights.driver.fl_str_mv https://creativecommons.org/licenses/by/4.0/
info:eu-repo/semantics/openAccess
rights_invalid_str_mv https://creativecommons.org/licenses/by/4.0/
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.publisher.none.fl_str_mv UA Editora
publisher.none.fl_str_mv UA Editora
dc.source.none.fl_str_mv Eletrónica e Telecomunicações; Vol 2 No 1 (1997)
Eletrónica e Telecomunicações; vol. 2 n.º 1 (1997)
2182-9772
1645-0493
reponame:Repositório Científico de Acesso Aberto de Portugal (Repositórios Cientìficos)
instname:Agência para a Sociedade do Conhecimento (UMIC) - FCT - Sociedade da Informação
instacron:RCAAP
instname_str Agência para a Sociedade do Conhecimento (UMIC) - FCT - Sociedade da Informação
instacron_str RCAAP
institution RCAAP
reponame_str Repositório Científico de Acesso Aberto de Portugal (Repositórios Cientìficos)
collection Repositório Científico de Acesso Aberto de Portugal (Repositórios Cientìficos)
repository.name.fl_str_mv Repositório Científico de Acesso Aberto de Portugal (Repositórios Cientìficos) - Agência para a Sociedade do Conhecimento (UMIC) - FCT - Sociedade da Informação
repository.mail.fl_str_mv
_version_ 1799130545129521152