Heurística de power-cap em sistemas multicore de tempo-real com uso de monitoramento de performance

Detalhes bibliográficos
Autor(a) principal: Horstmann, Leonardo Passig
Data de Publicação: 2018
Tipo de documento: Trabalho de conclusão de curso
Idioma: por
Título da fonte: Repositório Institucional da UFSC
Texto Completo: https://repositorio.ufsc.br/handle/123456789/192156
Resumo: TCC(graduação) - Universidade Federal de Santa Catarina. Centro Tecnológico. Ciências da Computação.
id UFSC_91c29bc82a07ddf9705a0b14db7071de
oai_identifier_str oai:repositorio.ufsc.br:123456789/192156
network_acronym_str UFSC
network_name_str Repositório Institucional da UFSC
repository_id_str 2373
spelling Heurística de power-cap em sistemas multicore de tempo-real com uso de monitoramento de performanceDVSPMUMonitoramentoTempo-RealPower-CapTCC(graduação) - Universidade Federal de Santa Catarina. Centro Tecnológico. Ciências da Computação.Com a crescente no uso de sistemas embarcados e dispositivos móveis alimentados a bateria e o aumento do poder computacional e das necessidades dos mesmos, têm-se feito cada vez mais necessário o estudo de técnicas para melhor utilização dos recursos energéticos de modo a maximizar o tempo de funcionamento de um sistema. Uma das alternativas para uma melhor exploração da fonte energética é a aplicação de Power-Cap, limitando o consumo energético de maneira a não extrapolar o nível desejado. O uso de Power-Cap em sistemas de Tempo-Real, no entanto, deve levar em conta a existência de tarefas críticas que não devem perder seus tempos limite para execução (deadlines). Para se obter dados que possam atestar a necessidade de tomada de ação para que o consumo não extrapole o limite estabelecido, uma das alternativas é a aplicação de monitoramento de performance, outra área que vem ganhando grande importância nos dias de hoje. Tendo em vista este cenário, o presente Trabalho de Conclusão de Curso implementou um sistema, não intrusivo, de monitoramento de performance e estudou eventos de Software e Hardware coletados, desenvolvendo uma heurística de Power-Cap para um sistema Multi-Core de Tempo-Real.Florianópolis, SC.Fröhlich, Antônio Augusto MedeirosGracioli, GiovaniUniversidade Federal de Santa CatarinaHorstmann, Leonardo Passig2018-12-09T20:49:53Z2018-12-09T20:49:53Z2018-11-27info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/bachelorThesis190 f.application/pdfhttps://repositorio.ufsc.br/handle/123456789/192156porreponame:Repositório Institucional da UFSCinstname:Universidade Federal de Santa Catarina (UFSC)instacron:UFSCinfo:eu-repo/semantics/openAccess2018-12-09T20:49:53Zoai:repositorio.ufsc.br:123456789/192156Repositório InstitucionalPUBhttp://150.162.242.35/oai/requestopendoar:23732018-12-09T20:49:53Repositório Institucional da UFSC - Universidade Federal de Santa Catarina (UFSC)false
dc.title.none.fl_str_mv Heurística de power-cap em sistemas multicore de tempo-real com uso de monitoramento de performance
title Heurística de power-cap em sistemas multicore de tempo-real com uso de monitoramento de performance
spellingShingle Heurística de power-cap em sistemas multicore de tempo-real com uso de monitoramento de performance
Horstmann, Leonardo Passig
DVS
PMU
Monitoramento
Tempo-Real
Power-Cap
title_short Heurística de power-cap em sistemas multicore de tempo-real com uso de monitoramento de performance
title_full Heurística de power-cap em sistemas multicore de tempo-real com uso de monitoramento de performance
title_fullStr Heurística de power-cap em sistemas multicore de tempo-real com uso de monitoramento de performance
title_full_unstemmed Heurística de power-cap em sistemas multicore de tempo-real com uso de monitoramento de performance
title_sort Heurística de power-cap em sistemas multicore de tempo-real com uso de monitoramento de performance
author Horstmann, Leonardo Passig
author_facet Horstmann, Leonardo Passig
author_role author
dc.contributor.none.fl_str_mv Fröhlich, Antônio Augusto Medeiros
Gracioli, Giovani
Universidade Federal de Santa Catarina
dc.contributor.author.fl_str_mv Horstmann, Leonardo Passig
dc.subject.por.fl_str_mv DVS
PMU
Monitoramento
Tempo-Real
Power-Cap
topic DVS
PMU
Monitoramento
Tempo-Real
Power-Cap
description TCC(graduação) - Universidade Federal de Santa Catarina. Centro Tecnológico. Ciências da Computação.
publishDate 2018
dc.date.none.fl_str_mv 2018-12-09T20:49:53Z
2018-12-09T20:49:53Z
2018-11-27
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/bachelorThesis
format bachelorThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv https://repositorio.ufsc.br/handle/123456789/192156
url https://repositorio.ufsc.br/handle/123456789/192156
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv 190 f.
application/pdf
dc.publisher.none.fl_str_mv Florianópolis, SC.
publisher.none.fl_str_mv Florianópolis, SC.
dc.source.none.fl_str_mv reponame:Repositório Institucional da UFSC
instname:Universidade Federal de Santa Catarina (UFSC)
instacron:UFSC
instname_str Universidade Federal de Santa Catarina (UFSC)
instacron_str UFSC
institution UFSC
reponame_str Repositório Institucional da UFSC
collection Repositório Institucional da UFSC
repository.name.fl_str_mv Repositório Institucional da UFSC - Universidade Federal de Santa Catarina (UFSC)
repository.mail.fl_str_mv
_version_ 1808652413176905728