Desenvolvimento de estrutura de controle para paralelismo de inversores aplicados em fontes ininterruptas de energia

Detalhes bibliográficos
Autor(a) principal: Toebe, Ademir
Data de Publicação: 2018
Tipo de documento: Dissertação
Idioma: por
Título da fonte: Manancial - Repositório Digital da UFSM
Texto Completo: http://repositorio.ufsm.br/handle/1/16148
Resumo: This master's thesis proposes a control structure for inverters parallelism on uninterruptible power supply (UPS) modules with low line impedance characteristics. The structure is based on instantaneous current sharing (ICS), by exchanging information between modules through a communication bus. However, the system requires lower communication rates than others ICSs methods, and in addition, presents greater tolerance to output voltage measurement errors. In this system, one module act as a master, generating the synchronism of the voltage references, besides transmitting to the modules its output voltage measurement and LC filter inductor current. The slave modules, as well as the master, execute a voltage control loop and a current control loop, however, they use the master module measurement as a reference to generate errors coefficients that will be used to correct their own measurements. Using these coefficients, the relative measurement errors between the modules are eliminated. The coefficients are updated with each transmission of the master, whose transmission occurs at every 10 periods of voltage control loop sampling. In addition, the modules use a virtual impedance inserted in the circulating current, whose virtual impedance modifies the amplitude of the voltage reference of these, whenever there is difference between the currents of the slaves with respect to the master. This type of virtual impedance has the advantage that it does not affect the regulation of the output voltage. A system with two 2 kVA modules is designed and implemented. Simulation results are obtained with the detailed analysis of the structure. Finally, experimental results are obtained to validate the proposed structure.
id UFSM_17e6c18e6029ac1b4a227060909a7c08
oai_identifier_str oai:repositorio.ufsm.br:1/16148
network_acronym_str UFSM
network_name_str Manancial - Repositório Digital da UFSM
repository_id_str
spelling Desenvolvimento de estrutura de controle para paralelismo de inversores aplicados em fontes ininterruptas de energiaControl structure development for parallelism of inverters applied in uninterruptible power suppliesParalelismo de inversoresFontes ininterruptas de energiaCompartilhamento instantâneo de cargaEletrônica de potênciaInverter parallelismUninterruptible power suppliesInstantaneous load sharingPower electronicsCNPQ::ENGENHARIAS::ENGENHARIA ELETRICAThis master's thesis proposes a control structure for inverters parallelism on uninterruptible power supply (UPS) modules with low line impedance characteristics. The structure is based on instantaneous current sharing (ICS), by exchanging information between modules through a communication bus. However, the system requires lower communication rates than others ICSs methods, and in addition, presents greater tolerance to output voltage measurement errors. In this system, one module act as a master, generating the synchronism of the voltage references, besides transmitting to the modules its output voltage measurement and LC filter inductor current. The slave modules, as well as the master, execute a voltage control loop and a current control loop, however, they use the master module measurement as a reference to generate errors coefficients that will be used to correct their own measurements. Using these coefficients, the relative measurement errors between the modules are eliminated. The coefficients are updated with each transmission of the master, whose transmission occurs at every 10 periods of voltage control loop sampling. In addition, the modules use a virtual impedance inserted in the circulating current, whose virtual impedance modifies the amplitude of the voltage reference of these, whenever there is difference between the currents of the slaves with respect to the master. This type of virtual impedance has the advantage that it does not affect the regulation of the output voltage. A system with two 2 kVA modules is designed and implemented. Simulation results are obtained with the detailed analysis of the structure. Finally, experimental results are obtained to validate the proposed structure.Esta dissertação de mestrado propõe uma estrutura de controle para paralelismo de inversores em fontes ininterruptas de energia (UPS – Uninterruptible Power Supplie) modulares, com características de baixa impedância de conexão. A estrutura proposta é baseada no compartilhamento instantâneo da corrente de carga (ICS – Instantaneous Current Sharing), por meio da troca de informações entre os módulos através de um barramento de comunicação. Entretanto, este sistema requer taxas de comunicação menores que os métodos ICSs convencionais, além de apresentar maior tolerância à erros de medidas da tensão de saída. Neste sistema, um dos módulos atua como mestre gerando o sincronismo das referências, além de transmitir aos módulos sua medida de tensão de saída e corrente do indutor do filtro LC. Os módulos escravos, assim como o mestre, executam uma malha de tensão e uma malha de corrente, contudo, usam a medida do mestre como referência para gerar coeficientes que serão utilizados para corrigir suas próprias medidas. Empregando-se esses coeficientes, são eliminados os erros de medidas relativas entre os módulos. Os coeficientes são atualizados a cada transmissão do mestre, cuja transmissão ocorre a cada 10 períodos de amostragem da malha de tensão. Além disso, os módulos empregam uma impedância virtual inserida na corrente de circulação, cuja impedância virtual atua modificando a amplitude da referência de tensão destes, sempre que há diferença entre as correntes dos escravos com relação a do mestre. Essa forma de impedância virtual traz a vantagem de não afetar a regulação da tensão de saída. Um sistema com dois módulos de 2 kVA é projetado e implementado. Resultados de simulação são obtidos com a análise detalhada da estrutura. Por fim, resultados experimentais são adquiridos para validar a estrutura proposta.Universidade Federal de Santa MariaBrasilEngenharia ElétricaUFSMPrograma de Pós-Graduação em Engenharia ElétricaCentro de TecnologiaRech, Cassianohttp://lattes.cnpq.br/9375639768929991Lazzarin, Telles Brunellihttp://lattes.cnpq.br/2513940350875541Tibola, Jonas Robertohttp://lattes.cnpq.br/7203480799215375Toebe, Ademir2019-04-11T11:55:00Z2019-04-11T11:55:00Z2018-08-30info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisapplication/pdfhttp://repositorio.ufsm.br/handle/1/16148porAttribution-NonCommercial-NoDerivatives 4.0 Internationalhttp://creativecommons.org/licenses/by-nc-nd/4.0/info:eu-repo/semantics/openAccessreponame:Manancial - Repositório Digital da UFSMinstname:Universidade Federal de Santa Maria (UFSM)instacron:UFSM2019-04-12T06:01:12Zoai:repositorio.ufsm.br:1/16148Biblioteca Digital de Teses e Dissertaçõeshttps://repositorio.ufsm.br/ONGhttps://repositorio.ufsm.br/oai/requestatendimento.sib@ufsm.br||tedebc@gmail.comopendoar:2019-04-12T06:01:12Manancial - Repositório Digital da UFSM - Universidade Federal de Santa Maria (UFSM)false
dc.title.none.fl_str_mv Desenvolvimento de estrutura de controle para paralelismo de inversores aplicados em fontes ininterruptas de energia
Control structure development for parallelism of inverters applied in uninterruptible power supplies
title Desenvolvimento de estrutura de controle para paralelismo de inversores aplicados em fontes ininterruptas de energia
spellingShingle Desenvolvimento de estrutura de controle para paralelismo de inversores aplicados em fontes ininterruptas de energia
Toebe, Ademir
Paralelismo de inversores
Fontes ininterruptas de energia
Compartilhamento instantâneo de carga
Eletrônica de potência
Inverter parallelism
Uninterruptible power supplies
Instantaneous load sharing
Power electronics
CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA
title_short Desenvolvimento de estrutura de controle para paralelismo de inversores aplicados em fontes ininterruptas de energia
title_full Desenvolvimento de estrutura de controle para paralelismo de inversores aplicados em fontes ininterruptas de energia
title_fullStr Desenvolvimento de estrutura de controle para paralelismo de inversores aplicados em fontes ininterruptas de energia
title_full_unstemmed Desenvolvimento de estrutura de controle para paralelismo de inversores aplicados em fontes ininterruptas de energia
title_sort Desenvolvimento de estrutura de controle para paralelismo de inversores aplicados em fontes ininterruptas de energia
author Toebe, Ademir
author_facet Toebe, Ademir
author_role author
dc.contributor.none.fl_str_mv Rech, Cassiano
http://lattes.cnpq.br/9375639768929991
Lazzarin, Telles Brunelli
http://lattes.cnpq.br/2513940350875541
Tibola, Jonas Roberto
http://lattes.cnpq.br/7203480799215375
dc.contributor.author.fl_str_mv Toebe, Ademir
dc.subject.por.fl_str_mv Paralelismo de inversores
Fontes ininterruptas de energia
Compartilhamento instantâneo de carga
Eletrônica de potência
Inverter parallelism
Uninterruptible power supplies
Instantaneous load sharing
Power electronics
CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA
topic Paralelismo de inversores
Fontes ininterruptas de energia
Compartilhamento instantâneo de carga
Eletrônica de potência
Inverter parallelism
Uninterruptible power supplies
Instantaneous load sharing
Power electronics
CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA
description This master's thesis proposes a control structure for inverters parallelism on uninterruptible power supply (UPS) modules with low line impedance characteristics. The structure is based on instantaneous current sharing (ICS), by exchanging information between modules through a communication bus. However, the system requires lower communication rates than others ICSs methods, and in addition, presents greater tolerance to output voltage measurement errors. In this system, one module act as a master, generating the synchronism of the voltage references, besides transmitting to the modules its output voltage measurement and LC filter inductor current. The slave modules, as well as the master, execute a voltage control loop and a current control loop, however, they use the master module measurement as a reference to generate errors coefficients that will be used to correct their own measurements. Using these coefficients, the relative measurement errors between the modules are eliminated. The coefficients are updated with each transmission of the master, whose transmission occurs at every 10 periods of voltage control loop sampling. In addition, the modules use a virtual impedance inserted in the circulating current, whose virtual impedance modifies the amplitude of the voltage reference of these, whenever there is difference between the currents of the slaves with respect to the master. This type of virtual impedance has the advantage that it does not affect the regulation of the output voltage. A system with two 2 kVA modules is designed and implemented. Simulation results are obtained with the detailed analysis of the structure. Finally, experimental results are obtained to validate the proposed structure.
publishDate 2018
dc.date.none.fl_str_mv 2018-08-30
2019-04-11T11:55:00Z
2019-04-11T11:55:00Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv http://repositorio.ufsm.br/handle/1/16148
url http://repositorio.ufsm.br/handle/1/16148
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv Attribution-NonCommercial-NoDerivatives 4.0 International
http://creativecommons.org/licenses/by-nc-nd/4.0/
info:eu-repo/semantics/openAccess
rights_invalid_str_mv Attribution-NonCommercial-NoDerivatives 4.0 International
http://creativecommons.org/licenses/by-nc-nd/4.0/
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.publisher.none.fl_str_mv Universidade Federal de Santa Maria
Brasil
Engenharia Elétrica
UFSM
Programa de Pós-Graduação em Engenharia Elétrica
Centro de Tecnologia
publisher.none.fl_str_mv Universidade Federal de Santa Maria
Brasil
Engenharia Elétrica
UFSM
Programa de Pós-Graduação em Engenharia Elétrica
Centro de Tecnologia
dc.source.none.fl_str_mv reponame:Manancial - Repositório Digital da UFSM
instname:Universidade Federal de Santa Maria (UFSM)
instacron:UFSM
instname_str Universidade Federal de Santa Maria (UFSM)
instacron_str UFSM
institution UFSM
reponame_str Manancial - Repositório Digital da UFSM
collection Manancial - Repositório Digital da UFSM
repository.name.fl_str_mv Manancial - Repositório Digital da UFSM - Universidade Federal de Santa Maria (UFSM)
repository.mail.fl_str_mv atendimento.sib@ufsm.br||tedebc@gmail.com
_version_ 1805922024726462464