Geração automática de leiaute através de matriz de células- MARTELO

Detalhes bibliográficos
Autor(a) principal: Menezes, Cláudio Carvalho
Data de Publicação: 2004
Tipo de documento: Dissertação
Idioma: por
Título da fonte: Biblioteca Digital de Teses e Dissertações da UFRGS
Texto Completo: http://hdl.handle.net/10183/6018
Resumo: Esta dissertação enquadra-se em um processo de busca de soluções para a geração do leiaute de circuitos integrados que permitam aumentar a qualidade da previsibilidade do comportamento de um circuito após a sua implementação. Isso é importante face ao crescimento dos problemas referentes aos efeitos elétricos adversos que surgem em nanocircuitos, tais como eletromigração, efeito antena, contatos mal formados e outros, assim como o aumento da variabilidade do processo de fabricação em tecnologias submicrônicas. O foco deste trabalho de pesquisa é a busca de soluções regulares através do uso de matrizes de portas lógicas. A experimentação efetuada realiza a geração de uma matriz de portas NAND que viabiliza a implementação de equações lógicas mapeadas para redes de portas NAND e inversores, admitindo-se a parametrização do fanout máximo. Foi desenvolvida uma ferramenta de CAD, o MARTELO, que permite efetuar a geração automática de matrizes de portas lógicas, sendo que a versão inicial está voltada para a geração de matrizes com portas NAND em tecnologia CMOS. Os experimentos efetuados revelam que esta técnica é promissora, sendo apresentados alguns dos resultados obtidos.
id URGS_392155c87edd2dbc88fec57cc7922892
oai_identifier_str oai:www.lume.ufrgs.br:10183/6018
network_acronym_str URGS
network_name_str Biblioteca Digital de Teses e Dissertações da UFRGS
repository_id_str 1853
spelling Menezes, Cláudio CarvalhoReis, Ricardo Augusto da Luz2007-06-06T18:51:58Z2004http://hdl.handle.net/10183/6018000523680Esta dissertação enquadra-se em um processo de busca de soluções para a geração do leiaute de circuitos integrados que permitam aumentar a qualidade da previsibilidade do comportamento de um circuito após a sua implementação. Isso é importante face ao crescimento dos problemas referentes aos efeitos elétricos adversos que surgem em nanocircuitos, tais como eletromigração, efeito antena, contatos mal formados e outros, assim como o aumento da variabilidade do processo de fabricação em tecnologias submicrônicas. O foco deste trabalho de pesquisa é a busca de soluções regulares através do uso de matrizes de portas lógicas. A experimentação efetuada realiza a geração de uma matriz de portas NAND que viabiliza a implementação de equações lógicas mapeadas para redes de portas NAND e inversores, admitindo-se a parametrização do fanout máximo. Foi desenvolvida uma ferramenta de CAD, o MARTELO, que permite efetuar a geração automática de matrizes de portas lógicas, sendo que a versão inicial está voltada para a geração de matrizes com portas NAND em tecnologia CMOS. Os experimentos efetuados revelam que esta técnica é promissora, sendo apresentados alguns dos resultados obtidos.application/pdfporMicroeletrônicaCad : MicroeletronicaGeração automática de leiaute através de matriz de células- MARTELOinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisUniversidade Federal do Rio Grande do SulInstituto de InformáticaPrograma de Pós-Graduação em ComputaçãoPorto Alegre, BR-RS2004.mestradoinfo:eu-repo/semantics/openAccessreponame:Biblioteca Digital de Teses e Dissertações da UFRGSinstname:Universidade Federal do Rio Grande do Sul (UFRGS)instacron:UFRGSORIGINAL000523680.pdf000523680.pdfTexto completoapplication/pdf13961075http://www.lume.ufrgs.br/bitstream/10183/6018/1/000523680.pdf40860c9cabc04868102a2a0aa52ca79dMD51TEXT000523680.pdf.txt000523680.pdf.txtExtracted Texttext/plain113505http://www.lume.ufrgs.br/bitstream/10183/6018/2/000523680.pdf.txt62a1814fe0015829adc1993e3da5b0ebMD52THUMBNAIL000523680.pdf.jpg000523680.pdf.jpgGenerated Thumbnailimage/jpeg1020http://www.lume.ufrgs.br/bitstream/10183/6018/3/000523680.pdf.jpge3b45e4d01caf64d4b49ef007a9b6690MD5310183/60182018-10-15 09:15:24.507oai:www.lume.ufrgs.br:10183/6018Biblioteca Digital de Teses e Dissertaçõeshttps://lume.ufrgs.br/handle/10183/2PUBhttps://lume.ufrgs.br/oai/requestlume@ufrgs.br||lume@ufrgs.bropendoar:18532018-10-15T12:15:24Biblioteca Digital de Teses e Dissertações da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS)false
dc.title.pt_BR.fl_str_mv Geração automática de leiaute através de matriz de células- MARTELO
title Geração automática de leiaute através de matriz de células- MARTELO
spellingShingle Geração automática de leiaute através de matriz de células- MARTELO
Menezes, Cláudio Carvalho
Microeletrônica
Cad : Microeletronica
title_short Geração automática de leiaute através de matriz de células- MARTELO
title_full Geração automática de leiaute através de matriz de células- MARTELO
title_fullStr Geração automática de leiaute através de matriz de células- MARTELO
title_full_unstemmed Geração automática de leiaute através de matriz de células- MARTELO
title_sort Geração automática de leiaute através de matriz de células- MARTELO
author Menezes, Cláudio Carvalho
author_facet Menezes, Cláudio Carvalho
author_role author
dc.contributor.author.fl_str_mv Menezes, Cláudio Carvalho
dc.contributor.advisor1.fl_str_mv Reis, Ricardo Augusto da Luz
contributor_str_mv Reis, Ricardo Augusto da Luz
dc.subject.por.fl_str_mv Microeletrônica
Cad : Microeletronica
topic Microeletrônica
Cad : Microeletronica
description Esta dissertação enquadra-se em um processo de busca de soluções para a geração do leiaute de circuitos integrados que permitam aumentar a qualidade da previsibilidade do comportamento de um circuito após a sua implementação. Isso é importante face ao crescimento dos problemas referentes aos efeitos elétricos adversos que surgem em nanocircuitos, tais como eletromigração, efeito antena, contatos mal formados e outros, assim como o aumento da variabilidade do processo de fabricação em tecnologias submicrônicas. O foco deste trabalho de pesquisa é a busca de soluções regulares através do uso de matrizes de portas lógicas. A experimentação efetuada realiza a geração de uma matriz de portas NAND que viabiliza a implementação de equações lógicas mapeadas para redes de portas NAND e inversores, admitindo-se a parametrização do fanout máximo. Foi desenvolvida uma ferramenta de CAD, o MARTELO, que permite efetuar a geração automática de matrizes de portas lógicas, sendo que a versão inicial está voltada para a geração de matrizes com portas NAND em tecnologia CMOS. Os experimentos efetuados revelam que esta técnica é promissora, sendo apresentados alguns dos resultados obtidos.
publishDate 2004
dc.date.issued.fl_str_mv 2004
dc.date.accessioned.fl_str_mv 2007-06-06T18:51:58Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv http://hdl.handle.net/10183/6018
dc.identifier.nrb.pt_BR.fl_str_mv 000523680
url http://hdl.handle.net/10183/6018
identifier_str_mv 000523680
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.source.none.fl_str_mv reponame:Biblioteca Digital de Teses e Dissertações da UFRGS
instname:Universidade Federal do Rio Grande do Sul (UFRGS)
instacron:UFRGS
instname_str Universidade Federal do Rio Grande do Sul (UFRGS)
instacron_str UFRGS
institution UFRGS
reponame_str Biblioteca Digital de Teses e Dissertações da UFRGS
collection Biblioteca Digital de Teses e Dissertações da UFRGS
bitstream.url.fl_str_mv http://www.lume.ufrgs.br/bitstream/10183/6018/1/000523680.pdf
http://www.lume.ufrgs.br/bitstream/10183/6018/2/000523680.pdf.txt
http://www.lume.ufrgs.br/bitstream/10183/6018/3/000523680.pdf.jpg
bitstream.checksum.fl_str_mv 40860c9cabc04868102a2a0aa52ca79d
62a1814fe0015829adc1993e3da5b0eb
e3b45e4d01caf64d4b49ef007a9b6690
bitstream.checksumAlgorithm.fl_str_mv MD5
MD5
MD5
repository.name.fl_str_mv Biblioteca Digital de Teses e Dissertações da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS)
repository.mail.fl_str_mv lume@ufrgs.br||lume@ufrgs.br
_version_ 1810085061408587776