Implementação de um modulador PWM para inversor multinível ponte H em cascata de 7 níveis em FPGA

Detalhes bibliográficos
Autor(a) principal: Souza, Weiber Aurélio Xavier de
Data de Publicação: 2022
Tipo de documento: Trabalho de conclusão de curso
Idioma: por
Título da fonte: Repositório Institucional da UNESP
Texto Completo: http://hdl.handle.net/11449/234787
Resumo: This paper presents the implementation in a FPGA of a PWM modulation using different PWM modulation techniques for single-phase seven level cascaded H-bridge inverter. For this, the working principle of this inverter and the PWM modulation by multiple carriers is explained. The modulator was written using the VHDL hardware description language and structured in blocks. In addition, Matlab/Simulink software is used to simulate the control signals, the multilevel inverter and the LC filter. Also, Modelsim software is used to simulate the FPGA control signals. The modulator is implemented in an Altera De2-115 development kit. Finally, for the validation of the system, a seven-level multilevel inverter was developed, to which the control signals are applied and the results obtained are analyzed, comparing them to the simulation results
id UNSP_2786cc823c31679499db989bd54d6c4a
oai_identifier_str oai:repositorio.unesp.br:11449/234787
network_acronym_str UNSP
network_name_str Repositório Institucional da UNESP
repository_id_str 2946
spelling Implementação de um modulador PWM para inversor multinível ponte H em cascata de 7 níveis em FPGAImplementation of a PWM modulator for 7-level cascade H-bridge multilevel inverter on FPGAMultilevel inverterPWM ModulationCascaded H-BridgePower ElectronicsInversor multinívelModulação PWMFPGAInversor Ponte HEletrônica de PotênciaInversores elétricosEletrônica de potênciaModulação (Eletrônica)This paper presents the implementation in a FPGA of a PWM modulation using different PWM modulation techniques for single-phase seven level cascaded H-bridge inverter. For this, the working principle of this inverter and the PWM modulation by multiple carriers is explained. The modulator was written using the VHDL hardware description language and structured in blocks. In addition, Matlab/Simulink software is used to simulate the control signals, the multilevel inverter and the LC filter. Also, Modelsim software is used to simulate the FPGA control signals. The modulator is implemented in an Altera De2-115 development kit. Finally, for the validation of the system, a seven-level multilevel inverter was developed, to which the control signals are applied and the results obtained are analyzed, comparing them to the simulation resultsEste trabalho apresenta a implementação em FPGA de um modulador PWM utilizando-se diferentes técnicas de modulação PWM para um inversor multinível em cascata ponte H. Para isso, é explicado o princípio de funcionamento deste inversor e da modulação PWM por múltiplas portadoras. O modulador foi escrito utilizando a linguagem de descrição de hardware VHDL e estruturado em blocos. Além disso, utiliza-se o software Matlab/Simulink para realizar a simulação dos sinais de controle, do inversor multinível e do filtro LC. Ainda, utiliza-se os softwares Modelsim para a simulação dos sinais de controle do FPGA. O modulador é implementado em um kit de desenvolvimento Altera De2-115. Por fim, para a validação do sistema desenvolveu-se um inversor multinível de 7 níveis, o qual é aplicado os sinais de controle e analisa-se os resultados obtidos, comparando-se aos resultados das simulações.Não recebi financiamentoUniversidade Estadual Paulista (Unesp)Mesquita, Leonardo [UNESP]Universidade Estadual Paulista (Unesp)Souza, Weiber Aurélio Xavier de2022-05-19T13:54:45Z2022-05-19T13:54:45Z2022-03-18info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/bachelorThesisapplication/pdfhttp://hdl.handle.net/11449/234787porinfo:eu-repo/semantics/openAccessreponame:Repositório Institucional da UNESPinstname:Universidade Estadual Paulista (UNESP)instacron:UNESP2023-12-03T06:15:01Zoai:repositorio.unesp.br:11449/234787Repositório InstitucionalPUBhttp://repositorio.unesp.br/oai/requestopendoar:29462023-12-03T06:15:01Repositório Institucional da UNESP - Universidade Estadual Paulista (UNESP)false
dc.title.none.fl_str_mv Implementação de um modulador PWM para inversor multinível ponte H em cascata de 7 níveis em FPGA
Implementation of a PWM modulator for 7-level cascade H-bridge multilevel inverter on FPGA
title Implementação de um modulador PWM para inversor multinível ponte H em cascata de 7 níveis em FPGA
spellingShingle Implementação de um modulador PWM para inversor multinível ponte H em cascata de 7 níveis em FPGA
Souza, Weiber Aurélio Xavier de
Multilevel inverter
PWM Modulation
Cascaded H-Bridge
Power Electronics
Inversor multinível
Modulação PWM
FPGA
Inversor Ponte H
Eletrônica de Potência
Inversores elétricos
Eletrônica de potência
Modulação (Eletrônica)
title_short Implementação de um modulador PWM para inversor multinível ponte H em cascata de 7 níveis em FPGA
title_full Implementação de um modulador PWM para inversor multinível ponte H em cascata de 7 níveis em FPGA
title_fullStr Implementação de um modulador PWM para inversor multinível ponte H em cascata de 7 níveis em FPGA
title_full_unstemmed Implementação de um modulador PWM para inversor multinível ponte H em cascata de 7 níveis em FPGA
title_sort Implementação de um modulador PWM para inversor multinível ponte H em cascata de 7 níveis em FPGA
author Souza, Weiber Aurélio Xavier de
author_facet Souza, Weiber Aurélio Xavier de
author_role author
dc.contributor.none.fl_str_mv Mesquita, Leonardo [UNESP]
Universidade Estadual Paulista (Unesp)
dc.contributor.author.fl_str_mv Souza, Weiber Aurélio Xavier de
dc.subject.por.fl_str_mv Multilevel inverter
PWM Modulation
Cascaded H-Bridge
Power Electronics
Inversor multinível
Modulação PWM
FPGA
Inversor Ponte H
Eletrônica de Potência
Inversores elétricos
Eletrônica de potência
Modulação (Eletrônica)
topic Multilevel inverter
PWM Modulation
Cascaded H-Bridge
Power Electronics
Inversor multinível
Modulação PWM
FPGA
Inversor Ponte H
Eletrônica de Potência
Inversores elétricos
Eletrônica de potência
Modulação (Eletrônica)
description This paper presents the implementation in a FPGA of a PWM modulation using different PWM modulation techniques for single-phase seven level cascaded H-bridge inverter. For this, the working principle of this inverter and the PWM modulation by multiple carriers is explained. The modulator was written using the VHDL hardware description language and structured in blocks. In addition, Matlab/Simulink software is used to simulate the control signals, the multilevel inverter and the LC filter. Also, Modelsim software is used to simulate the FPGA control signals. The modulator is implemented in an Altera De2-115 development kit. Finally, for the validation of the system, a seven-level multilevel inverter was developed, to which the control signals are applied and the results obtained are analyzed, comparing them to the simulation results
publishDate 2022
dc.date.none.fl_str_mv 2022-05-19T13:54:45Z
2022-05-19T13:54:45Z
2022-03-18
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/bachelorThesis
format bachelorThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv http://hdl.handle.net/11449/234787
url http://hdl.handle.net/11449/234787
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.publisher.none.fl_str_mv Universidade Estadual Paulista (Unesp)
publisher.none.fl_str_mv Universidade Estadual Paulista (Unesp)
dc.source.none.fl_str_mv reponame:Repositório Institucional da UNESP
instname:Universidade Estadual Paulista (UNESP)
instacron:UNESP
instname_str Universidade Estadual Paulista (UNESP)
instacron_str UNESP
institution UNESP
reponame_str Repositório Institucional da UNESP
collection Repositório Institucional da UNESP
repository.name.fl_str_mv Repositório Institucional da UNESP - Universidade Estadual Paulista (UNESP)
repository.mail.fl_str_mv
_version_ 1799965157514805248