"Desenvolvimento de um sistema dinamicamente reconfigurável baseado em redes intrachip e ferramenta para posicionamento de módulos"

Detalhes bibliográficos
Autor(a) principal: MARIO ANDRES RAFFO JARA
Data de Publicação: 2010
Tipo de documento: Dissertação
Título da fonte: Portal de Dados Abertos da CAPES
id BRCRIS_75bfb608a30dc32d83a083652492fbb4
network_acronym_str CAPES
network_name_str Portal de Dados Abertos da CAPES
dc.title.pt-BR.fl_str_mv "Desenvolvimento de um sistema dinamicamente reconfigurável baseado em redes intrachip e ferramenta para posicionamento de módulos"
title "Desenvolvimento de um sistema dinamicamente reconfigurável baseado em redes intrachip e ferramenta para posicionamento de módulos"
spellingShingle "Desenvolvimento de um sistema dinamicamente reconfigurável baseado em redes intrachip e ferramenta para posicionamento de módulos"
MARIO ANDRES RAFFO JARA
title_short "Desenvolvimento de um sistema dinamicamente reconfigurável baseado em redes intrachip e ferramenta para posicionamento de módulos"
title_full "Desenvolvimento de um sistema dinamicamente reconfigurável baseado em redes intrachip e ferramenta para posicionamento de módulos"
title_fullStr "Desenvolvimento de um sistema dinamicamente reconfigurável baseado em redes intrachip e ferramenta para posicionamento de módulos"
"Desenvolvimento de um sistema dinamicamente reconfigurável baseado em redes intrachip e ferramenta para posicionamento de módulos"
title_full_unstemmed "Desenvolvimento de um sistema dinamicamente reconfigurável baseado em redes intrachip e ferramenta para posicionamento de módulos"
"Desenvolvimento de um sistema dinamicamente reconfigurável baseado em redes intrachip e ferramenta para posicionamento de módulos"
title_sort "Desenvolvimento de um sistema dinamicamente reconfigurável baseado em redes intrachip e ferramenta para posicionamento de módulos"
publishDate 2010
format masterThesis
author_role author
author MARIO ANDRES RAFFO JARA
author_facet MARIO ANDRES RAFFO JARA
dc.contributor.authorLattes.fl_str_mv http://lattes.cnpq.br/8840526898603193
dc.contributor.advisor1.fl_str_mv WANG JIANG CHAU
dc.contributor.advisor1Lattes.fl_str_mv http://lattes.cnpq.br/2439982685319061
dc.contributor.advisor1orcid.por.fl_str_mv https://orcid.org/0000000239604026
dc.publisher.none.fl_str_mv UNIVERSIDADE DE SÃO PAULO
publisher.none.fl_str_mv UNIVERSIDADE DE SÃO PAULO
instname_str UNIVERSIDADE DE SÃO PAULO
reponame_str Portal de Dados Abertos da CAPES
collection Portal de Dados Abertos da CAPES
spelling CAPESPortal de Dados Abertos da CAPES"Desenvolvimento de um sistema dinamicamente reconfigurável baseado em redes intrachip e ferramenta para posicionamento de módulos""Desenvolvimento de um sistema dinamicamente reconfigurável baseado em redes intrachip e ferramenta para posicionamento de módulos""Desenvolvimento de um sistema dinamicamente reconfigurável baseado em redes intrachip e ferramenta para posicionamento de módulos""Desenvolvimento de um sistema dinamicamente reconfigurável baseado em redes intrachip e ferramenta para posicionamento de módulos""Desenvolvimento de um sistema dinamicamente reconfigurável baseado em redes intrachip e ferramenta para posicionamento de módulos""Desenvolvimento de um sistema dinamicamente reconfigurável baseado em redes intrachip e ferramenta para posicionamento de módulos""Desenvolvimento de um sistema dinamicamente reconfigurável baseado em redes intrachip e ferramenta para posicionamento de módulos"2010masterThesisauthorMARIO ANDRES RAFFO JARAhttp://lattes.cnpq.br/8840526898603193 WANG JIANG CHAUhttp://lattes.cnpq.br/2439982685319061https://orcid.org/0000000239604026UNIVERSIDADE DE SÃO PAULOUNIVERSIDADE DE SÃO PAULOUNIVERSIDADE DE SÃO PAULOPortal de Dados Abertos da CAPESPortal de Dados Abertos da CAPES
identifier_str_mv JARA, MARIO ANDRES RAFFO. "Desenvolvimento de um sistema dinamicamente reconfigurável baseado em redes intrachip e ferramenta para posicionamento de módulos". 2010. Tese.
dc.identifier.citation.fl_str_mv JARA, MARIO ANDRES RAFFO. "Desenvolvimento de um sistema dinamicamente reconfigurável baseado em redes intrachip e ferramenta para posicionamento de módulos". 2010. Tese.
_version_ 1741885374971510784