Sistema de processamento embarcado de arquitetura com redundância de hardware ativa tolerante a falhas.

Detalhes bibliográficos
Autor(a) principal: Noli José Kozenieski
Data de Publicação: 2007
Tipo de documento: Dissertação
Idioma: por
Título da fonte: Biblioteca Digital de Teses e Dissertações do ITA
Texto Completo: http://www.bd.bibl.ita.br/tde_busca/arquivo.php?codArquivo=434
Resumo: Esta tese apresenta uma proposta de sistema de arquitetura com redundância de hardware do tipo ativa visando deixar o sistema com maior robustez à presença de falhas no sistema e aumentando a confiabilidade, tendo como foco aplicações em sistemas embarcados. São descritos os procedimentos e arquitetura, sendo efetuada uma implementação em bancada utilizando a proposta de arquitetura deste trabalho com o objetivo de fazer a validação de conceitos. Serão apresentados resultados teóricos e práticos que foram obtidos, onde foi observado o correto gerenciamento do sistema redundante. Os procedimentos adotados pelo sistema diante a inserção de falhas foram satisfatórios, sendo condizentes com os resultados teóricos esperados. Para tornar mais visível e compreensível as atividades nos sub-sistemas, será apresentada a modelagem utilizando redes de Petri, onde são modeladas inserções de falhas e procedimentos do gerenciamento da redundância.
id ITA_3cee5dfd3dadba38e13a7bebc1d13739
oai_identifier_str oai:agregador.ibict.br.BDTD_ITA:oai:ita.br:434
network_acronym_str ITA
network_name_str Biblioteca Digital de Teses e Dissertações do ITA
spelling Sistema de processamento embarcado de arquitetura com redundância de hardware ativa tolerante a falhas.Sistemas de computadores embarcadosRedundânciaProcessamento de dadosConfiabilidadeTolerância a falhasHardwareArquitetura (computadores)Engenharia eletrônicaComputaçãoEsta tese apresenta uma proposta de sistema de arquitetura com redundância de hardware do tipo ativa visando deixar o sistema com maior robustez à presença de falhas no sistema e aumentando a confiabilidade, tendo como foco aplicações em sistemas embarcados. São descritos os procedimentos e arquitetura, sendo efetuada uma implementação em bancada utilizando a proposta de arquitetura deste trabalho com o objetivo de fazer a validação de conceitos. Serão apresentados resultados teóricos e práticos que foram obtidos, onde foi observado o correto gerenciamento do sistema redundante. Os procedimentos adotados pelo sistema diante a inserção de falhas foram satisfatórios, sendo condizentes com os resultados teóricos esperados. Para tornar mais visível e compreensível as atividades nos sub-sistemas, será apresentada a modelagem utilizando redes de Petri, onde são modeladas inserções de falhas e procedimentos do gerenciamento da redundância.Instituto Tecnológico de AeronáuticaNeusa Maria Franco de OliveiraNoli José Kozenieski2007-07-11info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesishttp://www.bd.bibl.ita.br/tde_busca/arquivo.php?codArquivo=434reponame:Biblioteca Digital de Teses e Dissertações do ITAinstname:Instituto Tecnológico de Aeronáuticainstacron:ITAporinfo:eu-repo/semantics/openAccessapplication/pdf2019-02-02T14:01:48Zoai:agregador.ibict.br.BDTD_ITA:oai:ita.br:434http://oai.bdtd.ibict.br/requestopendoar:null2020-05-28 19:33:15.375Biblioteca Digital de Teses e Dissertações do ITA - Instituto Tecnológico de Aeronáuticatrue
dc.title.none.fl_str_mv Sistema de processamento embarcado de arquitetura com redundância de hardware ativa tolerante a falhas.
title Sistema de processamento embarcado de arquitetura com redundância de hardware ativa tolerante a falhas.
spellingShingle Sistema de processamento embarcado de arquitetura com redundância de hardware ativa tolerante a falhas.
Noli José Kozenieski
Sistemas de computadores embarcados
Redundância
Processamento de dados
Confiabilidade
Tolerância a falhas
Hardware
Arquitetura (computadores)
Engenharia eletrônica
Computação
title_short Sistema de processamento embarcado de arquitetura com redundância de hardware ativa tolerante a falhas.
title_full Sistema de processamento embarcado de arquitetura com redundância de hardware ativa tolerante a falhas.
title_fullStr Sistema de processamento embarcado de arquitetura com redundância de hardware ativa tolerante a falhas.
title_full_unstemmed Sistema de processamento embarcado de arquitetura com redundância de hardware ativa tolerante a falhas.
title_sort Sistema de processamento embarcado de arquitetura com redundância de hardware ativa tolerante a falhas.
author Noli José Kozenieski
author_facet Noli José Kozenieski
author_role author
dc.contributor.none.fl_str_mv Neusa Maria Franco de Oliveira
dc.contributor.author.fl_str_mv Noli José Kozenieski
dc.subject.por.fl_str_mv Sistemas de computadores embarcados
Redundância
Processamento de dados
Confiabilidade
Tolerância a falhas
Hardware
Arquitetura (computadores)
Engenharia eletrônica
Computação
topic Sistemas de computadores embarcados
Redundância
Processamento de dados
Confiabilidade
Tolerância a falhas
Hardware
Arquitetura (computadores)
Engenharia eletrônica
Computação
dc.description.none.fl_txt_mv Esta tese apresenta uma proposta de sistema de arquitetura com redundância de hardware do tipo ativa visando deixar o sistema com maior robustez à presença de falhas no sistema e aumentando a confiabilidade, tendo como foco aplicações em sistemas embarcados. São descritos os procedimentos e arquitetura, sendo efetuada uma implementação em bancada utilizando a proposta de arquitetura deste trabalho com o objetivo de fazer a validação de conceitos. Serão apresentados resultados teóricos e práticos que foram obtidos, onde foi observado o correto gerenciamento do sistema redundante. Os procedimentos adotados pelo sistema diante a inserção de falhas foram satisfatórios, sendo condizentes com os resultados teóricos esperados. Para tornar mais visível e compreensível as atividades nos sub-sistemas, será apresentada a modelagem utilizando redes de Petri, onde são modeladas inserções de falhas e procedimentos do gerenciamento da redundância.
description Esta tese apresenta uma proposta de sistema de arquitetura com redundância de hardware do tipo ativa visando deixar o sistema com maior robustez à presença de falhas no sistema e aumentando a confiabilidade, tendo como foco aplicações em sistemas embarcados. São descritos os procedimentos e arquitetura, sendo efetuada uma implementação em bancada utilizando a proposta de arquitetura deste trabalho com o objetivo de fazer a validação de conceitos. Serão apresentados resultados teóricos e práticos que foram obtidos, onde foi observado o correto gerenciamento do sistema redundante. Os procedimentos adotados pelo sistema diante a inserção de falhas foram satisfatórios, sendo condizentes com os resultados teóricos esperados. Para tornar mais visível e compreensível as atividades nos sub-sistemas, será apresentada a modelagem utilizando redes de Petri, onde são modeladas inserções de falhas e procedimentos do gerenciamento da redundância.
publishDate 2007
dc.date.none.fl_str_mv 2007-07-11
dc.type.driver.fl_str_mv info:eu-repo/semantics/publishedVersion
info:eu-repo/semantics/masterThesis
status_str publishedVersion
format masterThesis
dc.identifier.uri.fl_str_mv http://www.bd.bibl.ita.br/tde_busca/arquivo.php?codArquivo=434
url http://www.bd.bibl.ita.br/tde_busca/arquivo.php?codArquivo=434
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.publisher.none.fl_str_mv Instituto Tecnológico de Aeronáutica
publisher.none.fl_str_mv Instituto Tecnológico de Aeronáutica
dc.source.none.fl_str_mv reponame:Biblioteca Digital de Teses e Dissertações do ITA
instname:Instituto Tecnológico de Aeronáutica
instacron:ITA
reponame_str Biblioteca Digital de Teses e Dissertações do ITA
collection Biblioteca Digital de Teses e Dissertações do ITA
instname_str Instituto Tecnológico de Aeronáutica
instacron_str ITA
institution ITA
repository.name.fl_str_mv Biblioteca Digital de Teses e Dissertações do ITA - Instituto Tecnológico de Aeronáutica
repository.mail.fl_str_mv
subject_por_txtF_mv Sistemas de computadores embarcados
Redundância
Processamento de dados
Confiabilidade
Tolerância a falhas
Hardware
Arquitetura (computadores)
Engenharia eletrônica
Computação
_version_ 1706809257930784768