Plataforma para injeção de falhas em System-on-Chip (SOC)

Detalhes bibliográficos
Autor(a) principal: Dias, Marcelo Mallmann
Data de Publicação: 2009
Tipo de documento: Dissertação
Idioma: por
Título da fonte: Biblioteca Digital de Teses e Dissertações da PUC_RS
Texto Completo: http://tede2.pucrs.br/tede2/handle/tede/3036
Resumo: O aumento do número de sistemas computacionais embarcados sendo utilizados em diversos segmentos de nossa sociedade, de simples bens de consumo até aplicações críticas, intensificou o desenvolvimento de novas metodologias de teste e técnicas de tolerância a falhas capazes de garantir o grau de confiabilidade esperado os mesmos. A injeção de falhas representa uma solução extremamente eficaz de avaliar metodologias de teste e técnicas de tolerância a falhas presentes em circuitos integrados complexos, tais como Systems-on-Chip (SoCs). Este trabalho propõe uma nova plataforma de injeção de falhas que combina conceitos relacionados a técnicas de injeção de falhas baseadas em hardware e em simulação. Esta nova plataforma proposta é capaz de injetar diferentes tipos de falhas nos barramentos presentes em diversos componentes funcionais de um SoC descrito em VHDL. O uso de sabotadores controlados por um gerenciador de injeção de falhas instanciado no mesmo FPGA que o sistema a ser avaliado é capaz de prover uma alta controlabilidade aliada a baixa intrusividade e uma grande gama de modelos de falhas. Além disso, é importante salientar que a plataforma proposta representa uma solução fácil no que diz respeito à configuração e automação de experimentos de injeção de falhas.
id P_RS_044040f176b6739d892294932619cf2a
oai_identifier_str oai:tede2.pucrs.br:tede/3036
network_acronym_str P_RS
network_name_str Biblioteca Digital de Teses e Dissertações da PUC_RS
repository_id_str
spelling Vargas, Fabian LuisCPF:45411891000http://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4788515U8CPF:00581679008http://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4227174Z9Dias, Marcelo Mallmann2015-04-14T13:56:21Z2011-10-242009-08-31DIAS, Marcelo Mallmann. Plataforma para injeção de falhas em System-on-Chip (SOC). 2009. 98 f. Dissertação (Mestrado em Engenharia Elétrica) - Pontifícia Universidade Católica do Rio Grande do Sul, Porto Alegre, 2009.http://tede2.pucrs.br/tede2/handle/tede/3036Made available in DSpace on 2015-04-14T13:56:21Z (GMT). No. of bitstreams: 1 434259.pdf: 861644 bytes, checksum: a1d7d01d86f05de127324b3bd5e5c832 (MD5) Previous issue date: 2009-08-31O aumento do número de sistemas computacionais embarcados sendo utilizados em diversos segmentos de nossa sociedade, de simples bens de consumo até aplicações críticas, intensificou o desenvolvimento de novas metodologias de teste e técnicas de tolerância a falhas capazes de garantir o grau de confiabilidade esperado os mesmos. A injeção de falhas representa uma solução extremamente eficaz de avaliar metodologias de teste e técnicas de tolerância a falhas presentes em circuitos integrados complexos, tais como Systems-on-Chip (SoCs). Este trabalho propõe uma nova plataforma de injeção de falhas que combina conceitos relacionados a técnicas de injeção de falhas baseadas em hardware e em simulação. Esta nova plataforma proposta é capaz de injetar diferentes tipos de falhas nos barramentos presentes em diversos componentes funcionais de um SoC descrito em VHDL. O uso de sabotadores controlados por um gerenciador de injeção de falhas instanciado no mesmo FPGA que o sistema a ser avaliado é capaz de prover uma alta controlabilidade aliada a baixa intrusividade e uma grande gama de modelos de falhas. Além disso, é importante salientar que a plataforma proposta representa uma solução fácil no que diz respeito à configuração e automação de experimentos de injeção de falhas.application/pdfhttp://tede2.pucrs.br:80/tede2/retrieve/11445/434259.pdf.jpgporPontifícia Universidade Católica do Rio Grande do SulPrograma de Pós-Graduação em Engenharia ElétricaPUCRSBRFaculdade de EngenhariaENGENHARIA ELÉTRICACIRCUITOS INTEGRADOSSISTEMAS (COMPUTAÇÃO)TOLERÂNCIA A FALHAS (INFORMÁTICA)HARDWARECNPQ::ENGENHARIAS::ENGENHARIA ELETRICAPlataforma para injeção de falhas em System-on-Chip (SOC)info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesis207662918905964549500600-655770572761439785info:eu-repo/semantics/openAccessreponame:Biblioteca Digital de Teses e Dissertações da PUC_RSinstname:Pontifícia Universidade Católica do Rio Grande do Sul (PUCRS)instacron:PUC_RSTHUMBNAIL434259.pdf.jpg434259.pdf.jpgimage/jpeg4147http://tede2.pucrs.br/tede2/bitstream/tede/3036/3/434259.pdf.jpg23ff88165bf4e4a7804ce08c5d31408fMD53TEXT434259.pdf.txt434259.pdf.txttext/plain142637http://tede2.pucrs.br/tede2/bitstream/tede/3036/2/434259.pdf.txtd18d910529b6ac218eb5918f884b38b5MD52ORIGINAL434259.pdfapplication/pdf861644http://tede2.pucrs.br/tede2/bitstream/tede/3036/1/434259.pdfa1d7d01d86f05de127324b3bd5e5c832MD51tede/30362015-04-17 16:03:35.502oai:tede2.pucrs.br:tede/3036Biblioteca Digital de Teses e Dissertaçõeshttp://tede2.pucrs.br/tede2/PRIhttps://tede2.pucrs.br/oai/requestbiblioteca.central@pucrs.br||opendoar:2015-04-17T19:03:35Biblioteca Digital de Teses e Dissertações da PUC_RS - Pontifícia Universidade Católica do Rio Grande do Sul (PUCRS)false
dc.title.por.fl_str_mv Plataforma para injeção de falhas em System-on-Chip (SOC)
title Plataforma para injeção de falhas em System-on-Chip (SOC)
spellingShingle Plataforma para injeção de falhas em System-on-Chip (SOC)
Dias, Marcelo Mallmann
ENGENHARIA ELÉTRICA
CIRCUITOS INTEGRADOS
SISTEMAS (COMPUTAÇÃO)
TOLERÂNCIA A FALHAS (INFORMÁTICA)HARDWARE
CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA
title_short Plataforma para injeção de falhas em System-on-Chip (SOC)
title_full Plataforma para injeção de falhas em System-on-Chip (SOC)
title_fullStr Plataforma para injeção de falhas em System-on-Chip (SOC)
title_full_unstemmed Plataforma para injeção de falhas em System-on-Chip (SOC)
title_sort Plataforma para injeção de falhas em System-on-Chip (SOC)
author Dias, Marcelo Mallmann
author_facet Dias, Marcelo Mallmann
author_role author
dc.contributor.advisor1.fl_str_mv Vargas, Fabian Luis
dc.contributor.advisor1ID.fl_str_mv CPF:45411891000
dc.contributor.advisor1Lattes.fl_str_mv http://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4788515U8
dc.contributor.authorID.fl_str_mv CPF:00581679008
dc.contributor.authorLattes.fl_str_mv http://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4227174Z9
dc.contributor.author.fl_str_mv Dias, Marcelo Mallmann
contributor_str_mv Vargas, Fabian Luis
dc.subject.por.fl_str_mv ENGENHARIA ELÉTRICA
CIRCUITOS INTEGRADOS
SISTEMAS (COMPUTAÇÃO)
TOLERÂNCIA A FALHAS (INFORMÁTICA)HARDWARE
topic ENGENHARIA ELÉTRICA
CIRCUITOS INTEGRADOS
SISTEMAS (COMPUTAÇÃO)
TOLERÂNCIA A FALHAS (INFORMÁTICA)HARDWARE
CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA
dc.subject.cnpq.fl_str_mv CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA
description O aumento do número de sistemas computacionais embarcados sendo utilizados em diversos segmentos de nossa sociedade, de simples bens de consumo até aplicações críticas, intensificou o desenvolvimento de novas metodologias de teste e técnicas de tolerância a falhas capazes de garantir o grau de confiabilidade esperado os mesmos. A injeção de falhas representa uma solução extremamente eficaz de avaliar metodologias de teste e técnicas de tolerância a falhas presentes em circuitos integrados complexos, tais como Systems-on-Chip (SoCs). Este trabalho propõe uma nova plataforma de injeção de falhas que combina conceitos relacionados a técnicas de injeção de falhas baseadas em hardware e em simulação. Esta nova plataforma proposta é capaz de injetar diferentes tipos de falhas nos barramentos presentes em diversos componentes funcionais de um SoC descrito em VHDL. O uso de sabotadores controlados por um gerenciador de injeção de falhas instanciado no mesmo FPGA que o sistema a ser avaliado é capaz de prover uma alta controlabilidade aliada a baixa intrusividade e uma grande gama de modelos de falhas. Além disso, é importante salientar que a plataforma proposta representa uma solução fácil no que diz respeito à configuração e automação de experimentos de injeção de falhas.
publishDate 2009
dc.date.issued.fl_str_mv 2009-08-31
dc.date.available.fl_str_mv 2011-10-24
dc.date.accessioned.fl_str_mv 2015-04-14T13:56:21Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.citation.fl_str_mv DIAS, Marcelo Mallmann. Plataforma para injeção de falhas em System-on-Chip (SOC). 2009. 98 f. Dissertação (Mestrado em Engenharia Elétrica) - Pontifícia Universidade Católica do Rio Grande do Sul, Porto Alegre, 2009.
dc.identifier.uri.fl_str_mv http://tede2.pucrs.br/tede2/handle/tede/3036
identifier_str_mv DIAS, Marcelo Mallmann. Plataforma para injeção de falhas em System-on-Chip (SOC). 2009. 98 f. Dissertação (Mestrado em Engenharia Elétrica) - Pontifícia Universidade Católica do Rio Grande do Sul, Porto Alegre, 2009.
url http://tede2.pucrs.br/tede2/handle/tede/3036
dc.language.iso.fl_str_mv por
language por
dc.relation.program.fl_str_mv 207662918905964549
dc.relation.confidence.fl_str_mv 500
600
dc.relation.department.fl_str_mv -655770572761439785
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.publisher.none.fl_str_mv Pontifícia Universidade Católica do Rio Grande do Sul
dc.publisher.program.fl_str_mv Programa de Pós-Graduação em Engenharia Elétrica
dc.publisher.initials.fl_str_mv PUCRS
dc.publisher.country.fl_str_mv BR
dc.publisher.department.fl_str_mv Faculdade de Engenharia
publisher.none.fl_str_mv Pontifícia Universidade Católica do Rio Grande do Sul
dc.source.none.fl_str_mv reponame:Biblioteca Digital de Teses e Dissertações da PUC_RS
instname:Pontifícia Universidade Católica do Rio Grande do Sul (PUCRS)
instacron:PUC_RS
instname_str Pontifícia Universidade Católica do Rio Grande do Sul (PUCRS)
instacron_str PUC_RS
institution PUC_RS
reponame_str Biblioteca Digital de Teses e Dissertações da PUC_RS
collection Biblioteca Digital de Teses e Dissertações da PUC_RS
bitstream.url.fl_str_mv http://tede2.pucrs.br/tede2/bitstream/tede/3036/3/434259.pdf.jpg
http://tede2.pucrs.br/tede2/bitstream/tede/3036/2/434259.pdf.txt
http://tede2.pucrs.br/tede2/bitstream/tede/3036/1/434259.pdf
bitstream.checksum.fl_str_mv 23ff88165bf4e4a7804ce08c5d31408f
d18d910529b6ac218eb5918f884b38b5
a1d7d01d86f05de127324b3bd5e5c832
bitstream.checksumAlgorithm.fl_str_mv MD5
MD5
MD5
repository.name.fl_str_mv Biblioteca Digital de Teses e Dissertações da PUC_RS - Pontifícia Universidade Católica do Rio Grande do Sul (PUCRS)
repository.mail.fl_str_mv biblioteca.central@pucrs.br||
_version_ 1799765290828955648