Emissor baseado em SDR para comunicações DSRC
Autor(a) principal: | |
---|---|
Data de Publicação: | 2011 |
Tipo de documento: | Dissertação |
Idioma: | por |
Título da fonte: | Repositório Científico de Acesso Aberto de Portugal (Repositórios Cientìficos) |
Texto Completo: | http://hdl.handle.net/10773/8609 |
Resumo: | Esta dissertação insere-se na temática das comunicações DSRC a 5.8 GHz, para sistemas de cobrança eletrónica de taxas variadas (exemplo: circulação em autoestradas). Um sistema DSRC é constituído por duas unidades, uma fixa colocada na via (RSU) e uma móvel colocada no veículo (OBU). O objetivo desta dissertação é o desenvolvimento do emissor que irá ser englobado na RSU, recorrendo à tecnologia denominada por software defined radio. Em sistemas SDR faz-se a modelação em domínio digital de componentes analógicos, o que confere vantagens tanto para concessionárias como para fabricantes. O emissor projetado é composto por duas partes: uma completamente digital, implementada numa FPGA e responsável pelo tratamento efetuado em banda base; E outra referente ao front-end, responsável pela conversão digital-analógico e por todo o tratamento em radiofrequência. A implementação do sistema na FPGA foi a parte de maior atenção ao longo do trabalho, ressalvando-se também algum foco para a parte relativa ao conversor digital-analógico e filtro analógico. A abordagem que se seguiu passou pelo estudo das normas que regem as comunicações DSRC 5.8 GHz, importantes do ponto de vista do trabalho (camada física e camada MAC), de maneira a melhor estruturar a arquitetura do sistema. Feito esse estudo procedeu-se de seguida à execução de uma série de simulações, por forma a escolher qual a melhor solução a optar para a implementação física do sistema (meta seguinte do trabalho). Por fim efetuaram-se testes visando a validaçãoo do dispositivo construído. Os testes recaíram sobre o cumprimento ou não das máscaras espectrais referidas na norma referente à camada física. Recolha de diagramas de olho por forma a qualificar o sinal enviado. E execução de uma comunicação entre o emissor criado e um equipamento comercial, referente à OBU. |
id |
RCAP_4ef9b5cc79b58e2c131c8c5378ce60b0 |
---|---|
oai_identifier_str |
oai:ria.ua.pt:10773/8609 |
network_acronym_str |
RCAP |
network_name_str |
Repositório Científico de Acesso Aberto de Portugal (Repositórios Cientìficos) |
repository_id_str |
7160 |
spelling |
Emissor baseado em SDR para comunicações DSRCEngenharia electrónicaTelemáticaPagamento electrónicoTráfego rodoviárioEsta dissertação insere-se na temática das comunicações DSRC a 5.8 GHz, para sistemas de cobrança eletrónica de taxas variadas (exemplo: circulação em autoestradas). Um sistema DSRC é constituído por duas unidades, uma fixa colocada na via (RSU) e uma móvel colocada no veículo (OBU). O objetivo desta dissertação é o desenvolvimento do emissor que irá ser englobado na RSU, recorrendo à tecnologia denominada por software defined radio. Em sistemas SDR faz-se a modelação em domínio digital de componentes analógicos, o que confere vantagens tanto para concessionárias como para fabricantes. O emissor projetado é composto por duas partes: uma completamente digital, implementada numa FPGA e responsável pelo tratamento efetuado em banda base; E outra referente ao front-end, responsável pela conversão digital-analógico e por todo o tratamento em radiofrequência. A implementação do sistema na FPGA foi a parte de maior atenção ao longo do trabalho, ressalvando-se também algum foco para a parte relativa ao conversor digital-analógico e filtro analógico. A abordagem que se seguiu passou pelo estudo das normas que regem as comunicações DSRC 5.8 GHz, importantes do ponto de vista do trabalho (camada física e camada MAC), de maneira a melhor estruturar a arquitetura do sistema. Feito esse estudo procedeu-se de seguida à execução de uma série de simulações, por forma a escolher qual a melhor solução a optar para a implementação física do sistema (meta seguinte do trabalho). Por fim efetuaram-se testes visando a validaçãoo do dispositivo construído. Os testes recaíram sobre o cumprimento ou não das máscaras espectrais referidas na norma referente à camada física. Recolha de diagramas de olho por forma a qualificar o sinal enviado. E execução de uma comunicação entre o emissor criado e um equipamento comercial, referente à OBU.This dissertation falls in the theme of the 5.8 GHz DSRC communications for electronic fee collection systems (eg: highways circulation). A DSRC system is formed by two units, a xed one, placed in a route (RSU) and a mobile one, placed on a vehicle (OBU). The goal of this dissertation is the development of the transmitter which will be enclosed in RSU, using technology called software de ned radio. The SDR allows the modeling of analog components in digital domain, which brings advantages to both manufacturers and utilities. The transmitter designed is composed by two parts: one completely digital, implemented on a FPGA and responsible for the base band treatment; other concerning the front-end, responsible for the digital to analog conversion and for all the treatment in radiofrequency. The part concerning the FPGA implementation was object of a greater attention along the work, although the digital-analog conversion and the analog lter also play a important role. The approach followed passes through the study of the rules governing 5.8 GHz DSRC communications, important from the standpoint of work (physical layer and MAC layer), in order to better structure the system architecture. Done this it was made a several simulations in order to choose the best solution to opt for the physical implementation of the system (next goal of the work). Lastly it will be made tests in order to validate the constructed transmitter. It will be tested the ful llment of spectral masks and it will be used eye diagrams to evaluate the quality and performance of the system output. Ultimately it will be made a communication between the constructed transmitter and commercial equipment, corresponding to the mobile unit placed at the vehicle (OBU).Universidade de Aveiro2012-05-17T13:15:50Z2011-01-01T00:00:00Z2011info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisapplication/pdfhttp://hdl.handle.net/10773/8609porMartins, Diogo José Simõesinfo:eu-repo/semantics/openAccessreponame:Repositório Científico de Acesso Aberto de Portugal (Repositórios Cientìficos)instname:Agência para a Sociedade do Conhecimento (UMIC) - FCT - Sociedade da Informaçãoinstacron:RCAAP2024-02-22T11:14:27Zoai:ria.ua.pt:10773/8609Portal AgregadorONGhttps://www.rcaap.pt/oai/openaireopendoar:71602024-03-20T02:45:39.531352Repositório Científico de Acesso Aberto de Portugal (Repositórios Cientìficos) - Agência para a Sociedade do Conhecimento (UMIC) - FCT - Sociedade da Informaçãofalse |
dc.title.none.fl_str_mv |
Emissor baseado em SDR para comunicações DSRC |
title |
Emissor baseado em SDR para comunicações DSRC |
spellingShingle |
Emissor baseado em SDR para comunicações DSRC Martins, Diogo José Simões Engenharia electrónica Telemática Pagamento electrónico Tráfego rodoviário |
title_short |
Emissor baseado em SDR para comunicações DSRC |
title_full |
Emissor baseado em SDR para comunicações DSRC |
title_fullStr |
Emissor baseado em SDR para comunicações DSRC |
title_full_unstemmed |
Emissor baseado em SDR para comunicações DSRC |
title_sort |
Emissor baseado em SDR para comunicações DSRC |
author |
Martins, Diogo José Simões |
author_facet |
Martins, Diogo José Simões |
author_role |
author |
dc.contributor.author.fl_str_mv |
Martins, Diogo José Simões |
dc.subject.por.fl_str_mv |
Engenharia electrónica Telemática Pagamento electrónico Tráfego rodoviário |
topic |
Engenharia electrónica Telemática Pagamento electrónico Tráfego rodoviário |
description |
Esta dissertação insere-se na temática das comunicações DSRC a 5.8 GHz, para sistemas de cobrança eletrónica de taxas variadas (exemplo: circulação em autoestradas). Um sistema DSRC é constituído por duas unidades, uma fixa colocada na via (RSU) e uma móvel colocada no veículo (OBU). O objetivo desta dissertação é o desenvolvimento do emissor que irá ser englobado na RSU, recorrendo à tecnologia denominada por software defined radio. Em sistemas SDR faz-se a modelação em domínio digital de componentes analógicos, o que confere vantagens tanto para concessionárias como para fabricantes. O emissor projetado é composto por duas partes: uma completamente digital, implementada numa FPGA e responsável pelo tratamento efetuado em banda base; E outra referente ao front-end, responsável pela conversão digital-analógico e por todo o tratamento em radiofrequência. A implementação do sistema na FPGA foi a parte de maior atenção ao longo do trabalho, ressalvando-se também algum foco para a parte relativa ao conversor digital-analógico e filtro analógico. A abordagem que se seguiu passou pelo estudo das normas que regem as comunicações DSRC 5.8 GHz, importantes do ponto de vista do trabalho (camada física e camada MAC), de maneira a melhor estruturar a arquitetura do sistema. Feito esse estudo procedeu-se de seguida à execução de uma série de simulações, por forma a escolher qual a melhor solução a optar para a implementação física do sistema (meta seguinte do trabalho). Por fim efetuaram-se testes visando a validaçãoo do dispositivo construído. Os testes recaíram sobre o cumprimento ou não das máscaras espectrais referidas na norma referente à camada física. Recolha de diagramas de olho por forma a qualificar o sinal enviado. E execução de uma comunicação entre o emissor criado e um equipamento comercial, referente à OBU. |
publishDate |
2011 |
dc.date.none.fl_str_mv |
2011-01-01T00:00:00Z 2011 2012-05-17T13:15:50Z |
dc.type.status.fl_str_mv |
info:eu-repo/semantics/publishedVersion |
dc.type.driver.fl_str_mv |
info:eu-repo/semantics/masterThesis |
format |
masterThesis |
status_str |
publishedVersion |
dc.identifier.uri.fl_str_mv |
http://hdl.handle.net/10773/8609 |
url |
http://hdl.handle.net/10773/8609 |
dc.language.iso.fl_str_mv |
por |
language |
por |
dc.rights.driver.fl_str_mv |
info:eu-repo/semantics/openAccess |
eu_rights_str_mv |
openAccess |
dc.format.none.fl_str_mv |
application/pdf |
dc.publisher.none.fl_str_mv |
Universidade de Aveiro |
publisher.none.fl_str_mv |
Universidade de Aveiro |
dc.source.none.fl_str_mv |
reponame:Repositório Científico de Acesso Aberto de Portugal (Repositórios Cientìficos) instname:Agência para a Sociedade do Conhecimento (UMIC) - FCT - Sociedade da Informação instacron:RCAAP |
instname_str |
Agência para a Sociedade do Conhecimento (UMIC) - FCT - Sociedade da Informação |
instacron_str |
RCAAP |
institution |
RCAAP |
reponame_str |
Repositório Científico de Acesso Aberto de Portugal (Repositórios Cientìficos) |
collection |
Repositório Científico de Acesso Aberto de Portugal (Repositórios Cientìficos) |
repository.name.fl_str_mv |
Repositório Científico de Acesso Aberto de Portugal (Repositórios Cientìficos) - Agência para a Sociedade do Conhecimento (UMIC) - FCT - Sociedade da Informação |
repository.mail.fl_str_mv |
|
_version_ |
1799137508601102336 |