Impacto do scaling da tecnologia CMOS no desenho de circuitos digitais
Autor(a) principal: | |
---|---|
Data de Publicação: | 2009 |
Tipo de documento: | Dissertação |
Idioma: | por |
Título da fonte: | Repositório Científico de Acesso Aberto de Portugal (Repositórios Cientìficos) |
Texto Completo: | http://hdl.handle.net/10773/2078 |
Resumo: | O inversor CMOS tem um importante papel no desenho de circuitos digitais. As várias portas/circuitos lógicos CMOS são construídas com base em inversores de referência. O inversor CMOS é optimizado de maneira a que haja um equilíbrio entre os seus tempos de propagação. Factores como o dimensionamento dos transístores, capacidades de carga, capacidade de Miller, scaling ou efeitos de segunda ordem podem causar desequilíbrios nos tempos de propagação. Nesta dissertação pretende-se estudar o efeito que a capacidade de carga, a capacidade de Miller e a alteração das dimensões físicas dos transístores tem neste desequilíbrio. ABSTRACT: The CMOS inverter plays an important in digital circuits design. Several logic CMOS gates/circuits are built based on reference inverters. The CMOS inverter is optimized in a way that there is a balance between its propagation times. Factors such as transistors dimensions, load capacities, Miller effect, scaling or second order effects may cause imbalance in propagation times. This dissertation intends to study the effect that load capacity, Miller effect and changing physical dimensions of the transistors have in this imbalance. |
id |
RCAP_d2c4bb526c9b388cbcd29e39ea51e5ff |
---|---|
oai_identifier_str |
oai:ria.ua.pt:10773/2078 |
network_acronym_str |
RCAP |
network_name_str |
Repositório Científico de Acesso Aberto de Portugal (Repositórios Cientìficos) |
repository_id_str |
7160 |
spelling |
Impacto do scaling da tecnologia CMOS no desenho de circuitos digitaisEngenharia electrónicaCircuitos electrónicosElectrónica digitalTransístoresSemicondutoresO inversor CMOS tem um importante papel no desenho de circuitos digitais. As várias portas/circuitos lógicos CMOS são construídas com base em inversores de referência. O inversor CMOS é optimizado de maneira a que haja um equilíbrio entre os seus tempos de propagação. Factores como o dimensionamento dos transístores, capacidades de carga, capacidade de Miller, scaling ou efeitos de segunda ordem podem causar desequilíbrios nos tempos de propagação. Nesta dissertação pretende-se estudar o efeito que a capacidade de carga, a capacidade de Miller e a alteração das dimensões físicas dos transístores tem neste desequilíbrio. ABSTRACT: The CMOS inverter plays an important in digital circuits design. Several logic CMOS gates/circuits are built based on reference inverters. The CMOS inverter is optimized in a way that there is a balance between its propagation times. Factors such as transistors dimensions, load capacities, Miller effect, scaling or second order effects may cause imbalance in propagation times. This dissertation intends to study the effect that load capacity, Miller effect and changing physical dimensions of the transistors have in this imbalance.Universidade de Aveiro2011-04-19T13:52:07Z2009-01-01T00:00:00Z2009info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisapplication/pdfhttp://hdl.handle.net/10773/2078porPires, Sérgio Miguel do Valeinfo:eu-repo/semantics/openAccessreponame:Repositório Científico de Acesso Aberto de Portugal (Repositórios Cientìficos)instname:Agência para a Sociedade do Conhecimento (UMIC) - FCT - Sociedade da Informaçãoinstacron:RCAAP2024-02-22T10:59:15Zoai:ria.ua.pt:10773/2078Portal AgregadorONGhttps://www.rcaap.pt/oai/openaireopendoar:71602024-03-20T02:40:37.123668Repositório Científico de Acesso Aberto de Portugal (Repositórios Cientìficos) - Agência para a Sociedade do Conhecimento (UMIC) - FCT - Sociedade da Informaçãofalse |
dc.title.none.fl_str_mv |
Impacto do scaling da tecnologia CMOS no desenho de circuitos digitais |
title |
Impacto do scaling da tecnologia CMOS no desenho de circuitos digitais |
spellingShingle |
Impacto do scaling da tecnologia CMOS no desenho de circuitos digitais Pires, Sérgio Miguel do Vale Engenharia electrónica Circuitos electrónicos Electrónica digital Transístores Semicondutores |
title_short |
Impacto do scaling da tecnologia CMOS no desenho de circuitos digitais |
title_full |
Impacto do scaling da tecnologia CMOS no desenho de circuitos digitais |
title_fullStr |
Impacto do scaling da tecnologia CMOS no desenho de circuitos digitais |
title_full_unstemmed |
Impacto do scaling da tecnologia CMOS no desenho de circuitos digitais |
title_sort |
Impacto do scaling da tecnologia CMOS no desenho de circuitos digitais |
author |
Pires, Sérgio Miguel do Vale |
author_facet |
Pires, Sérgio Miguel do Vale |
author_role |
author |
dc.contributor.author.fl_str_mv |
Pires, Sérgio Miguel do Vale |
dc.subject.por.fl_str_mv |
Engenharia electrónica Circuitos electrónicos Electrónica digital Transístores Semicondutores |
topic |
Engenharia electrónica Circuitos electrónicos Electrónica digital Transístores Semicondutores |
description |
O inversor CMOS tem um importante papel no desenho de circuitos digitais. As várias portas/circuitos lógicos CMOS são construídas com base em inversores de referência. O inversor CMOS é optimizado de maneira a que haja um equilíbrio entre os seus tempos de propagação. Factores como o dimensionamento dos transístores, capacidades de carga, capacidade de Miller, scaling ou efeitos de segunda ordem podem causar desequilíbrios nos tempos de propagação. Nesta dissertação pretende-se estudar o efeito que a capacidade de carga, a capacidade de Miller e a alteração das dimensões físicas dos transístores tem neste desequilíbrio. ABSTRACT: The CMOS inverter plays an important in digital circuits design. Several logic CMOS gates/circuits are built based on reference inverters. The CMOS inverter is optimized in a way that there is a balance between its propagation times. Factors such as transistors dimensions, load capacities, Miller effect, scaling or second order effects may cause imbalance in propagation times. This dissertation intends to study the effect that load capacity, Miller effect and changing physical dimensions of the transistors have in this imbalance. |
publishDate |
2009 |
dc.date.none.fl_str_mv |
2009-01-01T00:00:00Z 2009 2011-04-19T13:52:07Z |
dc.type.status.fl_str_mv |
info:eu-repo/semantics/publishedVersion |
dc.type.driver.fl_str_mv |
info:eu-repo/semantics/masterThesis |
format |
masterThesis |
status_str |
publishedVersion |
dc.identifier.uri.fl_str_mv |
http://hdl.handle.net/10773/2078 |
url |
http://hdl.handle.net/10773/2078 |
dc.language.iso.fl_str_mv |
por |
language |
por |
dc.rights.driver.fl_str_mv |
info:eu-repo/semantics/openAccess |
eu_rights_str_mv |
openAccess |
dc.format.none.fl_str_mv |
application/pdf |
dc.publisher.none.fl_str_mv |
Universidade de Aveiro |
publisher.none.fl_str_mv |
Universidade de Aveiro |
dc.source.none.fl_str_mv |
reponame:Repositório Científico de Acesso Aberto de Portugal (Repositórios Cientìficos) instname:Agência para a Sociedade do Conhecimento (UMIC) - FCT - Sociedade da Informação instacron:RCAAP |
instname_str |
Agência para a Sociedade do Conhecimento (UMIC) - FCT - Sociedade da Informação |
instacron_str |
RCAAP |
institution |
RCAAP |
reponame_str |
Repositório Científico de Acesso Aberto de Portugal (Repositórios Cientìficos) |
collection |
Repositório Científico de Acesso Aberto de Portugal (Repositórios Cientìficos) |
repository.name.fl_str_mv |
Repositório Científico de Acesso Aberto de Portugal (Repositórios Cientìficos) - Agência para a Sociedade do Conhecimento (UMIC) - FCT - Sociedade da Informação |
repository.mail.fl_str_mv |
|
_version_ |
1799137454655012864 |