Desemvolvimento de um simulador de um processador digital de sinais (DSP) utlizando a arquitetura multithread simultânea (SMT).

Detalhes bibliográficos
Autor(a) principal: Castanheira, Luís Gustavo
Data de Publicação: 2003
Tipo de documento: Dissertação
Idioma: por
Título da fonte: Repositório Institucional da UFSCAR
Texto Completo: https://repositorio.ufscar.br/handle/ufscar/305
Resumo: Digital Signal Processors (DSPs) are used in a variety of applications such as telecommunications, audio equalization and video processing. These applications demand a huge numerical processing capacity and low development and production costs. The simultaneous multithreading (SMT) architecture´s goal is to increase processor performance through the better utilization of the functional units. In SMT several threads are executed simultaneously in the processor. SMT can be employed in DSPs, and it increases the performance of applications that can be parallelized, such as video processing algorithms. A filtering operation on an image, for example, can be divided into filtering operations on several subimages generated from the original image. A simulator was thus proposed to evaluate the performance of such architecture. To evaluate this performance, it will be used some signal and video processing routines as the one dimension fast Fourier transform (FFT) and an image spacial filtering operation, for example.
id SCAR_f89367e9ec96df0f1c39d35f72115921
oai_identifier_str oai:repositorio.ufscar.br:ufscar/305
network_acronym_str SCAR
network_name_str Repositório Institucional da UFSCAR
repository_id_str 4322
spelling Castanheira, Luís GustavoSaito, José Hirokihttp://genos.cnpq.br:12010/dwlattes/owa/prc_imp_cv_int?f_cod=K4799717Z7http://genos.cnpq.br:12010/dwlattes/owa/prc_imp_cv_int?f_cod=K4705261H6755da517-de3c-4276-a306-cc2151ac03ee2016-06-02T19:05:15Z2004-11-132016-06-02T19:05:15Z2003-05-26CASTANHEIRA, Luís Gustavo. Desemvolvimento de um simulador de um processador digital de sinais (DSP) utlizando a arquitetura multithread simultânea (SMT).. 2003. 123 f. Dissertação (Mestrado em Ciências Exatas e da Terra) - Universidade Federal de São Carlos, São Carlos, 2003.https://repositorio.ufscar.br/handle/ufscar/305Digital Signal Processors (DSPs) are used in a variety of applications such as telecommunications, audio equalization and video processing. These applications demand a huge numerical processing capacity and low development and production costs. The simultaneous multithreading (SMT) architecture´s goal is to increase processor performance through the better utilization of the functional units. In SMT several threads are executed simultaneously in the processor. SMT can be employed in DSPs, and it increases the performance of applications that can be parallelized, such as video processing algorithms. A filtering operation on an image, for example, can be divided into filtering operations on several subimages generated from the original image. A simulator was thus proposed to evaluate the performance of such architecture. To evaluate this performance, it will be used some signal and video processing routines as the one dimension fast Fourier transform (FFT) and an image spacial filtering operation, for example.Processadores Digitais de Sinais (DSPs) são utilizados em aplicações como telecomunicações, equalização de áudio e processamento de vídeo, aplicações que demandam de uma grande capacidade de processamento numérico e um baixo custo de desenvolvimento e produção. A arquitetura multithread simultânea (SMT) tem como principal meta aumentar o desempenho de um processador, através da melhor utilização das unidades funcionais. Nela, várias tarefas são executadas simultaneamente no processador. A arquitetura SMT pode ser aplicada em DSPs, e ela melhora o desempenho de aplicações que podem ser paralelisadas, como o processamento de vídeo. A aplicação de um filtro em uma imagem, por exemplo, pode ser desmembrada em várias aplicações de um mesmo filtro nas diversas subimagens que podem ser geradas a partir da imagem original. Desta forma, foi proposto um simulador para avaliar o desempenho que tal arquitetura teria. Para a avaliação de desempenho serão utilizadas algumas rotinas de processamento de sinais e processamento de vídeo, como por exemplo a transformada rápida de Fourier (FFT) unidimensional, e a aplicação de um filtro espacial em uma imagem.application/pdfporUniversidade Federal de São CarlosPrograma de Pós-Graduação em Ciência da Computação - PPGCCUFSCarBRArquitetura de computadorMultuthread simultâneaProcessador digital de sinaisCIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAODesemvolvimento de um simulador de um processador digital de sinais (DSP) utlizando a arquitetura multithread simultânea (SMT).info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesis-1-151b9675e-5744-4345-98e1-2c5caead4a56info:eu-repo/semantics/openAccessreponame:Repositório Institucional da UFSCARinstname:Universidade Federal de São Carlos (UFSCAR)instacron:UFSCARORIGINALDissLGC.pdfapplication/pdf666195https://repositorio.ufscar.br/bitstream/ufscar/305/1/DissLGC.pdfce67d670975ef5ca1b6a361b8238637aMD51TEXTDissLGC.pdf.txtDissLGC.pdf.txtExtracted texttext/plain194721https://repositorio.ufscar.br/bitstream/ufscar/305/2/DissLGC.pdf.txt86a31e21ef89e2c03072a638561d9639MD52THUMBNAILDissLGC.pdf.jpgDissLGC.pdf.jpgIM Thumbnailimage/jpeg7747https://repositorio.ufscar.br/bitstream/ufscar/305/3/DissLGC.pdf.jpg20f34f15fdadfed1b221b30680c30b79MD53ufscar/3052023-09-18 18:31:16.851oai:repositorio.ufscar.br:ufscar/305Repositório InstitucionalPUBhttps://repositorio.ufscar.br/oai/requestopendoar:43222023-09-18T18:31:16Repositório Institucional da UFSCAR - Universidade Federal de São Carlos (UFSCAR)false
dc.title.por.fl_str_mv Desemvolvimento de um simulador de um processador digital de sinais (DSP) utlizando a arquitetura multithread simultânea (SMT).
title Desemvolvimento de um simulador de um processador digital de sinais (DSP) utlizando a arquitetura multithread simultânea (SMT).
spellingShingle Desemvolvimento de um simulador de um processador digital de sinais (DSP) utlizando a arquitetura multithread simultânea (SMT).
Castanheira, Luís Gustavo
Arquitetura de computador
Multuthread simultânea
Processador digital de sinais
CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAO
title_short Desemvolvimento de um simulador de um processador digital de sinais (DSP) utlizando a arquitetura multithread simultânea (SMT).
title_full Desemvolvimento de um simulador de um processador digital de sinais (DSP) utlizando a arquitetura multithread simultânea (SMT).
title_fullStr Desemvolvimento de um simulador de um processador digital de sinais (DSP) utlizando a arquitetura multithread simultânea (SMT).
title_full_unstemmed Desemvolvimento de um simulador de um processador digital de sinais (DSP) utlizando a arquitetura multithread simultânea (SMT).
title_sort Desemvolvimento de um simulador de um processador digital de sinais (DSP) utlizando a arquitetura multithread simultânea (SMT).
author Castanheira, Luís Gustavo
author_facet Castanheira, Luís Gustavo
author_role author
dc.contributor.authorlattes.por.fl_str_mv http://genos.cnpq.br:12010/dwlattes/owa/prc_imp_cv_int?f_cod=K4705261H6
dc.contributor.author.fl_str_mv Castanheira, Luís Gustavo
dc.contributor.advisor1.fl_str_mv Saito, José Hiroki
dc.contributor.advisor1Lattes.fl_str_mv http://genos.cnpq.br:12010/dwlattes/owa/prc_imp_cv_int?f_cod=K4799717Z7
dc.contributor.authorID.fl_str_mv 755da517-de3c-4276-a306-cc2151ac03ee
contributor_str_mv Saito, José Hiroki
dc.subject.por.fl_str_mv Arquitetura de computador
Multuthread simultânea
Processador digital de sinais
topic Arquitetura de computador
Multuthread simultânea
Processador digital de sinais
CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAO
dc.subject.cnpq.fl_str_mv CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAO
description Digital Signal Processors (DSPs) are used in a variety of applications such as telecommunications, audio equalization and video processing. These applications demand a huge numerical processing capacity and low development and production costs. The simultaneous multithreading (SMT) architecture´s goal is to increase processor performance through the better utilization of the functional units. In SMT several threads are executed simultaneously in the processor. SMT can be employed in DSPs, and it increases the performance of applications that can be parallelized, such as video processing algorithms. A filtering operation on an image, for example, can be divided into filtering operations on several subimages generated from the original image. A simulator was thus proposed to evaluate the performance of such architecture. To evaluate this performance, it will be used some signal and video processing routines as the one dimension fast Fourier transform (FFT) and an image spacial filtering operation, for example.
publishDate 2003
dc.date.issued.fl_str_mv 2003-05-26
dc.date.available.fl_str_mv 2004-11-13
2016-06-02T19:05:15Z
dc.date.accessioned.fl_str_mv 2016-06-02T19:05:15Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.citation.fl_str_mv CASTANHEIRA, Luís Gustavo. Desemvolvimento de um simulador de um processador digital de sinais (DSP) utlizando a arquitetura multithread simultânea (SMT).. 2003. 123 f. Dissertação (Mestrado em Ciências Exatas e da Terra) - Universidade Federal de São Carlos, São Carlos, 2003.
dc.identifier.uri.fl_str_mv https://repositorio.ufscar.br/handle/ufscar/305
identifier_str_mv CASTANHEIRA, Luís Gustavo. Desemvolvimento de um simulador de um processador digital de sinais (DSP) utlizando a arquitetura multithread simultânea (SMT).. 2003. 123 f. Dissertação (Mestrado em Ciências Exatas e da Terra) - Universidade Federal de São Carlos, São Carlos, 2003.
url https://repositorio.ufscar.br/handle/ufscar/305
dc.language.iso.fl_str_mv por
language por
dc.relation.confidence.fl_str_mv -1
-1
dc.relation.authority.fl_str_mv 51b9675e-5744-4345-98e1-2c5caead4a56
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.publisher.none.fl_str_mv Universidade Federal de São Carlos
dc.publisher.program.fl_str_mv Programa de Pós-Graduação em Ciência da Computação - PPGCC
dc.publisher.initials.fl_str_mv UFSCar
dc.publisher.country.fl_str_mv BR
publisher.none.fl_str_mv Universidade Federal de São Carlos
dc.source.none.fl_str_mv reponame:Repositório Institucional da UFSCAR
instname:Universidade Federal de São Carlos (UFSCAR)
instacron:UFSCAR
instname_str Universidade Federal de São Carlos (UFSCAR)
instacron_str UFSCAR
institution UFSCAR
reponame_str Repositório Institucional da UFSCAR
collection Repositório Institucional da UFSCAR
bitstream.url.fl_str_mv https://repositorio.ufscar.br/bitstream/ufscar/305/1/DissLGC.pdf
https://repositorio.ufscar.br/bitstream/ufscar/305/2/DissLGC.pdf.txt
https://repositorio.ufscar.br/bitstream/ufscar/305/3/DissLGC.pdf.jpg
bitstream.checksum.fl_str_mv ce67d670975ef5ca1b6a361b8238637a
86a31e21ef89e2c03072a638561d9639
20f34f15fdadfed1b221b30680c30b79
bitstream.checksumAlgorithm.fl_str_mv MD5
MD5
MD5
repository.name.fl_str_mv Repositório Institucional da UFSCAR - Universidade Federal de São Carlos (UFSCAR)
repository.mail.fl_str_mv
_version_ 1813715501836140544