Detecção de falhas em circuitos eletrônicos através de Comitê de classificadores de classe única utilizando técnicas de redução de dimensão e representações de dissimilaridade

Detalhes bibliográficos
Autor(a) principal: Moraes, Clayton Roberto de Araújo
Data de Publicação: 2017
Tipo de documento: Dissertação
Idioma: por
Título da fonte: Biblioteca Digital de Teses e Dissertações da UERJ
Texto Completo: http://www.bdtd.uerj.br/handle/1/11846
Resumo: This work presents an analog and mixed circuits fault detection model, performed by one-class classifiers, as well as data representation by methods of signature extraction, dimension reduction and dissimilarity. This analysis will be performed with different quality metrics in order to verify the best model for different applications.
id UERJ_f3d89f53a0e2a13675bdcea9f7a53732
oai_identifier_str oai:www.bdtd.uerj.br:1/11846
network_acronym_str UERJ
network_name_str Biblioteca Digital de Teses e Dissertações da UERJ
repository_id_str 2903
spelling Amaral, Jorge Luís Machado dohttp://lattes.cnpq.br/1000528740958810Tanscheit, Ricardohttp://lattes.cnpq.br/8206214061481076Silva, Eduardo Costa dahttp://lattes.cnpq.br/3248166666175748Tcheou, Michel Pompeuhttp://lattes.cnpq.br/9868296846852777http://lattes.cnpq.br/0854297817042184Moraes, Clayton Roberto de Araújo2021-01-06T19:19:20Z2018-02-212017-02-22MORAES, Clayton Roberto de Araújo. Detecção de falhas em circuitos eletrônicos através de Comitê de classificadores de classe única utilizando técnicas de redução de dimensão e representações de dissimilaridade. 2017. 235 f. Dissertação (Mestrado em Redes de Telecomunicações; Sistemas Inteligentes e Automação) - Universidade do Estado do Rio de Janeiro, Rio de Janeiro, 2017.http://www.bdtd.uerj.br/handle/1/11846This work presents an analog and mixed circuits fault detection model, performed by one-class classifiers, as well as data representation by methods of signature extraction, dimension reduction and dissimilarity. This analysis will be performed with different quality metrics in order to verify the best model for different applications.Esta dissertação apresenta um modelo de detecção de falhas em circuitos analógicos e mistos, realizada a partir de classificadores de classe única, além da representação dos dados de entrada por métodos de extração de assinaturas, redução de dimensão e dissimilaridade. A análise será realizada com diferentes medidas de qualidade com a proposta de verificar qual o melhor modelo para diferentes aplicações.Submitted by Boris Flegr (boris@uerj.br) on 2021-01-06T19:19:20Z No. of bitstreams: 2 Clayton Roberto de Araujo Moraes_pt1.pdf: 12283974 bytes, checksum: c4c359103501c2a2db420dff6d57c95f (MD5) Clayton Roberto de Araujo Moraes_pt2.pdf: 12123662 bytes, checksum: 3c2f04c75f76c656e30e5657ad40c8d4 (MD5)Made available in DSpace on 2021-01-06T19:19:20Z (GMT). No. of bitstreams: 2 Clayton Roberto de Araujo Moraes_pt1.pdf: 12283974 bytes, checksum: c4c359103501c2a2db420dff6d57c95f (MD5) Clayton Roberto de Araujo Moraes_pt2.pdf: 12123662 bytes, checksum: 3c2f04c75f76c656e30e5657ad40c8d4 (MD5) Previous issue date: 2017-02-22Coordenação de Aperfeiçoamento de Pessoal de Nível Superiorapplication/pdfporUniversidade do Estado do Rio de JaneiroPrograma de Pós-Graduação em Engenharia EletrônicaUERJBRCentro de Tecnologia e Ciências::Faculdade de EngenhariaElectronic EngineeringMachine learningOne class classifierDimension reductionDissimilarityAttribute extractionData representationClassificationEngenharia EletrônicaAprendizado de máquinasClasse únicaRedução de dimensãoDissimilaridadeExtração de atributosRepresentação de dadosClassificaçãoCNPQ::ENGENHARIASDetecção de falhas em circuitos eletrônicos através de Comitê de classificadores de classe única utilizando técnicas de redução de dimensão e representações de dissimilaridadeElectronic circuit fault detection using one-class classifiers commitee with dimension reduction and dissimilarity representationinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisinfo:eu-repo/semantics/openAccessreponame:Biblioteca Digital de Teses e Dissertações da UERJinstname:Universidade do Estado do Rio de Janeiro (UERJ)instacron:UERJORIGINALClayton Roberto de Araujo Moraes_pt1.pdfapplication/pdf12283974http://www.bdtd.uerj.br/bitstream/1/11846/1/Clayton+Roberto+de+Araujo+Moraes_pt1.pdfc4c359103501c2a2db420dff6d57c95fMD51Clayton Roberto de Araujo Moraes_pt2.pdfapplication/pdf12123662http://www.bdtd.uerj.br/bitstream/1/11846/2/Clayton+Roberto+de+Araujo+Moraes_pt2.pdf3c2f04c75f76c656e30e5657ad40c8d4MD521/118462024-02-27 15:16:43.9oai:www.bdtd.uerj.br:1/11846Biblioteca Digital de Teses e Dissertaçõeshttp://www.bdtd.uerj.br/PUBhttps://www.bdtd.uerj.br:8443/oai/requestbdtd.suporte@uerj.bropendoar:29032024-02-27T18:16:43Biblioteca Digital de Teses e Dissertações da UERJ - Universidade do Estado do Rio de Janeiro (UERJ)false
dc.title.por.fl_str_mv Detecção de falhas em circuitos eletrônicos através de Comitê de classificadores de classe única utilizando técnicas de redução de dimensão e representações de dissimilaridade
dc.title.alternative.eng.fl_str_mv Electronic circuit fault detection using one-class classifiers commitee with dimension reduction and dissimilarity representation
title Detecção de falhas em circuitos eletrônicos através de Comitê de classificadores de classe única utilizando técnicas de redução de dimensão e representações de dissimilaridade
spellingShingle Detecção de falhas em circuitos eletrônicos através de Comitê de classificadores de classe única utilizando técnicas de redução de dimensão e representações de dissimilaridade
Moraes, Clayton Roberto de Araújo
Electronic Engineering
Machine learning
One class classifier
Dimension reduction
Dissimilarity
Attribute extraction
Data representation
Classification
Engenharia Eletrônica
Aprendizado de máquinas
Classe única
Redução de dimensão
Dissimilaridade
Extração de atributos
Representação de dados
Classificação
CNPQ::ENGENHARIAS
title_short Detecção de falhas em circuitos eletrônicos através de Comitê de classificadores de classe única utilizando técnicas de redução de dimensão e representações de dissimilaridade
title_full Detecção de falhas em circuitos eletrônicos através de Comitê de classificadores de classe única utilizando técnicas de redução de dimensão e representações de dissimilaridade
title_fullStr Detecção de falhas em circuitos eletrônicos através de Comitê de classificadores de classe única utilizando técnicas de redução de dimensão e representações de dissimilaridade
title_full_unstemmed Detecção de falhas em circuitos eletrônicos através de Comitê de classificadores de classe única utilizando técnicas de redução de dimensão e representações de dissimilaridade
title_sort Detecção de falhas em circuitos eletrônicos através de Comitê de classificadores de classe única utilizando técnicas de redução de dimensão e representações de dissimilaridade
author Moraes, Clayton Roberto de Araújo
author_facet Moraes, Clayton Roberto de Araújo
author_role author
dc.contributor.advisor1.fl_str_mv Amaral, Jorge Luís Machado do
dc.contributor.advisor1Lattes.fl_str_mv http://lattes.cnpq.br/1000528740958810
dc.contributor.referee1.fl_str_mv Tanscheit, Ricardo
dc.contributor.referee1Lattes.fl_str_mv http://lattes.cnpq.br/8206214061481076
dc.contributor.referee2.fl_str_mv Silva, Eduardo Costa da
dc.contributor.referee2Lattes.fl_str_mv http://lattes.cnpq.br/3248166666175748
dc.contributor.referee3.fl_str_mv Tcheou, Michel Pompeu
dc.contributor.referee3Lattes.fl_str_mv http://lattes.cnpq.br/9868296846852777
dc.contributor.authorLattes.fl_str_mv http://lattes.cnpq.br/0854297817042184
dc.contributor.author.fl_str_mv Moraes, Clayton Roberto de Araújo
contributor_str_mv Amaral, Jorge Luís Machado do
Tanscheit, Ricardo
Silva, Eduardo Costa da
Tcheou, Michel Pompeu
dc.subject.eng.fl_str_mv Electronic Engineering
Machine learning
One class classifier
Dimension reduction
Dissimilarity
Attribute extraction
Data representation
Classification
topic Electronic Engineering
Machine learning
One class classifier
Dimension reduction
Dissimilarity
Attribute extraction
Data representation
Classification
Engenharia Eletrônica
Aprendizado de máquinas
Classe única
Redução de dimensão
Dissimilaridade
Extração de atributos
Representação de dados
Classificação
CNPQ::ENGENHARIAS
dc.subject.por.fl_str_mv Engenharia Eletrônica
Aprendizado de máquinas
Classe única
Redução de dimensão
Dissimilaridade
Extração de atributos
Representação de dados
Classificação
dc.subject.cnpq.fl_str_mv CNPQ::ENGENHARIAS
description This work presents an analog and mixed circuits fault detection model, performed by one-class classifiers, as well as data representation by methods of signature extraction, dimension reduction and dissimilarity. This analysis will be performed with different quality metrics in order to verify the best model for different applications.
publishDate 2017
dc.date.issued.fl_str_mv 2017-02-22
dc.date.available.fl_str_mv 2018-02-21
dc.date.accessioned.fl_str_mv 2021-01-06T19:19:20Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.citation.fl_str_mv MORAES, Clayton Roberto de Araújo. Detecção de falhas em circuitos eletrônicos através de Comitê de classificadores de classe única utilizando técnicas de redução de dimensão e representações de dissimilaridade. 2017. 235 f. Dissertação (Mestrado em Redes de Telecomunicações; Sistemas Inteligentes e Automação) - Universidade do Estado do Rio de Janeiro, Rio de Janeiro, 2017.
dc.identifier.uri.fl_str_mv http://www.bdtd.uerj.br/handle/1/11846
identifier_str_mv MORAES, Clayton Roberto de Araújo. Detecção de falhas em circuitos eletrônicos através de Comitê de classificadores de classe única utilizando técnicas de redução de dimensão e representações de dissimilaridade. 2017. 235 f. Dissertação (Mestrado em Redes de Telecomunicações; Sistemas Inteligentes e Automação) - Universidade do Estado do Rio de Janeiro, Rio de Janeiro, 2017.
url http://www.bdtd.uerj.br/handle/1/11846
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.publisher.none.fl_str_mv Universidade do Estado do Rio de Janeiro
dc.publisher.program.fl_str_mv Programa de Pós-Graduação em Engenharia Eletrônica
dc.publisher.initials.fl_str_mv UERJ
dc.publisher.country.fl_str_mv BR
dc.publisher.department.fl_str_mv Centro de Tecnologia e Ciências::Faculdade de Engenharia
publisher.none.fl_str_mv Universidade do Estado do Rio de Janeiro
dc.source.none.fl_str_mv reponame:Biblioteca Digital de Teses e Dissertações da UERJ
instname:Universidade do Estado do Rio de Janeiro (UERJ)
instacron:UERJ
instname_str Universidade do Estado do Rio de Janeiro (UERJ)
instacron_str UERJ
institution UERJ
reponame_str Biblioteca Digital de Teses e Dissertações da UERJ
collection Biblioteca Digital de Teses e Dissertações da UERJ
bitstream.url.fl_str_mv http://www.bdtd.uerj.br/bitstream/1/11846/1/Clayton+Roberto+de+Araujo+Moraes_pt1.pdf
http://www.bdtd.uerj.br/bitstream/1/11846/2/Clayton+Roberto+de+Araujo+Moraes_pt2.pdf
bitstream.checksum.fl_str_mv c4c359103501c2a2db420dff6d57c95f
3c2f04c75f76c656e30e5657ad40c8d4
bitstream.checksumAlgorithm.fl_str_mv MD5
MD5
repository.name.fl_str_mv Biblioteca Digital de Teses e Dissertações da UERJ - Universidade do Estado do Rio de Janeiro (UERJ)
repository.mail.fl_str_mv bdtd.suporte@uerj.br
_version_ 1792352310135881728