Relatório de estágio.

Detalhes bibliográficos
Autor(a) principal: ALENCAR, Allender Vilar de.
Data de Publicação: 2019
Tipo de documento: Trabalho de conclusão de curso
Idioma: por
Título da fonte: Biblioteca Digital de Teses e Dissertações da UFCG
Texto Completo: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20699
Resumo: Com o avanço da tecnologia e o limite físico que pode alcançar o tamanho dos transistores dentro de um chip, a lei de Moore começa a sofrer uma diminuição e a busca por outras formas de desempenho voltam a ter mais força. Neste cenário, temos o coprocessador vetorial, que pode ser utilizado em conjunto com um processador para aumentar a capacidade de processamento, com uma boa efficiência energética.
id UFCG_60caa6bb48efcd9eaa6bb9c75f261d9f
oai_identifier_str oai:localhost:riufcg/20699
network_acronym_str UFCG
network_name_str Biblioteca Digital de Teses e Dissertações da UFCG
repository_id_str 4851
spelling Relatório de estágio.Internship report.Estágio em Engenharia ElétricaEmbedded Lab - UFCGLaboratório do Embedded XMEN - UFCGLei de MooreNanotecnologiaCoprocessador vetorialRISCVArquiteturas vetoriaisMicroarquiteturas vetoriaisInternship in Electrical EngineeringEmbedded XMEN Laboratory - UFCGMoore's LawNanotechnologyVector coprocessorVector architecturesVector microarchitecturesEngenharia Elétrica.Com o avanço da tecnologia e o limite físico que pode alcançar o tamanho dos transistores dentro de um chip, a lei de Moore começa a sofrer uma diminuição e a busca por outras formas de desempenho voltam a ter mais força. Neste cenário, temos o coprocessador vetorial, que pode ser utilizado em conjunto com um processador para aumentar a capacidade de processamento, com uma boa efficiência energética.With the advance of technology and the physical limit of transistor can reach, the Moore law start to lose the growth and researchs for another form of perfomance back with strength. In this scenario, we have the vector processor, which can be used together with a processor to improve the processing capacity, with a good energy effiency.Universidade Federal de Campina GrandeBrasilCentro de Engenharia Elétrica e Informática - CEEIUFCGMORAIS, Marcos Ricardo Alcântara.MORAIS, M. R. A.http://lattes.cnpq.br/6425114303423453SANTOS JÚNIOR, Gutemberg Gonçalves dos.ALENCAR, Allender Vilar de.2019-122021-08-19T17:58:47Z2021-08-192021-08-19T17:58:47Zinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/bachelorThesishttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20699ALENCAR, Allender Vilar de. Relatório de estágio. 2019. 43f. (Relatório de Estágio Supervisionado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2019. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20699porinfo:eu-repo/semantics/openAccessreponame:Biblioteca Digital de Teses e Dissertações da UFCGinstname:Universidade Federal de Campina Grande (UFCG)instacron:UFCG2021-08-19T17:59:21Zoai:localhost:riufcg/20699Biblioteca Digital de Teses e Dissertaçõeshttp://bdtd.ufcg.edu.br/PUBhttp://dspace.sti.ufcg.edu.br:8080/oai/requestbdtd@setor.ufcg.edu.br || bdtd@setor.ufcg.edu.bropendoar:48512021-08-19T17:59:21Biblioteca Digital de Teses e Dissertações da UFCG - Universidade Federal de Campina Grande (UFCG)false
dc.title.none.fl_str_mv Relatório de estágio.
Internship report.
title Relatório de estágio.
spellingShingle Relatório de estágio.
ALENCAR, Allender Vilar de.
Estágio em Engenharia Elétrica
Embedded Lab - UFCG
Laboratório do Embedded XMEN - UFCG
Lei de Moore
Nanotecnologia
Coprocessador vetorial
RISCV
Arquiteturas vetoriais
Microarquiteturas vetoriais
Internship in Electrical Engineering
Embedded XMEN Laboratory - UFCG
Moore's Law
Nanotechnology
Vector coprocessor
Vector architectures
Vector microarchitectures
Engenharia Elétrica.
title_short Relatório de estágio.
title_full Relatório de estágio.
title_fullStr Relatório de estágio.
title_full_unstemmed Relatório de estágio.
title_sort Relatório de estágio.
author ALENCAR, Allender Vilar de.
author_facet ALENCAR, Allender Vilar de.
author_role author
dc.contributor.none.fl_str_mv MORAIS, Marcos Ricardo Alcântara.
MORAIS, M. R. A.
http://lattes.cnpq.br/6425114303423453
SANTOS JÚNIOR, Gutemberg Gonçalves dos.
dc.contributor.author.fl_str_mv ALENCAR, Allender Vilar de.
dc.subject.por.fl_str_mv Estágio em Engenharia Elétrica
Embedded Lab - UFCG
Laboratório do Embedded XMEN - UFCG
Lei de Moore
Nanotecnologia
Coprocessador vetorial
RISCV
Arquiteturas vetoriais
Microarquiteturas vetoriais
Internship in Electrical Engineering
Embedded XMEN Laboratory - UFCG
Moore's Law
Nanotechnology
Vector coprocessor
Vector architectures
Vector microarchitectures
Engenharia Elétrica.
topic Estágio em Engenharia Elétrica
Embedded Lab - UFCG
Laboratório do Embedded XMEN - UFCG
Lei de Moore
Nanotecnologia
Coprocessador vetorial
RISCV
Arquiteturas vetoriais
Microarquiteturas vetoriais
Internship in Electrical Engineering
Embedded XMEN Laboratory - UFCG
Moore's Law
Nanotechnology
Vector coprocessor
Vector architectures
Vector microarchitectures
Engenharia Elétrica.
description Com o avanço da tecnologia e o limite físico que pode alcançar o tamanho dos transistores dentro de um chip, a lei de Moore começa a sofrer uma diminuição e a busca por outras formas de desempenho voltam a ter mais força. Neste cenário, temos o coprocessador vetorial, que pode ser utilizado em conjunto com um processador para aumentar a capacidade de processamento, com uma boa efficiência energética.
publishDate 2019
dc.date.none.fl_str_mv 2019-12
2021-08-19T17:58:47Z
2021-08-19
2021-08-19T17:58:47Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/bachelorThesis
format bachelorThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20699
ALENCAR, Allender Vilar de. Relatório de estágio. 2019. 43f. (Relatório de Estágio Supervisionado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2019. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20699
url http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20699
identifier_str_mv ALENCAR, Allender Vilar de. Relatório de estágio. 2019. 43f. (Relatório de Estágio Supervisionado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2019. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20699
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.publisher.none.fl_str_mv Universidade Federal de Campina Grande
Brasil
Centro de Engenharia Elétrica e Informática - CEEI
UFCG
publisher.none.fl_str_mv Universidade Federal de Campina Grande
Brasil
Centro de Engenharia Elétrica e Informática - CEEI
UFCG
dc.source.none.fl_str_mv reponame:Biblioteca Digital de Teses e Dissertações da UFCG
instname:Universidade Federal de Campina Grande (UFCG)
instacron:UFCG
instname_str Universidade Federal de Campina Grande (UFCG)
instacron_str UFCG
institution UFCG
reponame_str Biblioteca Digital de Teses e Dissertações da UFCG
collection Biblioteca Digital de Teses e Dissertações da UFCG
repository.name.fl_str_mv Biblioteca Digital de Teses e Dissertações da UFCG - Universidade Federal de Campina Grande (UFCG)
repository.mail.fl_str_mv bdtd@setor.ufcg.edu.br || bdtd@setor.ufcg.edu.br
_version_ 1809744505546473472