Sistema de prototipagem rápida dirigido ao processamento de imagens.

Detalhes bibliográficos
Autor(a) principal: MORAIS, Marcos Ricardo de Alcântara.
Data de Publicação: 1998
Tipo de documento: Dissertação
Idioma: por
Título da fonte: Biblioteca Digital de Teses e Dissertações da UFCG
Texto Completo: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/10971
Resumo: Neste trabalho e apresentada a implementação de um sistema de prototipagem de hardware adequado ao processamento de imagens em tempo real. Através da análise da implementação de alguns algoritmos e mostrada a viabilidade do uso de hardware programável como principal elemento processador, obtendo-se flexibilidade similar a DSPs e poder computacional comparável a ASICs. 0 sistema desenvolvido utiliza dois FPGAs Altera e suporta a implementa^ao de circuitos com ate 140 mil portas equivalentes. 0 circuito possui interface com barramento ISA, o que permite a realização de co-projetos hardware/software. Resultados de mapeamento mostram que circuitos de complexidade relativamente grande podem ser devidamente inseridos no sistema.
id UFCG_6b550c5c6ac28aab3c1d015191ce9ce4
oai_identifier_str oai:localhost:riufcg/10971
network_acronym_str UFCG
network_name_str Biblioteca Digital de Teses e Dissertações da UFCG
repository_id_str 4851
spelling Sistema de prototipagem rápida dirigido ao processamento de imagens.Rapid prototyping system for image processing.Processamento de ImagensSistema de PrototipagemBarramento ISAInterfaceSistemas DigitaisImage ProcessingPrototyping SystemISA BusInterfaceDigital SystemsEngenharia ElétricaNeste trabalho e apresentada a implementação de um sistema de prototipagem de hardware adequado ao processamento de imagens em tempo real. Através da análise da implementação de alguns algoritmos e mostrada a viabilidade do uso de hardware programável como principal elemento processador, obtendo-se flexibilidade similar a DSPs e poder computacional comparável a ASICs. 0 sistema desenvolvido utiliza dois FPGAs Altera e suporta a implementa^ao de circuitos com ate 140 mil portas equivalentes. 0 circuito possui interface com barramento ISA, o que permite a realização de co-projetos hardware/software. Resultados de mapeamento mostram que circuitos de complexidade relativamente grande podem ser devidamente inseridos no sistema.In this work an implementation of a prototype system capable of real-time image processing is shown. Through the analysis of the implementation of some algorithms the suitability of programmable hardware as main processor element is demonstrated, with flexibility similar to DSPs and computational power comparable to ASICs. The system developed uses two Altera FPGAs and can implement circuits consisting of up to 140 thousands equivalent gates. The systems architecture allows the aplication of dataflow algorithms, due to the high I/O throughput and fast local memory. The circuit has an ISA bus interface that allows the realization of hardware/software codesigns. Simulation results show that high complexity circuits can be mapped into the system.Universidade Federal de Campina GrandeBrasilCentro de Engenharia Elétrica e Informática - CEEIPÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICAUFCGMELCHER, Elmar Uwe Kurt.MELCHER, E. U. K.http://lattes.cnpq.br/2995510206880397LIMA, Antonio Marcus Nogueira.CARVALHO, João Marques de.MORAIS, Marcos Ricardo de Alcântara.1998-10-212020-01-15T18:02:46Z2020-01-152020-01-15T18:02:46Zinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesishttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/10971MORAIS, Ricardo Alcântara. Sistema de prototipagem rápida dirigido ao processamento de imagens. 1998. 100 f. Dissertação (Mestrado em Engenharia Elétrica) – Programa de Pós-Graduação em Engenharia Elétrica, Centro de Ciências e Tecnologia, Universidade Federal da Paraíba – Campus II - Campina Grande, Paraíba, Brasil, 1998.porinfo:eu-repo/semantics/openAccessreponame:Biblioteca Digital de Teses e Dissertações da UFCGinstname:Universidade Federal de Campina Grande (UFCG)instacron:UFCG2021-06-09T17:22:11Zoai:localhost:riufcg/10971Biblioteca Digital de Teses e Dissertaçõeshttp://bdtd.ufcg.edu.br/PUBhttp://dspace.sti.ufcg.edu.br:8080/oai/requestbdtd@setor.ufcg.edu.br || bdtd@setor.ufcg.edu.bropendoar:48512021-06-09T17:22:11Biblioteca Digital de Teses e Dissertações da UFCG - Universidade Federal de Campina Grande (UFCG)false
dc.title.none.fl_str_mv Sistema de prototipagem rápida dirigido ao processamento de imagens.
Rapid prototyping system for image processing.
title Sistema de prototipagem rápida dirigido ao processamento de imagens.
spellingShingle Sistema de prototipagem rápida dirigido ao processamento de imagens.
MORAIS, Marcos Ricardo de Alcântara.
Processamento de Imagens
Sistema de Prototipagem
Barramento ISA
Interface
Sistemas Digitais
Image Processing
Prototyping System
ISA Bus
Interface
Digital Systems
Engenharia Elétrica
title_short Sistema de prototipagem rápida dirigido ao processamento de imagens.
title_full Sistema de prototipagem rápida dirigido ao processamento de imagens.
title_fullStr Sistema de prototipagem rápida dirigido ao processamento de imagens.
title_full_unstemmed Sistema de prototipagem rápida dirigido ao processamento de imagens.
title_sort Sistema de prototipagem rápida dirigido ao processamento de imagens.
author MORAIS, Marcos Ricardo de Alcântara.
author_facet MORAIS, Marcos Ricardo de Alcântara.
author_role author
dc.contributor.none.fl_str_mv MELCHER, Elmar Uwe Kurt.
MELCHER, E. U. K.
http://lattes.cnpq.br/2995510206880397
LIMA, Antonio Marcus Nogueira.
CARVALHO, João Marques de.
dc.contributor.author.fl_str_mv MORAIS, Marcos Ricardo de Alcântara.
dc.subject.por.fl_str_mv Processamento de Imagens
Sistema de Prototipagem
Barramento ISA
Interface
Sistemas Digitais
Image Processing
Prototyping System
ISA Bus
Interface
Digital Systems
Engenharia Elétrica
topic Processamento de Imagens
Sistema de Prototipagem
Barramento ISA
Interface
Sistemas Digitais
Image Processing
Prototyping System
ISA Bus
Interface
Digital Systems
Engenharia Elétrica
description Neste trabalho e apresentada a implementação de um sistema de prototipagem de hardware adequado ao processamento de imagens em tempo real. Através da análise da implementação de alguns algoritmos e mostrada a viabilidade do uso de hardware programável como principal elemento processador, obtendo-se flexibilidade similar a DSPs e poder computacional comparável a ASICs. 0 sistema desenvolvido utiliza dois FPGAs Altera e suporta a implementa^ao de circuitos com ate 140 mil portas equivalentes. 0 circuito possui interface com barramento ISA, o que permite a realização de co-projetos hardware/software. Resultados de mapeamento mostram que circuitos de complexidade relativamente grande podem ser devidamente inseridos no sistema.
publishDate 1998
dc.date.none.fl_str_mv 1998-10-21
2020-01-15T18:02:46Z
2020-01-15
2020-01-15T18:02:46Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/10971
MORAIS, Ricardo Alcântara. Sistema de prototipagem rápida dirigido ao processamento de imagens. 1998. 100 f. Dissertação (Mestrado em Engenharia Elétrica) – Programa de Pós-Graduação em Engenharia Elétrica, Centro de Ciências e Tecnologia, Universidade Federal da Paraíba – Campus II - Campina Grande, Paraíba, Brasil, 1998.
url http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/10971
identifier_str_mv MORAIS, Ricardo Alcântara. Sistema de prototipagem rápida dirigido ao processamento de imagens. 1998. 100 f. Dissertação (Mestrado em Engenharia Elétrica) – Programa de Pós-Graduação em Engenharia Elétrica, Centro de Ciências e Tecnologia, Universidade Federal da Paraíba – Campus II - Campina Grande, Paraíba, Brasil, 1998.
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.publisher.none.fl_str_mv Universidade Federal de Campina Grande
Brasil
Centro de Engenharia Elétrica e Informática - CEEI
PÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICA
UFCG
publisher.none.fl_str_mv Universidade Federal de Campina Grande
Brasil
Centro de Engenharia Elétrica e Informática - CEEI
PÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICA
UFCG
dc.source.none.fl_str_mv reponame:Biblioteca Digital de Teses e Dissertações da UFCG
instname:Universidade Federal de Campina Grande (UFCG)
instacron:UFCG
instname_str Universidade Federal de Campina Grande (UFCG)
instacron_str UFCG
institution UFCG
reponame_str Biblioteca Digital de Teses e Dissertações da UFCG
collection Biblioteca Digital de Teses e Dissertações da UFCG
repository.name.fl_str_mv Biblioteca Digital de Teses e Dissertações da UFCG - Universidade Federal de Campina Grande (UFCG)
repository.mail.fl_str_mv bdtd@setor.ufcg.edu.br || bdtd@setor.ufcg.edu.br
_version_ 1809744428709969920