Arquitetura e implementação em hardware de um módulo MFCC para extração de características da voz.

Detalhes bibliográficos
Autor(a) principal: CAMPOS, Nelson Carlos de Sousa.
Data de Publicação: 2015
Tipo de documento: Trabalho de conclusão de curso
Idioma: por
Título da fonte: Biblioteca Digital de Teses e Dissertações da UFCG
Texto Completo: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/18555
Resumo: Técnicas de Processamento Digital de Sinais são utilizados em Sistemas de Reconhecimento de Locutor. no enfoque deste trabalho, foi abordada a técnica dos coeficientes mel-cepstrais (MFCC), e a implementação em hardware de um Logaritmo, que é parte integrante do sistema de extração de características da voz foi abordada aqui. Simulações de consumo de energia e área ocupada no silício foram realizadas para uma tecnologia de 28nm. Técnicas de redução de consumo foram estudadas e aplicadas, visando-se eliminar o uso de multiplicadores, ao empregar a multiplicação egípcia, que realiza operações de soma e deslocamento de bits.
id UFCG_6ebf41d5d934f40d2c28adaeb2bf6716
oai_identifier_str oai:localhost:riufcg/18555
network_acronym_str UFCG
network_name_str Biblioteca Digital de Teses e Dissertações da UFCG
repository_id_str 4851
spelling Arquitetura e implementação em hardware de um módulo MFCC para extração de características da voz.Architecture and hardware implementation of an MFCC module for extracting voice characteristics.Módulo MFCCArquitetura de hardwareSinais de voz - processamento digitalTécnicas de processamento digital - vozVoz - processamento digitalSistema de reconhecimento de locutorCoeficientes mel-cepstraisTécnica dos coeficientes mel-cepstraisLogaritmo - implementação em hardwareCaracterísticas da voz - extraçãoMultiplicação egípciaReconhecimento de locutorReconhecimento de vozMFCC moduleHardware architectureVoice signals - digital processingDigital processing techniques - voiceVoice - digital processingSpeaker recognition systemHoney-cepstral coefficientsTechnique of honey-cepstral coefficientsLogarithm - hardware implementationVoice characteristics - extractionEgyptian multiplicationSpeaker recognitionVoice recognitionEngenharia Elétrica.Técnicas de Processamento Digital de Sinais são utilizados em Sistemas de Reconhecimento de Locutor. no enfoque deste trabalho, foi abordada a técnica dos coeficientes mel-cepstrais (MFCC), e a implementação em hardware de um Logaritmo, que é parte integrante do sistema de extração de características da voz foi abordada aqui. Simulações de consumo de energia e área ocupada no silício foram realizadas para uma tecnologia de 28nm. Técnicas de redução de consumo foram estudadas e aplicadas, visando-se eliminar o uso de multiplicadores, ao empregar a multiplicação egípcia, que realiza operações de soma e deslocamento de bits.Techniques of digital Processing of Speech Signals are being used in Speaker Recognition Systems. Howevwr, in the focus of this study, it was approached the technique of mel-cepstral coefficients (MFCC), and the hardware implementation of a logarithm, which is part of the features extraction from speech system that was acomplished here. Simulations were performed for comsumption and area occupied on the chip. Consumption reduction tecniques have been studied and applied in ordr to eliminate the use of multipliers by employing Egyptian multiplication, that performs sums and bit shift operations.Universidade Federal de Campina GrandeBrasilCentro de Engenharia Elétrica e Informática - CEEIUFCGGURJÃO, Edmar Candeia.GURJÃO, E. C.http://lattes.cnpq.br/9200464668550566CAMPOS, Nelson Carlos de Sousa.2015-032021-05-04T18:05:19Z2021-05-042021-05-04T18:05:19Zinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/bachelorThesishttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/18555CAMPOS, Nelson Carlos de Sousa. Arquitetura e implementação em hardware de um módulo MFCC para extração de características da voz. 2015. 42f. (Trabalho de Conclusão de Curso - Monografia), Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática , Universidade Federal de Campina Grande – Paraíba - Brasil, 2015. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/18555porinfo:eu-repo/semantics/openAccessreponame:Biblioteca Digital de Teses e Dissertações da UFCGinstname:Universidade Federal de Campina Grande (UFCG)instacron:UFCG2021-05-04T18:05:54Zoai:localhost:riufcg/18555Biblioteca Digital de Teses e Dissertaçõeshttp://bdtd.ufcg.edu.br/PUBhttp://dspace.sti.ufcg.edu.br:8080/oai/requestbdtd@setor.ufcg.edu.br || bdtd@setor.ufcg.edu.bropendoar:48512021-05-04T18:05:54Biblioteca Digital de Teses e Dissertações da UFCG - Universidade Federal de Campina Grande (UFCG)false
dc.title.none.fl_str_mv Arquitetura e implementação em hardware de um módulo MFCC para extração de características da voz.
Architecture and hardware implementation of an MFCC module for extracting voice characteristics.
title Arquitetura e implementação em hardware de um módulo MFCC para extração de características da voz.
spellingShingle Arquitetura e implementação em hardware de um módulo MFCC para extração de características da voz.
CAMPOS, Nelson Carlos de Sousa.
Módulo MFCC
Arquitetura de hardware
Sinais de voz - processamento digital
Técnicas de processamento digital - voz
Voz - processamento digital
Sistema de reconhecimento de locutor
Coeficientes mel-cepstrais
Técnica dos coeficientes mel-cepstrais
Logaritmo - implementação em hardware
Características da voz - extração
Multiplicação egípcia
Reconhecimento de locutor
Reconhecimento de voz
MFCC module
Hardware architecture
Voice signals - digital processing
Digital processing techniques - voice
Voice - digital processing
Speaker recognition system
Honey-cepstral coefficients
Technique of honey-cepstral coefficients
Logarithm - hardware implementation
Voice characteristics - extraction
Egyptian multiplication
Speaker recognition
Voice recognition
Engenharia Elétrica.
title_short Arquitetura e implementação em hardware de um módulo MFCC para extração de características da voz.
title_full Arquitetura e implementação em hardware de um módulo MFCC para extração de características da voz.
title_fullStr Arquitetura e implementação em hardware de um módulo MFCC para extração de características da voz.
title_full_unstemmed Arquitetura e implementação em hardware de um módulo MFCC para extração de características da voz.
title_sort Arquitetura e implementação em hardware de um módulo MFCC para extração de características da voz.
author CAMPOS, Nelson Carlos de Sousa.
author_facet CAMPOS, Nelson Carlos de Sousa.
author_role author
dc.contributor.none.fl_str_mv GURJÃO, Edmar Candeia.
GURJÃO, E. C.
http://lattes.cnpq.br/9200464668550566
dc.contributor.author.fl_str_mv CAMPOS, Nelson Carlos de Sousa.
dc.subject.por.fl_str_mv Módulo MFCC
Arquitetura de hardware
Sinais de voz - processamento digital
Técnicas de processamento digital - voz
Voz - processamento digital
Sistema de reconhecimento de locutor
Coeficientes mel-cepstrais
Técnica dos coeficientes mel-cepstrais
Logaritmo - implementação em hardware
Características da voz - extração
Multiplicação egípcia
Reconhecimento de locutor
Reconhecimento de voz
MFCC module
Hardware architecture
Voice signals - digital processing
Digital processing techniques - voice
Voice - digital processing
Speaker recognition system
Honey-cepstral coefficients
Technique of honey-cepstral coefficients
Logarithm - hardware implementation
Voice characteristics - extraction
Egyptian multiplication
Speaker recognition
Voice recognition
Engenharia Elétrica.
topic Módulo MFCC
Arquitetura de hardware
Sinais de voz - processamento digital
Técnicas de processamento digital - voz
Voz - processamento digital
Sistema de reconhecimento de locutor
Coeficientes mel-cepstrais
Técnica dos coeficientes mel-cepstrais
Logaritmo - implementação em hardware
Características da voz - extração
Multiplicação egípcia
Reconhecimento de locutor
Reconhecimento de voz
MFCC module
Hardware architecture
Voice signals - digital processing
Digital processing techniques - voice
Voice - digital processing
Speaker recognition system
Honey-cepstral coefficients
Technique of honey-cepstral coefficients
Logarithm - hardware implementation
Voice characteristics - extraction
Egyptian multiplication
Speaker recognition
Voice recognition
Engenharia Elétrica.
description Técnicas de Processamento Digital de Sinais são utilizados em Sistemas de Reconhecimento de Locutor. no enfoque deste trabalho, foi abordada a técnica dos coeficientes mel-cepstrais (MFCC), e a implementação em hardware de um Logaritmo, que é parte integrante do sistema de extração de características da voz foi abordada aqui. Simulações de consumo de energia e área ocupada no silício foram realizadas para uma tecnologia de 28nm. Técnicas de redução de consumo foram estudadas e aplicadas, visando-se eliminar o uso de multiplicadores, ao empregar a multiplicação egípcia, que realiza operações de soma e deslocamento de bits.
publishDate 2015
dc.date.none.fl_str_mv 2015-03
2021-05-04T18:05:19Z
2021-05-04
2021-05-04T18:05:19Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/bachelorThesis
format bachelorThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/18555
CAMPOS, Nelson Carlos de Sousa. Arquitetura e implementação em hardware de um módulo MFCC para extração de características da voz. 2015. 42f. (Trabalho de Conclusão de Curso - Monografia), Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática , Universidade Federal de Campina Grande – Paraíba - Brasil, 2015. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/18555
url http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/18555
identifier_str_mv CAMPOS, Nelson Carlos de Sousa. Arquitetura e implementação em hardware de um módulo MFCC para extração de características da voz. 2015. 42f. (Trabalho de Conclusão de Curso - Monografia), Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática , Universidade Federal de Campina Grande – Paraíba - Brasil, 2015. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/18555
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.publisher.none.fl_str_mv Universidade Federal de Campina Grande
Brasil
Centro de Engenharia Elétrica e Informática - CEEI
UFCG
publisher.none.fl_str_mv Universidade Federal de Campina Grande
Brasil
Centro de Engenharia Elétrica e Informática - CEEI
UFCG
dc.source.none.fl_str_mv reponame:Biblioteca Digital de Teses e Dissertações da UFCG
instname:Universidade Federal de Campina Grande (UFCG)
instacron:UFCG
instname_str Universidade Federal de Campina Grande (UFCG)
instacron_str UFCG
institution UFCG
reponame_str Biblioteca Digital de Teses e Dissertações da UFCG
collection Biblioteca Digital de Teses e Dissertações da UFCG
repository.name.fl_str_mv Biblioteca Digital de Teses e Dissertações da UFCG - Universidade Federal de Campina Grande (UFCG)
repository.mail.fl_str_mv bdtd@setor.ufcg.edu.br || bdtd@setor.ufcg.edu.br
_version_ 1809744489299836928