Controle de chaves de um inversor de quatro níveis utilizando um processador digital de sinais (DSP).
Autor(a) principal: | |
---|---|
Data de Publicação: | 2012 |
Tipo de documento: | Trabalho de conclusão de curso |
Idioma: | por |
Título da fonte: | Biblioteca Digital de Teses e Dissertações da UFCG |
Texto Completo: | http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19450 |
Resumo: | Os inversores são dispositivos usados para conversão de uma forma de tensão de entrada para uma outra forma de tensão de saída. Essa conversão é feita através do comando de chaves, com disparo ou bloqueios controlados, em uma determinada frequência, fixa ou variável. Os inversores podem ser classificados em dois tipos: inversores monofásicos e trifásicos. Atualmente, há um grande interesse nos inversoresmulti- níveis, pois é possível controlar uma maior potência e gerar menos harmônicos do que o inversor de dois níveis. Há três arquiteturas básiscas de inversores multi-níveis: o Diode Clamped, em português Diodo grampeado, o inversor com capacitor flutuante (em inglês Flying Capacitor inverter) e a ponte H em cascata (em inglês cascade Hbridge). Nesse trabalho será explorado a implementação do controle de chaves, ou seja, criar sinais PWM, via DSP (Digital Signal Processor, em português Processador Digital de Sinais), para um inversor monofásico utilizando a topologia de capacitor flutuante modificado para gerar 4 níveis de tensão. |
id |
UFCG_cb160c58e3b4b4e166c8948a132e53b9 |
---|---|
oai_identifier_str |
oai:localhost:riufcg/19450 |
network_acronym_str |
UFCG |
network_name_str |
Biblioteca Digital de Teses e Dissertações da UFCG |
repository_id_str |
4851 |
spelling |
Controle de chaves de um inversor de quatro níveis utilizando um processador digital de sinais (DSP).Switch control of a four-level inverter using a digital signal processor (DSP).Estágio em Engenharia ElétricaProcessador digital de sinaisDigital Signal ProcessorInversor de quatro níveisCapacitor flutuanteFlying Capacitor inverterSinais PWMInternship in Electrical EngineeringDigital signal processorFour-Level InverterFloating capacitorPWM SignalsEngenharia Elétrica.Os inversores são dispositivos usados para conversão de uma forma de tensão de entrada para uma outra forma de tensão de saída. Essa conversão é feita através do comando de chaves, com disparo ou bloqueios controlados, em uma determinada frequência, fixa ou variável. Os inversores podem ser classificados em dois tipos: inversores monofásicos e trifásicos. Atualmente, há um grande interesse nos inversoresmulti- níveis, pois é possível controlar uma maior potência e gerar menos harmônicos do que o inversor de dois níveis. Há três arquiteturas básiscas de inversores multi-níveis: o Diode Clamped, em português Diodo grampeado, o inversor com capacitor flutuante (em inglês Flying Capacitor inverter) e a ponte H em cascata (em inglês cascade Hbridge). Nesse trabalho será explorado a implementação do controle de chaves, ou seja, criar sinais PWM, via DSP (Digital Signal Processor, em português Processador Digital de Sinais), para um inversor monofásico utilizando a topologia de capacitor flutuante modificado para gerar 4 níveis de tensão.Universidade Federal de Campina GrandeBrasilCentro de Engenharia Elétrica e Informática - CEEIUFCGOLIVEIRA, Alexandre Cunha.OLIVEIRA, A. C.http://lattes.cnpq.br/6699829609793478ACIOLI JUNIOR, George.ARAÚJO JÚNIOR, Carlos Antonio Alves de.2012-112021-06-17T16:47:09Z2021-06-172021-06-17T16:47:09Zinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/bachelorThesishttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19450ARAÚJO JÚNIOR, Carlos Antonio Alves de. Controle de chaves de um inversor de quatro níveis utilizando um processador digital de sinais (DSP). 2012. 39f. (Relatório de Estágio Supervisionado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2012. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19450porinfo:eu-repo/semantics/openAccessreponame:Biblioteca Digital de Teses e Dissertações da UFCGinstname:Universidade Federal de Campina Grande (UFCG)instacron:UFCG2021-06-18T18:21:33Zoai:localhost:riufcg/19450Biblioteca Digital de Teses e Dissertaçõeshttp://bdtd.ufcg.edu.br/PUBhttp://dspace.sti.ufcg.edu.br:8080/oai/requestbdtd@setor.ufcg.edu.br || bdtd@setor.ufcg.edu.bropendoar:48512021-06-18T18:21:33Biblioteca Digital de Teses e Dissertações da UFCG - Universidade Federal de Campina Grande (UFCG)false |
dc.title.none.fl_str_mv |
Controle de chaves de um inversor de quatro níveis utilizando um processador digital de sinais (DSP). Switch control of a four-level inverter using a digital signal processor (DSP). |
title |
Controle de chaves de um inversor de quatro níveis utilizando um processador digital de sinais (DSP). |
spellingShingle |
Controle de chaves de um inversor de quatro níveis utilizando um processador digital de sinais (DSP). ARAÚJO JÚNIOR, Carlos Antonio Alves de. Estágio em Engenharia Elétrica Processador digital de sinais Digital Signal Processor Inversor de quatro níveis Capacitor flutuante Flying Capacitor inverter Sinais PWM Internship in Electrical Engineering Digital signal processor Four-Level Inverter Floating capacitor PWM Signals Engenharia Elétrica. |
title_short |
Controle de chaves de um inversor de quatro níveis utilizando um processador digital de sinais (DSP). |
title_full |
Controle de chaves de um inversor de quatro níveis utilizando um processador digital de sinais (DSP). |
title_fullStr |
Controle de chaves de um inversor de quatro níveis utilizando um processador digital de sinais (DSP). |
title_full_unstemmed |
Controle de chaves de um inversor de quatro níveis utilizando um processador digital de sinais (DSP). |
title_sort |
Controle de chaves de um inversor de quatro níveis utilizando um processador digital de sinais (DSP). |
author |
ARAÚJO JÚNIOR, Carlos Antonio Alves de. |
author_facet |
ARAÚJO JÚNIOR, Carlos Antonio Alves de. |
author_role |
author |
dc.contributor.none.fl_str_mv |
OLIVEIRA, Alexandre Cunha. OLIVEIRA, A. C. http://lattes.cnpq.br/6699829609793478 ACIOLI JUNIOR, George. |
dc.contributor.author.fl_str_mv |
ARAÚJO JÚNIOR, Carlos Antonio Alves de. |
dc.subject.por.fl_str_mv |
Estágio em Engenharia Elétrica Processador digital de sinais Digital Signal Processor Inversor de quatro níveis Capacitor flutuante Flying Capacitor inverter Sinais PWM Internship in Electrical Engineering Digital signal processor Four-Level Inverter Floating capacitor PWM Signals Engenharia Elétrica. |
topic |
Estágio em Engenharia Elétrica Processador digital de sinais Digital Signal Processor Inversor de quatro níveis Capacitor flutuante Flying Capacitor inverter Sinais PWM Internship in Electrical Engineering Digital signal processor Four-Level Inverter Floating capacitor PWM Signals Engenharia Elétrica. |
description |
Os inversores são dispositivos usados para conversão de uma forma de tensão de entrada para uma outra forma de tensão de saída. Essa conversão é feita através do comando de chaves, com disparo ou bloqueios controlados, em uma determinada frequência, fixa ou variável. Os inversores podem ser classificados em dois tipos: inversores monofásicos e trifásicos. Atualmente, há um grande interesse nos inversoresmulti- níveis, pois é possível controlar uma maior potência e gerar menos harmônicos do que o inversor de dois níveis. Há três arquiteturas básiscas de inversores multi-níveis: o Diode Clamped, em português Diodo grampeado, o inversor com capacitor flutuante (em inglês Flying Capacitor inverter) e a ponte H em cascata (em inglês cascade Hbridge). Nesse trabalho será explorado a implementação do controle de chaves, ou seja, criar sinais PWM, via DSP (Digital Signal Processor, em português Processador Digital de Sinais), para um inversor monofásico utilizando a topologia de capacitor flutuante modificado para gerar 4 níveis de tensão. |
publishDate |
2012 |
dc.date.none.fl_str_mv |
2012-11 2021-06-17T16:47:09Z 2021-06-17 2021-06-17T16:47:09Z |
dc.type.status.fl_str_mv |
info:eu-repo/semantics/publishedVersion |
dc.type.driver.fl_str_mv |
info:eu-repo/semantics/bachelorThesis |
format |
bachelorThesis |
status_str |
publishedVersion |
dc.identifier.uri.fl_str_mv |
http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19450 ARAÚJO JÚNIOR, Carlos Antonio Alves de. Controle de chaves de um inversor de quatro níveis utilizando um processador digital de sinais (DSP). 2012. 39f. (Relatório de Estágio Supervisionado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2012. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19450 |
url |
http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19450 |
identifier_str_mv |
ARAÚJO JÚNIOR, Carlos Antonio Alves de. Controle de chaves de um inversor de quatro níveis utilizando um processador digital de sinais (DSP). 2012. 39f. (Relatório de Estágio Supervisionado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2012. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19450 |
dc.language.iso.fl_str_mv |
por |
language |
por |
dc.rights.driver.fl_str_mv |
info:eu-repo/semantics/openAccess |
eu_rights_str_mv |
openAccess |
dc.publisher.none.fl_str_mv |
Universidade Federal de Campina Grande Brasil Centro de Engenharia Elétrica e Informática - CEEI UFCG |
publisher.none.fl_str_mv |
Universidade Federal de Campina Grande Brasil Centro de Engenharia Elétrica e Informática - CEEI UFCG |
dc.source.none.fl_str_mv |
reponame:Biblioteca Digital de Teses e Dissertações da UFCG instname:Universidade Federal de Campina Grande (UFCG) instacron:UFCG |
instname_str |
Universidade Federal de Campina Grande (UFCG) |
instacron_str |
UFCG |
institution |
UFCG |
reponame_str |
Biblioteca Digital de Teses e Dissertações da UFCG |
collection |
Biblioteca Digital de Teses e Dissertações da UFCG |
repository.name.fl_str_mv |
Biblioteca Digital de Teses e Dissertações da UFCG - Universidade Federal de Campina Grande (UFCG) |
repository.mail.fl_str_mv |
bdtd@setor.ufcg.edu.br || bdtd@setor.ufcg.edu.br |
_version_ |
1809744495629041664 |