Relatório de estágio: verificação de IP digital - freescale semicondutores
Autor(a) principal: | |
---|---|
Data de Publicação: | 2015 |
Tipo de documento: | Trabalho de conclusão de curso |
Idioma: | por |
Título da fonte: | Biblioteca Digital de Teses e Dissertações da UFCG |
Texto Completo: | http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19810 |
Resumo: | Este relatório consiste em uma descrição das atividades de estágio realizadas no Brazil Semiconductor Technological Center - BSTC, centro de pesquisa, desenvolvimento e inovação da Freescale Semicondutores em Campinas - SP. Durante aproximadamente 8 meses, tarefas no segmento da microeletrônica (projeto de circuito integrado) foram desempenhadas, envolvendo o treinamento em linguagens e em procedimentos de verificação de IP digital, a elaboração de modelos de circuitos digitais, a implementação de testes funcionais e testbench, de modo geral. Todas relacionadas a eTPU, um co-processador capaz de realizar tarefas complexas de temporização e gerenciamento de Entrada/Saída, bastante utilizado na indústria automotiva para controle de motor. |
id |
UFCG_f62e054b8d9ea52699d7a8aae9bfcbff |
---|---|
oai_identifier_str |
oai:localhost:riufcg/19810 |
network_acronym_str |
UFCG |
network_name_str |
Biblioteca Digital de Teses e Dissertações da UFCG |
repository_id_str |
4851 |
spelling |
Relatório de estágio: verificação de IP digital - freescale semicondutoresInternship Report: Digital IP Verification - Freescale SemiconductorsEstágio em Engenharia ElétricaBrazil Semiconductor Technological Center - BSTCBSTC - Brazil Semiconductor Technological CenterFreescaleVerificação de IP digitalEnhanced Time Processing Unit - eTPUeTPU - Enhanced Time Processing UnitInternship in Electrical EngineeringBrazil Semiconductor Technological Center - BSTCBSTC - Brazil Semiconductor Technological CenterDigital IP VerificationEnhanced Time Processing Unit - eTPUeTPU - Enhanced Time Processing UnitEngenharia Elétrica.Este relatório consiste em uma descrição das atividades de estágio realizadas no Brazil Semiconductor Technological Center - BSTC, centro de pesquisa, desenvolvimento e inovação da Freescale Semicondutores em Campinas - SP. Durante aproximadamente 8 meses, tarefas no segmento da microeletrônica (projeto de circuito integrado) foram desempenhadas, envolvendo o treinamento em linguagens e em procedimentos de verificação de IP digital, a elaboração de modelos de circuitos digitais, a implementação de testes funcionais e testbench, de modo geral. Todas relacionadas a eTPU, um co-processador capaz de realizar tarefas complexas de temporização e gerenciamento de Entrada/Saída, bastante utilizado na indústria automotiva para controle de motor.Universidade Federal de Campina GrandeBrasilCentro de Engenharia Elétrica e Informática - CEEIUFCGMORAIS, Marcos Ricardo Alcântara.MORAIS, M. R. A.http://lattes.cnpq.br/6425114303423453LIMA, Antônio Marcus Nogueira.LIMA, A. M. N.PAIXÃO, Lucas Lacerda.2015-022021-07-05T16:54:14Z2021-07-052021-07-05T16:54:14Zinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/bachelorThesishttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19810PAIXÃO, Lucas Lacerda. Relatório de estágio: verificação de IP digital - freescale semicondutores. 2015. 22f. (Relatório de Estágio Integrado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2015. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19810porinfo:eu-repo/semantics/openAccessreponame:Biblioteca Digital de Teses e Dissertações da UFCGinstname:Universidade Federal de Campina Grande (UFCG)instacron:UFCG2021-07-05T16:54:54Zoai:localhost:riufcg/19810Biblioteca Digital de Teses e Dissertaçõeshttp://bdtd.ufcg.edu.br/PUBhttp://dspace.sti.ufcg.edu.br:8080/oai/requestbdtd@setor.ufcg.edu.br || bdtd@setor.ufcg.edu.bropendoar:48512021-07-05T16:54:54Biblioteca Digital de Teses e Dissertações da UFCG - Universidade Federal de Campina Grande (UFCG)false |
dc.title.none.fl_str_mv |
Relatório de estágio: verificação de IP digital - freescale semicondutores Internship Report: Digital IP Verification - Freescale Semiconductors |
title |
Relatório de estágio: verificação de IP digital - freescale semicondutores |
spellingShingle |
Relatório de estágio: verificação de IP digital - freescale semicondutores PAIXÃO, Lucas Lacerda. Estágio em Engenharia Elétrica Brazil Semiconductor Technological Center - BSTC BSTC - Brazil Semiconductor Technological Center Freescale Verificação de IP digital Enhanced Time Processing Unit - eTPU eTPU - Enhanced Time Processing Unit Internship in Electrical Engineering Brazil Semiconductor Technological Center - BSTC BSTC - Brazil Semiconductor Technological Center Digital IP Verification Enhanced Time Processing Unit - eTPU eTPU - Enhanced Time Processing Unit Engenharia Elétrica. |
title_short |
Relatório de estágio: verificação de IP digital - freescale semicondutores |
title_full |
Relatório de estágio: verificação de IP digital - freescale semicondutores |
title_fullStr |
Relatório de estágio: verificação de IP digital - freescale semicondutores |
title_full_unstemmed |
Relatório de estágio: verificação de IP digital - freescale semicondutores |
title_sort |
Relatório de estágio: verificação de IP digital - freescale semicondutores |
author |
PAIXÃO, Lucas Lacerda. |
author_facet |
PAIXÃO, Lucas Lacerda. |
author_role |
author |
dc.contributor.none.fl_str_mv |
MORAIS, Marcos Ricardo Alcântara. MORAIS, M. R. A. http://lattes.cnpq.br/6425114303423453 LIMA, Antônio Marcus Nogueira. LIMA, A. M. N. |
dc.contributor.author.fl_str_mv |
PAIXÃO, Lucas Lacerda. |
dc.subject.por.fl_str_mv |
Estágio em Engenharia Elétrica Brazil Semiconductor Technological Center - BSTC BSTC - Brazil Semiconductor Technological Center Freescale Verificação de IP digital Enhanced Time Processing Unit - eTPU eTPU - Enhanced Time Processing Unit Internship in Electrical Engineering Brazil Semiconductor Technological Center - BSTC BSTC - Brazil Semiconductor Technological Center Digital IP Verification Enhanced Time Processing Unit - eTPU eTPU - Enhanced Time Processing Unit Engenharia Elétrica. |
topic |
Estágio em Engenharia Elétrica Brazil Semiconductor Technological Center - BSTC BSTC - Brazil Semiconductor Technological Center Freescale Verificação de IP digital Enhanced Time Processing Unit - eTPU eTPU - Enhanced Time Processing Unit Internship in Electrical Engineering Brazil Semiconductor Technological Center - BSTC BSTC - Brazil Semiconductor Technological Center Digital IP Verification Enhanced Time Processing Unit - eTPU eTPU - Enhanced Time Processing Unit Engenharia Elétrica. |
description |
Este relatório consiste em uma descrição das atividades de estágio realizadas no Brazil Semiconductor Technological Center - BSTC, centro de pesquisa, desenvolvimento e inovação da Freescale Semicondutores em Campinas - SP. Durante aproximadamente 8 meses, tarefas no segmento da microeletrônica (projeto de circuito integrado) foram desempenhadas, envolvendo o treinamento em linguagens e em procedimentos de verificação de IP digital, a elaboração de modelos de circuitos digitais, a implementação de testes funcionais e testbench, de modo geral. Todas relacionadas a eTPU, um co-processador capaz de realizar tarefas complexas de temporização e gerenciamento de Entrada/Saída, bastante utilizado na indústria automotiva para controle de motor. |
publishDate |
2015 |
dc.date.none.fl_str_mv |
2015-02 2021-07-05T16:54:14Z 2021-07-05 2021-07-05T16:54:14Z |
dc.type.status.fl_str_mv |
info:eu-repo/semantics/publishedVersion |
dc.type.driver.fl_str_mv |
info:eu-repo/semantics/bachelorThesis |
format |
bachelorThesis |
status_str |
publishedVersion |
dc.identifier.uri.fl_str_mv |
http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19810 PAIXÃO, Lucas Lacerda. Relatório de estágio: verificação de IP digital - freescale semicondutores. 2015. 22f. (Relatório de Estágio Integrado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2015. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19810 |
url |
http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19810 |
identifier_str_mv |
PAIXÃO, Lucas Lacerda. Relatório de estágio: verificação de IP digital - freescale semicondutores. 2015. 22f. (Relatório de Estágio Integrado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2015. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/19810 |
dc.language.iso.fl_str_mv |
por |
language |
por |
dc.rights.driver.fl_str_mv |
info:eu-repo/semantics/openAccess |
eu_rights_str_mv |
openAccess |
dc.publisher.none.fl_str_mv |
Universidade Federal de Campina Grande Brasil Centro de Engenharia Elétrica e Informática - CEEI UFCG |
publisher.none.fl_str_mv |
Universidade Federal de Campina Grande Brasil Centro de Engenharia Elétrica e Informática - CEEI UFCG |
dc.source.none.fl_str_mv |
reponame:Biblioteca Digital de Teses e Dissertações da UFCG instname:Universidade Federal de Campina Grande (UFCG) instacron:UFCG |
instname_str |
Universidade Federal de Campina Grande (UFCG) |
instacron_str |
UFCG |
institution |
UFCG |
reponame_str |
Biblioteca Digital de Teses e Dissertações da UFCG |
collection |
Biblioteca Digital de Teses e Dissertações da UFCG |
repository.name.fl_str_mv |
Biblioteca Digital de Teses e Dissertações da UFCG - Universidade Federal de Campina Grande (UFCG) |
repository.mail.fl_str_mv |
bdtd@setor.ufcg.edu.br || bdtd@setor.ufcg.edu.br |
_version_ |
1809744498632163328 |