Desenvolvimento de dispositivo limitador de corrente supercondutor resistivo modular
Autor(a) principal: | |
---|---|
Data de Publicação: | 2010 |
Tipo de documento: | Dissertação |
Idioma: | por |
Título da fonte: | Repositório Institucional da Universidade Federal do Espírito Santo (riUfes) |
Texto Completo: | http://repositorio.ufes.br/handle/10/4094 |
Resumo: | The development of a superconducting fault current limiter device of resistive type with modular design was the main purpose of this thesis. As an attempt of reaching an efficient device that shows high limitation electrical resistance, current problems involving this particular kind of limiter were detailed such as: superconductor sample current injection technique, power losses inside the cryostat and limitation of the longitudinal dimension of the superconductor chip. Additionally, standard analysis procedures and hardware were created and left available for future use with a variety of superconducting fault current limiter types. All the development process that led to the definitive device configuration was presented including the devices that weren’t effective when working with higher current levels. Finally, practical current limitation experiments were carried out at a “stack” type device configured as “mono-layer” limiter. In order to demonstrate the advantages of the proposed device in comparison with the conventional devices, simulations of current limitation of the stack device configured as multi-layer were conducted concluding the study. |
id |
UFES_a06d393ded52d05fc365b66f8ff429b8 |
---|---|
oai_identifier_str |
oai:repositorio.ufes.br:10/4094 |
network_acronym_str |
UFES |
network_name_str |
Repositório Institucional da Universidade Federal do Espírito Santo (riUfes) |
repository_id_str |
2108 |
spelling |
Fardin, Jussara FariasOrlando, Marcos Tadeu D'AzeredoDias, Sérgio PiresSimonetti, Domingos Sávio LyrioAndrade Junior, Rubens de2016-08-29T15:32:34Z2016-07-112016-08-29T15:32:34Z2010-06-08The development of a superconducting fault current limiter device of resistive type with modular design was the main purpose of this thesis. As an attempt of reaching an efficient device that shows high limitation electrical resistance, current problems involving this particular kind of limiter were detailed such as: superconductor sample current injection technique, power losses inside the cryostat and limitation of the longitudinal dimension of the superconductor chip. Additionally, standard analysis procedures and hardware were created and left available for future use with a variety of superconducting fault current limiter types. All the development process that led to the definitive device configuration was presented including the devices that weren’t effective when working with higher current levels. Finally, practical current limitation experiments were carried out at a “stack” type device configured as “mono-layer” limiter. In order to demonstrate the advantages of the proposed device in comparison with the conventional devices, simulations of current limitation of the stack device configured as multi-layer were conducted concluding the study.O desenvolvimento de um dispositivo limitador de corrente de falta supercondutor do tipo resistivo de design modular é o principal objetivo desta dissertação. As soluções de engenharia para problemas crônicos deste tipo de limitador, dentre os quais podemos incluir o método de injeção de corrente na cerâmica supercondutora, a dissipação joulica no interior do criostato e a limitação na dimensão longitudinal das cerâmicas são abordadas na tentativa de se conseguir um dispositivo eficiente e com grande resistência de limitação. Paralelamente buscou-se criar e deixar disponível, para uso futuro, procedimentos e ferramental de testes padronizados para realização de testes com limitadores de corrente supercondutores de alta temperatura. Também foram demonstradas algumas topologias de limitadores que não são eficazes para passagem de correntes elevadas. Por fim, testes práticos de limitação foram realizados utilizando o limitador tipo pilha em configuração mono-camada. Simulações de limitação de corrente com o limitador tipo pilha operando em configuração multi-camada concluem a apresentação do dispositivo proposto demonstrando a sua superioridade com relação aos dispositivos resistivos convencionais.Texthttp://repositorio.ufes.br/handle/10/4094porUniversidade Federal do Espírito SantoMestrado em Engenharia ElétricaPrograma de Pós-Graduação em Engenharia ElétricaUFESBRCentro TecnológicoSuperconductorSuperconductor fault current limiter deviceDispositivo limitador de corrente de falta supercondutorSupercondutoresCircuitos Elétricos, Magnéticos e Eletrônicos621.3Desenvolvimento de dispositivo limitador de corrente supercondutor resistivo modularinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisinfo:eu-repo/semantics/openAccessreponame:Repositório Institucional da Universidade Federal do Espírito Santo (riUfes)instname:Universidade Federal do Espírito Santo (UFES)instacron:UFESORIGINALtese_2868_DissertacaoMestradoSergioPiresDias.pdfapplication/pdf2888022http://repositorio.ufes.br/bitstreams/43c931c1-9aee-4268-a8a9-1c3099b3b32f/download3f1a1300025c899cf1222841bc2531a7MD5110/40942024-07-17 16:55:07.613oai:repositorio.ufes.br:10/4094http://repositorio.ufes.brRepositório InstitucionalPUBhttp://repositorio.ufes.br/oai/requestopendoar:21082024-10-15T17:53:22.617805Repositório Institucional da Universidade Federal do Espírito Santo (riUfes) - Universidade Federal do Espírito Santo (UFES)false |
dc.title.none.fl_str_mv |
Desenvolvimento de dispositivo limitador de corrente supercondutor resistivo modular |
title |
Desenvolvimento de dispositivo limitador de corrente supercondutor resistivo modular |
spellingShingle |
Desenvolvimento de dispositivo limitador de corrente supercondutor resistivo modular Dias, Sérgio Pires Superconductor Superconductor fault current limiter device Dispositivo limitador de corrente de falta supercondutor Circuitos Elétricos, Magnéticos e Eletrônicos Supercondutores 621.3 |
title_short |
Desenvolvimento de dispositivo limitador de corrente supercondutor resistivo modular |
title_full |
Desenvolvimento de dispositivo limitador de corrente supercondutor resistivo modular |
title_fullStr |
Desenvolvimento de dispositivo limitador de corrente supercondutor resistivo modular |
title_full_unstemmed |
Desenvolvimento de dispositivo limitador de corrente supercondutor resistivo modular |
title_sort |
Desenvolvimento de dispositivo limitador de corrente supercondutor resistivo modular |
author |
Dias, Sérgio Pires |
author_facet |
Dias, Sérgio Pires |
author_role |
author |
dc.contributor.advisor-co1.fl_str_mv |
Fardin, Jussara Farias |
dc.contributor.advisor1.fl_str_mv |
Orlando, Marcos Tadeu D'Azeredo |
dc.contributor.author.fl_str_mv |
Dias, Sérgio Pires |
dc.contributor.referee1.fl_str_mv |
Simonetti, Domingos Sávio Lyrio |
dc.contributor.referee2.fl_str_mv |
Andrade Junior, Rubens de |
contributor_str_mv |
Fardin, Jussara Farias Orlando, Marcos Tadeu D'Azeredo Simonetti, Domingos Sávio Lyrio Andrade Junior, Rubens de |
dc.subject.eng.fl_str_mv |
Superconductor Superconductor fault current limiter device |
topic |
Superconductor Superconductor fault current limiter device Dispositivo limitador de corrente de falta supercondutor Circuitos Elétricos, Magnéticos e Eletrônicos Supercondutores 621.3 |
dc.subject.por.fl_str_mv |
Dispositivo limitador de corrente de falta supercondutor |
dc.subject.cnpq.fl_str_mv |
Circuitos Elétricos, Magnéticos e Eletrônicos |
dc.subject.br-rjbn.none.fl_str_mv |
Supercondutores |
dc.subject.udc.none.fl_str_mv |
621.3 |
description |
The development of a superconducting fault current limiter device of resistive type with modular design was the main purpose of this thesis. As an attempt of reaching an efficient device that shows high limitation electrical resistance, current problems involving this particular kind of limiter were detailed such as: superconductor sample current injection technique, power losses inside the cryostat and limitation of the longitudinal dimension of the superconductor chip. Additionally, standard analysis procedures and hardware were created and left available for future use with a variety of superconducting fault current limiter types. All the development process that led to the definitive device configuration was presented including the devices that weren’t effective when working with higher current levels. Finally, practical current limitation experiments were carried out at a “stack” type device configured as “mono-layer” limiter. In order to demonstrate the advantages of the proposed device in comparison with the conventional devices, simulations of current limitation of the stack device configured as multi-layer were conducted concluding the study. |
publishDate |
2010 |
dc.date.issued.fl_str_mv |
2010-06-08 |
dc.date.accessioned.fl_str_mv |
2016-08-29T15:32:34Z |
dc.date.available.fl_str_mv |
2016-07-11 2016-08-29T15:32:34Z |
dc.type.status.fl_str_mv |
info:eu-repo/semantics/publishedVersion |
dc.type.driver.fl_str_mv |
info:eu-repo/semantics/masterThesis |
format |
masterThesis |
status_str |
publishedVersion |
dc.identifier.uri.fl_str_mv |
http://repositorio.ufes.br/handle/10/4094 |
url |
http://repositorio.ufes.br/handle/10/4094 |
dc.language.iso.fl_str_mv |
por |
language |
por |
dc.rights.driver.fl_str_mv |
info:eu-repo/semantics/openAccess |
eu_rights_str_mv |
openAccess |
dc.format.none.fl_str_mv |
Text |
dc.publisher.none.fl_str_mv |
Universidade Federal do Espírito Santo Mestrado em Engenharia Elétrica |
dc.publisher.program.fl_str_mv |
Programa de Pós-Graduação em Engenharia Elétrica |
dc.publisher.initials.fl_str_mv |
UFES |
dc.publisher.country.fl_str_mv |
BR |
dc.publisher.department.fl_str_mv |
Centro Tecnológico |
publisher.none.fl_str_mv |
Universidade Federal do Espírito Santo Mestrado em Engenharia Elétrica |
dc.source.none.fl_str_mv |
reponame:Repositório Institucional da Universidade Federal do Espírito Santo (riUfes) instname:Universidade Federal do Espírito Santo (UFES) instacron:UFES |
instname_str |
Universidade Federal do Espírito Santo (UFES) |
instacron_str |
UFES |
institution |
UFES |
reponame_str |
Repositório Institucional da Universidade Federal do Espírito Santo (riUfes) |
collection |
Repositório Institucional da Universidade Federal do Espírito Santo (riUfes) |
bitstream.url.fl_str_mv |
http://repositorio.ufes.br/bitstreams/43c931c1-9aee-4268-a8a9-1c3099b3b32f/download |
bitstream.checksum.fl_str_mv |
3f1a1300025c899cf1222841bc2531a7 |
bitstream.checksumAlgorithm.fl_str_mv |
MD5 |
repository.name.fl_str_mv |
Repositório Institucional da Universidade Federal do Espírito Santo (riUfes) - Universidade Federal do Espírito Santo (UFES) |
repository.mail.fl_str_mv |
|
_version_ |
1813022513960058880 |