Controle de compensador série síncrono estático baseado em conversores multiníveis em cascata assimétrica

Detalhes bibliográficos
Autor(a) principal: Silva, Daniel Salomão
Data de Publicação: 2011
Tipo de documento: Dissertação
Idioma: por
Título da fonte: Repositório Institucional da UFJF
Texto Completo: https://repositorio.ufjf.br/jspui/handle/ufjf/4108
Resumo: O Compensador Série Síncrono Estático (SSSC – Static Synchronous Series Compensator) é um controlador FACTS (Flexible AC Transmission Systems) proposto na literatura para controlar o fluxo de potência pelas linhas de transmissão a corrente alternada. O SSSC é um compensador de potência reativa baseado em conversores eletrônicos de potência de alta capacidade ligados em série com as linhas de transmissão. Neste trabalho são utilizados conversores fonte de tensão (do inglês, VSC – Voltage Source Converters) multiníveis em cascata assimétrica, ligados ao sistema elétrico sem transformadores. O uso do SSSC aumenta as margens de estabilidade, a controlabilidade e a capacidade de transferência de potência de um sistema elétrico. Como a tensão sintetizada pelo SSSC está em quadratura com a corrente pela linha, pode-se utilizá-lo para emular uma reatância série, impor uma tensão ou injetar/absorver potência reativa em série com a linha de transmissão compensada. Neste trabalho são estudados cinco diferentes algoritmos para controlar as tensões geradas pelo SSSC. Resultados de simulações digitais são utilizados para verificar o desempenho de cada algoritmo implementado.
id UFJF_c98c11bda4203aef1bb3f7ebff97891c
oai_identifier_str oai:hermes.cpd.ufjf.br:ufjf/4108
network_acronym_str UFJF
network_name_str Repositório Institucional da UFJF
repository_id_str
spelling Barbosa, Pedro Gomeshttp://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4791209P8Ferreira, André Augustohttp://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4768311U6Henriques, Luis Oscar de Araújo Portohttp://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4794293T4http://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4757829J1Silva, Daniel Salomão2017-04-20T13:12:33Z2017-04-192017-04-20T13:12:33Z2011-09-01https://repositorio.ufjf.br/jspui/handle/ufjf/4108O Compensador Série Síncrono Estático (SSSC – Static Synchronous Series Compensator) é um controlador FACTS (Flexible AC Transmission Systems) proposto na literatura para controlar o fluxo de potência pelas linhas de transmissão a corrente alternada. O SSSC é um compensador de potência reativa baseado em conversores eletrônicos de potência de alta capacidade ligados em série com as linhas de transmissão. Neste trabalho são utilizados conversores fonte de tensão (do inglês, VSC – Voltage Source Converters) multiníveis em cascata assimétrica, ligados ao sistema elétrico sem transformadores. O uso do SSSC aumenta as margens de estabilidade, a controlabilidade e a capacidade de transferência de potência de um sistema elétrico. Como a tensão sintetizada pelo SSSC está em quadratura com a corrente pela linha, pode-se utilizá-lo para emular uma reatância série, impor uma tensão ou injetar/absorver potência reativa em série com a linha de transmissão compensada. Neste trabalho são estudados cinco diferentes algoritmos para controlar as tensões geradas pelo SSSC. Resultados de simulações digitais são utilizados para verificar o desempenho de cada algoritmo implementado.The Static Synchronous Series Compensator (SSSC) is a FACTS (Flexible AC Transmission Systems) controller proposed in the literature to control the power flow through the transmission power lines. The SSSC is a series connected compensator based on static power electronics converters. In this work, three single-phase asymmetrical cascaded multilevel voltage source converters (VSC) are used, connected to the electric power system without transformers. The use of SSSC increases the stability limit, the controllability and the transfer power capacity of electric power systems. Since the voltage synthesized by SSSC is in quadrature with line current, it can be used to emulate a series reactance, to synthesize a voltage or to inject/absorb reactive power in series with the compensated transmission line. Five different control algorithms are investigated to control the output voltages of the SSSC. Digital simulation results are used to demonstrate the effectiveness of each control strategy.porUniversidade Federal de Juiz de Fora (UFJF)Programa de Pós-graduação em Engenharia ElétricaUFJFBrasilFaculdade de EngenhariaCNPQ::ENGENHARIAS::ENGENHARIA ELETRICACompensador sérieSSSCFACTSConversor estáticoConversor multinívelSeries compensatorSSSCFACTSStatic converterMultilevel converterControle de compensador série síncrono estático baseado em conversores multiníveis em cascata assimétricainfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisinfo:eu-repo/semantics/openAccessreponame:Repositório Institucional da UFJFinstname:Universidade Federal de Juiz de Fora (UFJF)instacron:UFJFTHUMBNAILdanielsalomaosilva.pdf.jpgdanielsalomaosilva.pdf.jpgGenerated Thumbnailimage/jpeg1133https://repositorio.ufjf.br/jspui/bitstream/ufjf/4108/4/danielsalomaosilva.pdf.jpg1ec4a15a8eb68e1b640b333942c47347MD54ORIGINALdanielsalomaosilva.pdfdanielsalomaosilva.pdfapplication/pdf1815639https://repositorio.ufjf.br/jspui/bitstream/ufjf/4108/1/danielsalomaosilva.pdf1ac9991f1cfff85fc90c22c80f5ccaf4MD51LICENSElicense.txtlicense.txttext/plain; charset=utf-82197https://repositorio.ufjf.br/jspui/bitstream/ufjf/4108/2/license.txt000e18a5aee6ca21bb5811ddf55fc37bMD52TEXTdanielsalomaosilva.pdf.txtdanielsalomaosilva.pdf.txtExtracted texttext/plain188070https://repositorio.ufjf.br/jspui/bitstream/ufjf/4108/3/danielsalomaosilva.pdf.txtb64b08acceba27d0d874f48fef4b6b92MD53ufjf/41082019-11-07 11:06:24.918oai:hermes.cpd.ufjf.br:ufjf/4108TElDRU7vv71BIERFIERJU1RSSUJVSe+/ve+/vU8gTu+/vU8tRVhDTFVTSVZBCgpDb20gYSBhcHJlc2VudGHvv73vv71vIGRlc3RhIGxpY2Vu77+9YSwgdm9j77+9IChvIGF1dG9yIChlcykgb3UgbyB0aXR1bGFyIGRvcyBkaXJlaXRvcyBkZSBhdXRvcikgY29uY2VkZSBhbyBSZXBvc2l077+9cmlvIApJbnN0aXR1Y2lvbmFsIGRhIFVuaXZlcnNpZGFkZSBGZWRlcmFsIGRlIEp1aXogZGUgRm9yYSBvIGRpcmVpdG8gbu+/vW8tZXhjbHVzaXZvIGRlIHJlcHJvZHV6aXIsIHRyYWR1emlyIChjb25mb3JtZSBkZWZpbmlkbyBhYmFpeG8pLCBlL291IGRpc3RyaWJ1aXIgYSBzdWEgcHVibGljYe+/ve+/vW8gKGluY2x1aW5kbyBvIHJlc3VtbykgcG9yIHRvZG8gbyBtdW5kbyBubyBmb3JtYXRvIGltcHJlc3NvIGUgZWxldHLvv71uaWNvIGUgZW0gcXVhbHF1ZXIgbWVpbywgaW5jbHVpbmRvIG9zIGZvcm1hdG9zIO+/vXVkaW8gb3Ugdu+/vWRlby4KClZvY++/vSBjb25jb3JkYSBxdWUgbyBSZXBvc2l077+9cmlvIEluc3RpdHVjaW9uYWwgZGEgVW5pdmVyc2lkYWRlIEZlZGVyYWwgZGUgSnVpeiBkZSBGb3JhIHBvZGUsIHNlbSBhbHRlcmFyIG8gY29udGXvv71kbywgdHJhbnNwb3IgYSBzdWEgcHVibGljYe+/ve+/vW8gcGFyYSBxdWFscXVlciBtZWlvIG91IGZvcm1hdG8gcGFyYSBmaW5zIGRlIHByZXNlcnZh77+977+9by4gVm9j77+9IHRhbWLvv71tIGNvbmNvcmRhIHF1ZSBvIFJlcG9zaXTvv71yaW8gSW5zdGl0dWNpb25hbCBkYSBVbml2ZXJzaWRhZGUgRmVkZXJhbCBkZSBKdWl6IGRlIEZvcmEgcG9kZSBtYW50ZXIgbWFpcyBkZSB1bWEgY++/vXBpYSBkZSBzdWEgcHVibGljYe+/ve+/vW8gcGFyYSBmaW5zIGRlIHNlZ3VyYW7vv71hLCBiYWNrLXVwIGUgcHJlc2VydmHvv73vv71vLiBWb2Pvv70gZGVjbGFyYSBxdWUgYSBzdWEgcHVibGljYe+/ve+/vW8g77+9IG9yaWdpbmFsIGUgcXVlIHZvY++/vSB0ZW0gbyBwb2RlciBkZSBjb25jZWRlciBvcyBkaXJlaXRvcyBjb250aWRvcyBuZXN0YSBsaWNlbu+/vWEuIFZvY++/vSB0YW1i77+9bSBkZWNsYXJhIHF1ZSBvIGRlcO+/vXNpdG8gZGEgc3VhIHB1YmxpY2Hvv73vv71vIG7vv71vLCBxdWUgc2VqYSBkZSBzZXUgY29uaGVjaW1lbnRvLCBpbmZyaW5nZSBkaXJlaXRvcyBhdXRvcmFpcyBkZSBuaW5nde+/vW0uCgpDYXNvIGEgc3VhIHB1YmxpY2Hvv73vv71vIGNvbnRlbmhhIG1hdGVyaWFsIHF1ZSB2b2Pvv70gbu+/vW8gcG9zc3VpIGEgdGl0dWxhcmlkYWRlIGRvcyBkaXJlaXRvcyBhdXRvcmFpcywgdm9j77+9IGRlY2xhcmEgcXVlIG9idGV2ZSBhIHBlcm1pc3Pvv71vIGlycmVzdHJpdGEgZG8gZGV0ZW50b3IgZG9zIGRpcmVpdG9zIGF1dG9yYWlzIHBhcmEgY29uY2VkZXIgYW8gUmVwb3NpdO+/vXJpbyBJbnN0aXR1Y2lvbmFsIGRhIFVuaXZlcnNpZGFkZSBGZWRlcmFsIGRlIEp1aXogZGUgRm9yYSBvcyBkaXJlaXRvcyBhcHJlc2VudGFkb3MgbmVzdGEgbGljZW7vv71hLCBlIHF1ZSBlc3NlIG1hdGVyaWFsIGRlIHByb3ByaWVkYWRlIGRlIHRlcmNlaXJvcyBlc3Tvv70gY2xhcmFtZW50ZSBpZGVudGlmaWNhZG8gZSByZWNvbmhlY2lkbyBubyB0ZXh0byBvdSBubyBjb250Ze+/vWRvIGRhIHB1YmxpY2Hvv73vv71vIG9yYSBkZXBvc2l0YWRhLgoKQ0FTTyBBIFBVQkxJQ0Hvv73vv71PIE9SQSBERVBPU0lUQURBIFRFTkhBIFNJRE8gUkVTVUxUQURPIERFIFVNIFBBVFJPQ++/vU5JTyBPVSBBUE9JTyBERSBVTUEgQUfvv71OQ0lBIERFIEZPTUVOVE8gT1UgT1VUUk8gT1JHQU5JU01PLCBWT0Pvv70gREVDTEFSQSBRVUUgUkVTUEVJVE9VIFRPRE9TIEUgUVVBSVNRVUVSIERJUkVJVE9TIERFIFJFVklT77+9TyBDT01PIFRBTULvv71NIEFTIERFTUFJUyBPQlJJR0Hvv73vv71FUyBFWElHSURBUyBQT1IgQ09OVFJBVE8gT1UgQUNPUkRPLgoKTyBSZXBvc2l077+9cmlvIEluc3RpdHVjaW9uYWwgZGEgVW5pdmVyc2lkYWRlIEZlZGVyYWwgZGUgSnVpeiBkZSBGb3JhIHNlIGNvbXByb21ldGUgYSBpZGVudGlmaWNhciBjbGFyYW1lbnRlIG8gc2V1IG5vbWUgKHMpIG91IG8ocykgbm9tZShzKSBkbyhzKSBkZXRlbnRvcihlcykgZG9zIGRpcmVpdG9zIGF1dG9yYWlzIGRhIHB1YmxpY2Hvv73vv71vLCBlIG7vv71vIGZhcu+/vSBxdWFscXVlciBhbHRlcmHvv73vv71vLCBhbO+/vW0gZGFxdWVsYXMgY29uY2VkaWRhcyBwb3IgZXN0YSBsaWNlbu+/vWEuCg==Repositório InstitucionalPUBhttps://repositorio.ufjf.br/oai/requestopendoar:2019-11-07T13:06:24Repositório Institucional da UFJF - Universidade Federal de Juiz de Fora (UFJF)false
dc.title.pt_BR.fl_str_mv Controle de compensador série síncrono estático baseado em conversores multiníveis em cascata assimétrica
title Controle de compensador série síncrono estático baseado em conversores multiníveis em cascata assimétrica
spellingShingle Controle de compensador série síncrono estático baseado em conversores multiníveis em cascata assimétrica
Silva, Daniel Salomão
CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA
Compensador série
SSSC
FACTS
Conversor estático
Conversor multinível
Series compensator
SSSC
FACTS
Static converter
Multilevel converter
title_short Controle de compensador série síncrono estático baseado em conversores multiníveis em cascata assimétrica
title_full Controle de compensador série síncrono estático baseado em conversores multiníveis em cascata assimétrica
title_fullStr Controle de compensador série síncrono estático baseado em conversores multiníveis em cascata assimétrica
title_full_unstemmed Controle de compensador série síncrono estático baseado em conversores multiníveis em cascata assimétrica
title_sort Controle de compensador série síncrono estático baseado em conversores multiníveis em cascata assimétrica
author Silva, Daniel Salomão
author_facet Silva, Daniel Salomão
author_role author
dc.contributor.advisor1.fl_str_mv Barbosa, Pedro Gomes
dc.contributor.advisor1Lattes.fl_str_mv http://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4791209P8
dc.contributor.referee1.fl_str_mv Ferreira, André Augusto
dc.contributor.referee1Lattes.fl_str_mv http://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4768311U6
dc.contributor.referee2.fl_str_mv Henriques, Luis Oscar de Araújo Porto
dc.contributor.referee2Lattes.fl_str_mv http://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4794293T4
dc.contributor.authorLattes.fl_str_mv http://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4757829J1
dc.contributor.author.fl_str_mv Silva, Daniel Salomão
contributor_str_mv Barbosa, Pedro Gomes
Ferreira, André Augusto
Henriques, Luis Oscar de Araújo Porto
dc.subject.cnpq.fl_str_mv CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA
topic CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA
Compensador série
SSSC
FACTS
Conversor estático
Conversor multinível
Series compensator
SSSC
FACTS
Static converter
Multilevel converter
dc.subject.por.fl_str_mv Compensador série
SSSC
FACTS
Conversor estático
Conversor multinível
Series compensator
SSSC
FACTS
Static converter
Multilevel converter
description O Compensador Série Síncrono Estático (SSSC – Static Synchronous Series Compensator) é um controlador FACTS (Flexible AC Transmission Systems) proposto na literatura para controlar o fluxo de potência pelas linhas de transmissão a corrente alternada. O SSSC é um compensador de potência reativa baseado em conversores eletrônicos de potência de alta capacidade ligados em série com as linhas de transmissão. Neste trabalho são utilizados conversores fonte de tensão (do inglês, VSC – Voltage Source Converters) multiníveis em cascata assimétrica, ligados ao sistema elétrico sem transformadores. O uso do SSSC aumenta as margens de estabilidade, a controlabilidade e a capacidade de transferência de potência de um sistema elétrico. Como a tensão sintetizada pelo SSSC está em quadratura com a corrente pela linha, pode-se utilizá-lo para emular uma reatância série, impor uma tensão ou injetar/absorver potência reativa em série com a linha de transmissão compensada. Neste trabalho são estudados cinco diferentes algoritmos para controlar as tensões geradas pelo SSSC. Resultados de simulações digitais são utilizados para verificar o desempenho de cada algoritmo implementado.
publishDate 2011
dc.date.issued.fl_str_mv 2011-09-01
dc.date.accessioned.fl_str_mv 2017-04-20T13:12:33Z
dc.date.available.fl_str_mv 2017-04-19
2017-04-20T13:12:33Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv https://repositorio.ufjf.br/jspui/handle/ufjf/4108
url https://repositorio.ufjf.br/jspui/handle/ufjf/4108
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.publisher.none.fl_str_mv Universidade Federal de Juiz de Fora (UFJF)
dc.publisher.program.fl_str_mv Programa de Pós-graduação em Engenharia Elétrica
dc.publisher.initials.fl_str_mv UFJF
dc.publisher.country.fl_str_mv Brasil
dc.publisher.department.fl_str_mv Faculdade de Engenharia
publisher.none.fl_str_mv Universidade Federal de Juiz de Fora (UFJF)
dc.source.none.fl_str_mv reponame:Repositório Institucional da UFJF
instname:Universidade Federal de Juiz de Fora (UFJF)
instacron:UFJF
instname_str Universidade Federal de Juiz de Fora (UFJF)
instacron_str UFJF
institution UFJF
reponame_str Repositório Institucional da UFJF
collection Repositório Institucional da UFJF
bitstream.url.fl_str_mv https://repositorio.ufjf.br/jspui/bitstream/ufjf/4108/4/danielsalomaosilva.pdf.jpg
https://repositorio.ufjf.br/jspui/bitstream/ufjf/4108/1/danielsalomaosilva.pdf
https://repositorio.ufjf.br/jspui/bitstream/ufjf/4108/2/license.txt
https://repositorio.ufjf.br/jspui/bitstream/ufjf/4108/3/danielsalomaosilva.pdf.txt
bitstream.checksum.fl_str_mv 1ec4a15a8eb68e1b640b333942c47347
1ac9991f1cfff85fc90c22c80f5ccaf4
000e18a5aee6ca21bb5811ddf55fc37b
b64b08acceba27d0d874f48fef4b6b92
bitstream.checksumAlgorithm.fl_str_mv MD5
MD5
MD5
MD5
repository.name.fl_str_mv Repositório Institucional da UFJF - Universidade Federal de Juiz de Fora (UFJF)
repository.mail.fl_str_mv
_version_ 1801661401575456768