Descrição de uma Unidade Processadora Discreta Microprogramável

Detalhes bibliográficos
Autor(a) principal: Kanazawa, Edna Mie
Data de Publicação: 2004
Outros Autores: Lacerda, Wilian Soares
Tipo de documento: Artigo
Idioma: eng
Título da fonte: INFOCOMP: Jornal de Ciência da Computação
Texto Completo: https://infocomp.dcc.ufla.br/index.php/infocomp/article/view/42
Resumo: Neste artigo é descrito o desenvolvimento de um protótipo de um processador utilizando-se circuitos integrados comerciais. O princípio da arquitetura de von Neumann é empregado no projeto do processador,  usando  um  barramento  de  dados  e  outro  de  endereço,  ambos  de  8  bits.  Alguns registradores  são  empregados  para  endereçamento  e  armazenamento  de  dados,  sem  aumentar  a complexidade  do  projeto  que  é  bastante  simples.  As  instruções  do  processador  são  executadas  via microprograma  gravado  em  EPROM’s,  o  que  torna  o  sistema  bem  flexível  para  implementação  de novas instruções..
id UFLA-5_41280df2edaed4b9cb5a33b121c9effa
oai_identifier_str oai:infocomp.dcc.ufla.br:article/42
network_acronym_str UFLA-5
network_name_str INFOCOMP: Jornal de Ciência da Computação
repository_id_str
spelling Descrição de uma Unidade Processadora Discreta MicroprogramávelprocessadormicroprogramamicroprocessadormemóriaCPUbarramentoNeste artigo é descrito o desenvolvimento de um protótipo de um processador utilizando-se circuitos integrados comerciais. O princípio da arquitetura de von Neumann é empregado no projeto do processador,  usando  um  barramento  de  dados  e  outro  de  endereço,  ambos  de  8  bits.  Alguns registradores  são  empregados  para  endereçamento  e  armazenamento  de  dados,  sem  aumentar  a complexidade  do  projeto  que  é  bastante  simples.  As  instruções  do  processador  são  executadas  via microprograma  gravado  em  EPROM’s,  o  que  torna  o  sistema  bem  flexível  para  implementação  de novas instruções..Editora da UFLA2004-11-01info:eu-repo/semantics/articleinfo:eu-repo/semantics/publishedVersionapplication/pdfhttps://infocomp.dcc.ufla.br/index.php/infocomp/article/view/42INFOCOMP Journal of Computer Science; Vol. 2 No. 1 (2000): Anais da III SECICOM, November, 2000; 10-151982-33631807-4545reponame:INFOCOMP: Jornal de Ciência da Computaçãoinstname:Universidade Federal de Lavras (UFLA)instacron:UFLAenghttps://infocomp.dcc.ufla.br/index.php/infocomp/article/view/42/27Copyright (c) 2016 INFOCOMP Journal of Computer Scienceinfo:eu-repo/semantics/openAccessKanazawa, Edna MieLacerda, Wilian Soares2014-09-17T20:16:43Zoai:infocomp.dcc.ufla.br:article/42Revistahttps://infocomp.dcc.ufla.br/index.php/infocompPUBhttps://infocomp.dcc.ufla.br/index.php/infocomp/oaiinfocomp@dcc.ufla.br||apfreire@dcc.ufla.br1982-33631807-4545opendoar:2024-05-21T19:54:13.114070INFOCOMP: Jornal de Ciência da Computação - Universidade Federal de Lavras (UFLA)true
dc.title.none.fl_str_mv Descrição de uma Unidade Processadora Discreta Microprogramável
title Descrição de uma Unidade Processadora Discreta Microprogramável
spellingShingle Descrição de uma Unidade Processadora Discreta Microprogramável
Kanazawa, Edna Mie
processador
microprograma
microprocessador
memória
CPU
barramento
title_short Descrição de uma Unidade Processadora Discreta Microprogramável
title_full Descrição de uma Unidade Processadora Discreta Microprogramável
title_fullStr Descrição de uma Unidade Processadora Discreta Microprogramável
title_full_unstemmed Descrição de uma Unidade Processadora Discreta Microprogramável
title_sort Descrição de uma Unidade Processadora Discreta Microprogramável
author Kanazawa, Edna Mie
author_facet Kanazawa, Edna Mie
Lacerda, Wilian Soares
author_role author
author2 Lacerda, Wilian Soares
author2_role author
dc.contributor.author.fl_str_mv Kanazawa, Edna Mie
Lacerda, Wilian Soares
dc.subject.por.fl_str_mv processador
microprograma
microprocessador
memória
CPU
barramento
topic processador
microprograma
microprocessador
memória
CPU
barramento
description Neste artigo é descrito o desenvolvimento de um protótipo de um processador utilizando-se circuitos integrados comerciais. O princípio da arquitetura de von Neumann é empregado no projeto do processador,  usando  um  barramento  de  dados  e  outro  de  endereço,  ambos  de  8  bits.  Alguns registradores  são  empregados  para  endereçamento  e  armazenamento  de  dados,  sem  aumentar  a complexidade  do  projeto  que  é  bastante  simples.  As  instruções  do  processador  são  executadas  via microprograma  gravado  em  EPROM’s,  o  que  torna  o  sistema  bem  flexível  para  implementação  de novas instruções..
publishDate 2004
dc.date.none.fl_str_mv 2004-11-01
dc.type.driver.fl_str_mv info:eu-repo/semantics/article
info:eu-repo/semantics/publishedVersion
format article
status_str publishedVersion
dc.identifier.uri.fl_str_mv https://infocomp.dcc.ufla.br/index.php/infocomp/article/view/42
url https://infocomp.dcc.ufla.br/index.php/infocomp/article/view/42
dc.language.iso.fl_str_mv eng
language eng
dc.relation.none.fl_str_mv https://infocomp.dcc.ufla.br/index.php/infocomp/article/view/42/27
dc.rights.driver.fl_str_mv Copyright (c) 2016 INFOCOMP Journal of Computer Science
info:eu-repo/semantics/openAccess
rights_invalid_str_mv Copyright (c) 2016 INFOCOMP Journal of Computer Science
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.publisher.none.fl_str_mv Editora da UFLA
publisher.none.fl_str_mv Editora da UFLA
dc.source.none.fl_str_mv INFOCOMP Journal of Computer Science; Vol. 2 No. 1 (2000): Anais da III SECICOM, November, 2000; 10-15
1982-3363
1807-4545
reponame:INFOCOMP: Jornal de Ciência da Computação
instname:Universidade Federal de Lavras (UFLA)
instacron:UFLA
instname_str Universidade Federal de Lavras (UFLA)
instacron_str UFLA
institution UFLA
reponame_str INFOCOMP: Jornal de Ciência da Computação
collection INFOCOMP: Jornal de Ciência da Computação
repository.name.fl_str_mv INFOCOMP: Jornal de Ciência da Computação - Universidade Federal de Lavras (UFLA)
repository.mail.fl_str_mv infocomp@dcc.ufla.br||apfreire@dcc.ufla.br
_version_ 1799874739992264704