Metodologia para criação de um sistema de hardware evolutivo em fpga utilizando o processador Nios II
Autor(a) principal: | |
---|---|
Data de Publicação: | 2008 |
Tipo de documento: | Trabalho de conclusão de curso |
Idioma: | por |
Título da fonte: | Repositório Institucional da UFLA |
Texto Completo: | http://repositorio.ufla.br/jspui/handle/1/5117 |
Resumo: | This research is included in the area of Evolvable Computer applied on design and implementation of digital electronic circuits. The main goal is show a methodology to create an Evolvable Hardware platform at a FPGA (Field Programmable Gate Array) using Genetic Algorithms and the NIOS II Processor. In this work, it was developed an Evolvable Hardware System Prototype able to realize the online adaptation of combinatorial circuits through the circuits evolution. With this, it was possible to develop an autonomous digital system able to realize its own evolution in agreement with a desired funcionality. |
id |
UFLA_be9b34712eee224638b059239ea4ca94 |
---|---|
oai_identifier_str |
oai:localhost:1/5117 |
network_acronym_str |
UFLA |
network_name_str |
Repositório Institucional da UFLA |
repository_id_str |
|
spelling |
Metodologia para criação de um sistema de hardware evolutivo em fpga utilizando o processador Nios IIHardware evolutivoFPGAProcessador Nios IIEvolvable hardwareNios II processorThis research is included in the area of Evolvable Computer applied on design and implementation of digital electronic circuits. The main goal is show a methodology to create an Evolvable Hardware platform at a FPGA (Field Programmable Gate Array) using Genetic Algorithms and the NIOS II Processor. In this work, it was developed an Evolvable Hardware System Prototype able to realize the online adaptation of combinatorial circuits through the circuits evolution. With this, it was possible to develop an autonomous digital system able to realize its own evolution in agreement with a desired funcionality.Hardware evolutivoEsta pesquisa se enquadra na área de Computação Evolutiva aplicada no projeto e implementação de circuitos eletrônicos digitais. O objetivo principal é apresentar uma metodologia para criação de uma plataforma de Hardware Evolutivo em uma FPGA (Field Programmable Gate Array) utilizando Algoritmos Genéticos e o processador NIOS II. Neste trabalho foi desenvolvido um protótipo de um sistema de Hardware Evolutivo capaz de realizar a adaptação online de circuitos eletrônicos digitais combinacionais através da evolução dos circuitos. Com isso, foi possível desenvolver um sistema digital autônomo capaz de realizar a sua própria evolução de acordo com uma funcionalidade desejada.Lacerda, Wilian SoaresSaúde, André VitalToledo, Cláudio Fabiano MottaSilva, Bruno de Abreu2015-03-03T18:24:44Z2015-03-03T18:24:44Z20152008-11-21info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/bachelorThesisapplication/pdfSILVA, B. de A. Metodologia para criação de um sistema de hardware evolutivo em fpga utilizando o processador Nios II. 2008. 62 p. Monografia (Graduação em Ciência da Computação) - Universidade Federal de Lavras, Lavras, 2008.http://repositorio.ufla.br/jspui/handle/1/5117info:eu-repo/semantics/openAccessporreponame:Repositório Institucional da UFLAinstname:Universidade Federal de Lavras (UFLA)instacron:UFLA2018-10-09T19:03:19Zoai:localhost:1/5117Repositório InstitucionalPUBhttp://repositorio.ufla.br/oai/requestnivaldo@ufla.br || repositorio.biblioteca@ufla.bropendoar:2018-10-09T19:03:19Repositório Institucional da UFLA - Universidade Federal de Lavras (UFLA)false |
dc.title.none.fl_str_mv |
Metodologia para criação de um sistema de hardware evolutivo em fpga utilizando o processador Nios II |
title |
Metodologia para criação de um sistema de hardware evolutivo em fpga utilizando o processador Nios II |
spellingShingle |
Metodologia para criação de um sistema de hardware evolutivo em fpga utilizando o processador Nios II Silva, Bruno de Abreu Hardware evolutivo FPGA Processador Nios II Evolvable hardware Nios II processor |
title_short |
Metodologia para criação de um sistema de hardware evolutivo em fpga utilizando o processador Nios II |
title_full |
Metodologia para criação de um sistema de hardware evolutivo em fpga utilizando o processador Nios II |
title_fullStr |
Metodologia para criação de um sistema de hardware evolutivo em fpga utilizando o processador Nios II |
title_full_unstemmed |
Metodologia para criação de um sistema de hardware evolutivo em fpga utilizando o processador Nios II |
title_sort |
Metodologia para criação de um sistema de hardware evolutivo em fpga utilizando o processador Nios II |
author |
Silva, Bruno de Abreu |
author_facet |
Silva, Bruno de Abreu |
author_role |
author |
dc.contributor.none.fl_str_mv |
Lacerda, Wilian Soares Saúde, André Vital Toledo, Cláudio Fabiano Motta |
dc.contributor.author.fl_str_mv |
Silva, Bruno de Abreu |
dc.subject.por.fl_str_mv |
Hardware evolutivo FPGA Processador Nios II Evolvable hardware Nios II processor |
topic |
Hardware evolutivo FPGA Processador Nios II Evolvable hardware Nios II processor |
description |
This research is included in the area of Evolvable Computer applied on design and implementation of digital electronic circuits. The main goal is show a methodology to create an Evolvable Hardware platform at a FPGA (Field Programmable Gate Array) using Genetic Algorithms and the NIOS II Processor. In this work, it was developed an Evolvable Hardware System Prototype able to realize the online adaptation of combinatorial circuits through the circuits evolution. With this, it was possible to develop an autonomous digital system able to realize its own evolution in agreement with a desired funcionality. |
publishDate |
2008 |
dc.date.none.fl_str_mv |
2008-11-21 2015-03-03T18:24:44Z 2015-03-03T18:24:44Z 2015 |
dc.type.status.fl_str_mv |
info:eu-repo/semantics/publishedVersion |
dc.type.driver.fl_str_mv |
info:eu-repo/semantics/bachelorThesis |
format |
bachelorThesis |
status_str |
publishedVersion |
dc.identifier.uri.fl_str_mv |
SILVA, B. de A. Metodologia para criação de um sistema de hardware evolutivo em fpga utilizando o processador Nios II. 2008. 62 p. Monografia (Graduação em Ciência da Computação) - Universidade Federal de Lavras, Lavras, 2008. http://repositorio.ufla.br/jspui/handle/1/5117 |
identifier_str_mv |
SILVA, B. de A. Metodologia para criação de um sistema de hardware evolutivo em fpga utilizando o processador Nios II. 2008. 62 p. Monografia (Graduação em Ciência da Computação) - Universidade Federal de Lavras, Lavras, 2008. |
url |
http://repositorio.ufla.br/jspui/handle/1/5117 |
dc.language.iso.fl_str_mv |
por |
language |
por |
dc.rights.driver.fl_str_mv |
info:eu-repo/semantics/openAccess |
eu_rights_str_mv |
openAccess |
dc.format.none.fl_str_mv |
application/pdf |
dc.source.none.fl_str_mv |
reponame:Repositório Institucional da UFLA instname:Universidade Federal de Lavras (UFLA) instacron:UFLA |
instname_str |
Universidade Federal de Lavras (UFLA) |
instacron_str |
UFLA |
institution |
UFLA |
reponame_str |
Repositório Institucional da UFLA |
collection |
Repositório Institucional da UFLA |
repository.name.fl_str_mv |
Repositório Institucional da UFLA - Universidade Federal de Lavras (UFLA) |
repository.mail.fl_str_mv |
nivaldo@ufla.br || repositorio.biblioteca@ufla.br |
_version_ |
1815438994620547072 |