Desenvolvimento arquitetural para a predição intraquadro do padrão HEVC de codificação de vídeos
Autor(a) principal: | |
---|---|
Data de Publicação: | 2017 |
Tipo de documento: | Dissertação |
Idioma: | por |
Título da fonte: | Repositório Institucional da UFPel - Guaiaca |
Texto Completo: | http://repositorio.ufpel.edu.br/handle/prefix/3296 |
Resumo: | A codificação de vídeo é uma área essencial atualmente devido ao crescente aumento do número de aplicações e dispositivos eletrônicos capazes de manipular vídeos digitais de alta resolução. Com o aumento da diversidade de aplicações e com o surgimento de resoluções muito grandes como UHD 4K (3840x2160 pixels) e UHD 8K (7680x4320 pixels), foi concebido o padrão HEVC, o mais recente padrão de codificação de vídeo elaborado pelos grupos ITU-T VCEG e ISO/IEC MPEG. O HEVC é capaz de atingir as mais elevadas taxas de compressão e qualidade visual dentre todos os padrões já desenvolvidos por estes grupos. Nos padrões de codificação de vídeo, a predição intraquadro é o módulo responsável por reduzir a redundância espacial entre amostras vizinhas dentro de um mesmo quadro. O padrão HEVC define diversas novas técnicas para a predição intraquadro, tornando-a muito mais eficiente e complexa. Esta dissertação apresenta o desenvolvimento arquitetural de soluções para o módulo de predição intraquadro do padrão HEVC com diferentes objetivos de taxa de processamento, qualidade de compressão, custo em área e dissipação de potência. Todas arquiteturas desenvolvidas foram descritas em VHDL e sintetizadas para tecnologia NanGate 45 nm 0,95 v. Os resultados mostram que as arquiteturas atingem seus diferentes objetivos individuais de utilização de recursos de hardware, dissipação de potência, eficiência energética, taxa de processamento e eficiência de compressão. A principal solução proposta utiliza 4952K gates e, quando operando em uma frequência de 529 MHz, é capaz de processar vídeos UHD 8K em uma taxa de 120 quadros por segundo, com uma dissipação de 363 mW de potência e com uma eficiência energética de 32,02 pJ/amostra. Quando comparadas aos trabalhos relacionados, as soluções propostas apresentam resultados satisfatórios e competitivos. |
id |
UFPL_2406822aa00646247f553c3b6d0c5c3d |
---|---|
oai_identifier_str |
oai:guaiaca.ufpel.edu.br:prefix/3296 |
network_acronym_str |
UFPL |
network_name_str |
Repositório Institucional da UFPel - Guaiaca |
repository_id_str |
|
spelling |
2017-04-05T19:13:26Z2017-04-05T19:13:26Z2017-02-13CORRÊA, Marcel Moscarelli. Desenvolvimento arquitetural para a predição intraquadro do padrão HEVC de codificação de vídeos. 2017. 146 f. Dissertação (Mestrado) - Programa de Pós-Graduação em Computação, Centro de Desenvolvimento Tecnológico, Universidade Federal de Pelotas, Pelotas, 2017.http://repositorio.ufpel.edu.br/handle/prefix/3296A codificação de vídeo é uma área essencial atualmente devido ao crescente aumento do número de aplicações e dispositivos eletrônicos capazes de manipular vídeos digitais de alta resolução. Com o aumento da diversidade de aplicações e com o surgimento de resoluções muito grandes como UHD 4K (3840x2160 pixels) e UHD 8K (7680x4320 pixels), foi concebido o padrão HEVC, o mais recente padrão de codificação de vídeo elaborado pelos grupos ITU-T VCEG e ISO/IEC MPEG. O HEVC é capaz de atingir as mais elevadas taxas de compressão e qualidade visual dentre todos os padrões já desenvolvidos por estes grupos. Nos padrões de codificação de vídeo, a predição intraquadro é o módulo responsável por reduzir a redundância espacial entre amostras vizinhas dentro de um mesmo quadro. O padrão HEVC define diversas novas técnicas para a predição intraquadro, tornando-a muito mais eficiente e complexa. Esta dissertação apresenta o desenvolvimento arquitetural de soluções para o módulo de predição intraquadro do padrão HEVC com diferentes objetivos de taxa de processamento, qualidade de compressão, custo em área e dissipação de potência. Todas arquiteturas desenvolvidas foram descritas em VHDL e sintetizadas para tecnologia NanGate 45 nm 0,95 v. Os resultados mostram que as arquiteturas atingem seus diferentes objetivos individuais de utilização de recursos de hardware, dissipação de potência, eficiência energética, taxa de processamento e eficiência de compressão. A principal solução proposta utiliza 4952K gates e, quando operando em uma frequência de 529 MHz, é capaz de processar vídeos UHD 8K em uma taxa de 120 quadros por segundo, com uma dissipação de 363 mW de potência e com uma eficiência energética de 32,02 pJ/amostra. Quando comparadas aos trabalhos relacionados, as soluções propostas apresentam resultados satisfatórios e competitivos.Video coding is an essential area due to the increasing number of applications and devices that are able to handle high definition digital videos. The HEVC is the most recent and most efficient video coding standard created by the ITU-T VCEG and ISO/IEC MPEG groups, and its development was motivated by the increasing diversity of services and the emergence of beyond-HD formats such as UHD 4K (3840x2160 pixels) and UHD 8K (7680x4320 pixels). The intrapicture prediction is responsible to reduce spatial redundancy between samples inside the same frame. The HEVC standard defines several new techniques, which increase the intra prediction efficiency, but also increase its complexity. This work presents the development of hardware architectures for the HEVC intra prediction, considering different targets of compression efficiency, throughput, area cost, power dissipation and energetic efficiency. All designs were described in VHDL and synthesized using the NanGate 45 nm 0.95 v cell library. The main solution uses 4952K gates and, when running at a frequency of 529 MHz, it is able to process UHD 8K videos at 120 frames per second with a power dissipation of 363 mW and an energetic efficiency of 32.02 pJ/sample. When compared to related works, the developed architectures presented very competitive results.Sem bolsaporUniversidade Federal de PelotasPrograma de Pós-Graduação em ComputaçãoUFPelBrasilCentro de Desenvolvimento TecnológicoCNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAOHEVCCodificação de vídeosPredição intraquadroProjeto de hardwareSistemas digitaisVideo codingIntrapicture predictionHardware designDigital systemsDesenvolvimento arquitetural para a predição intraquadro do padrão HEVC de codificação de vídeosinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesishttp://lattes.cnpq.br/8820221510460074http://lattes.cnpq.br/9604735363839730Porto, Marcelo Schiavonhttp://lattes.cnpq.br/5741927083446578Zatt, Brunohttp://lattes.cnpq.br/8251926321102019Agostini, Luciano VolcanCorrêa, Marcel Moscarelliinfo:eu-repo/semantics/openAccessreponame:Repositório Institucional da UFPel - Guaiacainstname:Universidade Federal de Pelotas (UFPEL)instacron:UFPELTEXTDesenvolvimento arquitetural para a predição intraquadro do padrão HEVC de codificação de vídeos.pdf.txtDesenvolvimento arquitetural para a predição intraquadro do padrão HEVC de codificação de vídeos.pdf.txtExtracted texttext/plain333292http://guaiaca.ufpel.edu.br/xmlui/bitstream/prefix/3296/6/Desenvolvimento%20arquitetural%20para%20a%20predi%c3%a7%c3%a3o%20intraquadro%20do%20padr%c3%a3o%20HEVC%20de%20codifica%c3%a7%c3%a3o%20de%20v%c3%addeos.pdf.txt59bcf6d1a53f9660980496f7d9da9367MD56open accessTHUMBNAILDesenvolvimento arquitetural para a predição intraquadro do padrão HEVC de codificação de vídeos.pdf.jpgDesenvolvimento arquitetural para a predição intraquadro do padrão HEVC de codificação de vídeos.pdf.jpgGenerated Thumbnailimage/jpeg1269http://guaiaca.ufpel.edu.br/xmlui/bitstream/prefix/3296/7/Desenvolvimento%20arquitetural%20para%20a%20predi%c3%a7%c3%a3o%20intraquadro%20do%20padr%c3%a3o%20HEVC%20de%20codifica%c3%a7%c3%a3o%20de%20v%c3%addeos.pdf.jpge4d7280e8e33a7e49b0b4a1f857471a0MD57open accessORIGINALDesenvolvimento arquitetural para a predição intraquadro do padrão HEVC de codificação de vídeos.pdfDesenvolvimento arquitetural para a predição intraquadro do padrão HEVC de codificação de vídeos.pdfapplication/pdf11703839http://guaiaca.ufpel.edu.br/xmlui/bitstream/prefix/3296/1/Desenvolvimento%20arquitetural%20para%20a%20predi%c3%a7%c3%a3o%20intraquadro%20do%20padr%c3%a3o%20HEVC%20de%20codifica%c3%a7%c3%a3o%20de%20v%c3%addeos.pdfb4fcaf7b13849f6ab8c064bbe056ca11MD51open accessCC-LICENSElicense_urllicense_urltext/plain; charset=utf-849http://guaiaca.ufpel.edu.br/xmlui/bitstream/prefix/3296/2/license_url4afdbb8c545fd630ea7db775da747b2fMD52open accesslicense_textlicense_texttext/html; charset=utf-80http://guaiaca.ufpel.edu.br/xmlui/bitstream/prefix/3296/3/license_textd41d8cd98f00b204e9800998ecf8427eMD53open accesslicense_rdflicense_rdfapplication/rdf+xml; charset=utf-80http://guaiaca.ufpel.edu.br/xmlui/bitstream/prefix/3296/4/license_rdfd41d8cd98f00b204e9800998ecf8427eMD54open accessLICENSElicense.txtlicense.txttext/plain; charset=utf-81866http://guaiaca.ufpel.edu.br/xmlui/bitstream/prefix/3296/5/license.txt43cd690d6a359e86c1fe3d5b7cba0c9bMD55open accessprefix/32962023-07-13 04:56:58.462open accessoai:guaiaca.ufpel.edu.br:prefix/3296TElDRU7Dh0EgREUgRElTVFJJQlVJw4fDg08gTsODTy1FWENMVVNJVkEKCkNvbSBhIGFwcmVzZW50YcOnw6NvIGRlc3RhIGxpY2Vuw6dhLCB2b2PDqiAobyBhdXRvciAoZXMpIG91IG8gdGl0dWxhciBkb3MgZGlyZWl0b3MgZGUgYXV0b3IpIGNvbmNlZGUgYW8gUmVwb3NpdMOzcmlvIApJbnN0aXR1Y2lvbmFsIG8gZGlyZWl0byBuw6NvLWV4Y2x1c2l2byBkZSByZXByb2R1emlyLCAgdHJhZHV6aXIgKGNvbmZvcm1lIGRlZmluaWRvIGFiYWl4byksIGUvb3UgZGlzdHJpYnVpciBhIApzdWEgcHVibGljYcOnw6NvIChpbmNsdWluZG8gbyByZXN1bW8pIHBvciB0b2RvIG8gbXVuZG8gbm8gZm9ybWF0byBpbXByZXNzbyBlIGVsZXRyw7RuaWNvIGUgZW0gcXVhbHF1ZXIgbWVpbywgaW5jbHVpbmRvIG9zIApmb3JtYXRvcyDDoXVkaW8gb3UgdsOtZGVvLgoKVm9jw6ogY29uY29yZGEgcXVlIG8gRGVwb3NpdGEgcG9kZSwgc2VtIGFsdGVyYXIgbyBjb250ZcO6ZG8sIHRyYW5zcG9yIGEgc3VhIHB1YmxpY2HDp8OjbyBwYXJhIHF1YWxxdWVyIG1laW8gb3UgZm9ybWF0byAKcGFyYSBmaW5zIGRlIHByZXNlcnZhw6fDo28uCgpWb2PDqiB0YW1iw6ltIGNvbmNvcmRhIHF1ZSBvIERlcG9zaXRhIHBvZGUgbWFudGVyIG1haXMgZGUgdW1hIGPDs3BpYSBkZSBzdWEgcHVibGljYcOnw6NvIHBhcmEgZmlucyBkZSBzZWd1cmFuw6dhLCBiYWNrLXVwIAplIHByZXNlcnZhw6fDo28uCgpWb2PDqiBkZWNsYXJhIHF1ZSBhIHN1YSBwdWJsaWNhw6fDo28gw6kgb3JpZ2luYWwgZSBxdWUgdm9jw6ogdGVtIG8gcG9kZXIgZGUgY29uY2VkZXIgb3MgZGlyZWl0b3MgY29udGlkb3MgbmVzdGEgbGljZW7Dp2EuIApWb2PDqiB0YW1iw6ltIGRlY2xhcmEgcXVlIG8gZGVww7NzaXRvIGRhIHN1YSBwdWJsaWNhw6fDo28gbsOjbywgcXVlIHNlamEgZGUgc2V1IGNvbmhlY2ltZW50bywgaW5mcmluZ2UgZGlyZWl0b3MgYXV0b3JhaXMgCmRlIG5pbmd1w6ltLgoKQ2FzbyBhIHN1YSBwdWJsaWNhw6fDo28gY29udGVuaGEgbWF0ZXJpYWwgcXVlIHZvY8OqIG7Do28gcG9zc3VpIGEgdGl0dWxhcmlkYWRlIGRvcyBkaXJlaXRvcyBhdXRvcmFpcywgdm9jw6ogZGVjbGFyYSBxdWUgCm9idGV2ZSBhIHBlcm1pc3PDo28gaXJyZXN0cml0YSBkbyBkZXRlbnRvciBkb3MgZGlyZWl0b3MgYXV0b3JhaXMgcGFyYSBjb25jZWRlciBhbyBEZXBvc2l0YSBvcyBkaXJlaXRvcyBhcHJlc2VudGFkb3MgCm5lc3RhIGxpY2Vuw6dhLCBlIHF1ZSBlc3NlIG1hdGVyaWFsIGRlIHByb3ByaWVkYWRlIGRlIHRlcmNlaXJvcyBlc3TDoSBjbGFyYW1lbnRlIGlkZW50aWZpY2FkbyBlIHJlY29uaGVjaWRvIG5vIHRleHRvIApvdSBubyBjb250ZcO6ZG8gZGEgcHVibGljYcOnw6NvIG9yYSBkZXBvc2l0YWRhLgoKQ0FTTyBBIFBVQkxJQ0HDh8ODTyBPUkEgREVQT1NJVEFEQSBURU5IQSBTSURPIFJFU1VMVEFETyBERSBVTSBQQVRST0PDjU5JTyBPVSBBUE9JTyBERSBVTUEgQUfDik5DSUEgREUgRk9NRU5UTyBPVSBPVVRSTyAKT1JHQU5JU01PLCBWT0PDiiBERUNMQVJBIFFVRSBSRVNQRUlUT1UgVE9ET1MgRSBRVUFJU1FVRVIgRElSRUlUT1MgREUgUkVWSVPDg08gQ09NTyBUQU1Cw4lNIEFTIERFTUFJUyBPQlJJR0HDh8OVRVMgCkVYSUdJREFTIFBPUiBDT05UUkFUTyBPVSBBQ09SRE8uCgpPIERlcG9zaXRhIHNlIGNvbXByb21ldGUgYSBpZGVudGlmaWNhciBjbGFyYW1lbnRlIG8gc2V1IG5vbWUgKHMpIG91IG8ocykgbm9tZShzKSBkbyhzKSBkZXRlbnRvcihlcykgZG9zIGRpcmVpdG9zIAphdXRvcmFpcyBkYSBwdWJsaWNhw6fDo28sIGUgbsOjbyBmYXLDoSBxdWFscXVlciBhbHRlcmHDp8OjbywgYWzDqW0gZGFxdWVsYXMgY29uY2VkaWRhcyBwb3IgZXN0YSBsaWNlbsOnYS4KRepositório InstitucionalPUBhttp://repositorio.ufpel.edu.br/oai/requestrippel@ufpel.edu.br || repositorio@ufpel.edu.br || aline.batista@ufpel.edu.bropendoar:2023-07-13T07:56:58Repositório Institucional da UFPel - Guaiaca - Universidade Federal de Pelotas (UFPEL)false |
dc.title.pt_BR.fl_str_mv |
Desenvolvimento arquitetural para a predição intraquadro do padrão HEVC de codificação de vídeos |
title |
Desenvolvimento arquitetural para a predição intraquadro do padrão HEVC de codificação de vídeos |
spellingShingle |
Desenvolvimento arquitetural para a predição intraquadro do padrão HEVC de codificação de vídeos Corrêa, Marcel Moscarelli CNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAO HEVC Codificação de vídeos Predição intraquadro Projeto de hardware Sistemas digitais Video coding Intrapicture prediction Hardware design Digital systems |
title_short |
Desenvolvimento arquitetural para a predição intraquadro do padrão HEVC de codificação de vídeos |
title_full |
Desenvolvimento arquitetural para a predição intraquadro do padrão HEVC de codificação de vídeos |
title_fullStr |
Desenvolvimento arquitetural para a predição intraquadro do padrão HEVC de codificação de vídeos |
title_full_unstemmed |
Desenvolvimento arquitetural para a predição intraquadro do padrão HEVC de codificação de vídeos |
title_sort |
Desenvolvimento arquitetural para a predição intraquadro do padrão HEVC de codificação de vídeos |
author |
Corrêa, Marcel Moscarelli |
author_facet |
Corrêa, Marcel Moscarelli |
author_role |
author |
dc.contributor.authorLattes.pt_BR.fl_str_mv |
http://lattes.cnpq.br/8820221510460074 |
dc.contributor.advisorLattes.pt_BR.fl_str_mv |
http://lattes.cnpq.br/9604735363839730 |
dc.contributor.advisor-co1.fl_str_mv |
Porto, Marcelo Schiavon |
dc.contributor.advisor-co1Lattes.fl_str_mv |
http://lattes.cnpq.br/5741927083446578 |
dc.contributor.advisor-co2.fl_str_mv |
Zatt, Bruno |
dc.contributor.advisor-co2Lattes.fl_str_mv |
http://lattes.cnpq.br/8251926321102019 |
dc.contributor.advisor1.fl_str_mv |
Agostini, Luciano Volcan |
dc.contributor.author.fl_str_mv |
Corrêa, Marcel Moscarelli |
contributor_str_mv |
Porto, Marcelo Schiavon Zatt, Bruno Agostini, Luciano Volcan |
dc.subject.cnpq.fl_str_mv |
CNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAO |
topic |
CNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAO HEVC Codificação de vídeos Predição intraquadro Projeto de hardware Sistemas digitais Video coding Intrapicture prediction Hardware design Digital systems |
dc.subject.por.fl_str_mv |
HEVC Codificação de vídeos Predição intraquadro Projeto de hardware Sistemas digitais Video coding Intrapicture prediction Hardware design Digital systems |
description |
A codificação de vídeo é uma área essencial atualmente devido ao crescente aumento do número de aplicações e dispositivos eletrônicos capazes de manipular vídeos digitais de alta resolução. Com o aumento da diversidade de aplicações e com o surgimento de resoluções muito grandes como UHD 4K (3840x2160 pixels) e UHD 8K (7680x4320 pixels), foi concebido o padrão HEVC, o mais recente padrão de codificação de vídeo elaborado pelos grupos ITU-T VCEG e ISO/IEC MPEG. O HEVC é capaz de atingir as mais elevadas taxas de compressão e qualidade visual dentre todos os padrões já desenvolvidos por estes grupos. Nos padrões de codificação de vídeo, a predição intraquadro é o módulo responsável por reduzir a redundância espacial entre amostras vizinhas dentro de um mesmo quadro. O padrão HEVC define diversas novas técnicas para a predição intraquadro, tornando-a muito mais eficiente e complexa. Esta dissertação apresenta o desenvolvimento arquitetural de soluções para o módulo de predição intraquadro do padrão HEVC com diferentes objetivos de taxa de processamento, qualidade de compressão, custo em área e dissipação de potência. Todas arquiteturas desenvolvidas foram descritas em VHDL e sintetizadas para tecnologia NanGate 45 nm 0,95 v. Os resultados mostram que as arquiteturas atingem seus diferentes objetivos individuais de utilização de recursos de hardware, dissipação de potência, eficiência energética, taxa de processamento e eficiência de compressão. A principal solução proposta utiliza 4952K gates e, quando operando em uma frequência de 529 MHz, é capaz de processar vídeos UHD 8K em uma taxa de 120 quadros por segundo, com uma dissipação de 363 mW de potência e com uma eficiência energética de 32,02 pJ/amostra. Quando comparadas aos trabalhos relacionados, as soluções propostas apresentam resultados satisfatórios e competitivos. |
publishDate |
2017 |
dc.date.accessioned.fl_str_mv |
2017-04-05T19:13:26Z |
dc.date.available.fl_str_mv |
2017-04-05T19:13:26Z |
dc.date.issued.fl_str_mv |
2017-02-13 |
dc.type.status.fl_str_mv |
info:eu-repo/semantics/publishedVersion |
dc.type.driver.fl_str_mv |
info:eu-repo/semantics/masterThesis |
format |
masterThesis |
status_str |
publishedVersion |
dc.identifier.citation.fl_str_mv |
CORRÊA, Marcel Moscarelli. Desenvolvimento arquitetural para a predição intraquadro do padrão HEVC de codificação de vídeos. 2017. 146 f. Dissertação (Mestrado) - Programa de Pós-Graduação em Computação, Centro de Desenvolvimento Tecnológico, Universidade Federal de Pelotas, Pelotas, 2017. |
dc.identifier.uri.fl_str_mv |
http://repositorio.ufpel.edu.br/handle/prefix/3296 |
identifier_str_mv |
CORRÊA, Marcel Moscarelli. Desenvolvimento arquitetural para a predição intraquadro do padrão HEVC de codificação de vídeos. 2017. 146 f. Dissertação (Mestrado) - Programa de Pós-Graduação em Computação, Centro de Desenvolvimento Tecnológico, Universidade Federal de Pelotas, Pelotas, 2017. |
url |
http://repositorio.ufpel.edu.br/handle/prefix/3296 |
dc.language.iso.fl_str_mv |
por |
language |
por |
dc.rights.driver.fl_str_mv |
info:eu-repo/semantics/openAccess |
eu_rights_str_mv |
openAccess |
dc.publisher.none.fl_str_mv |
Universidade Federal de Pelotas |
dc.publisher.program.fl_str_mv |
Programa de Pós-Graduação em Computação |
dc.publisher.initials.fl_str_mv |
UFPel |
dc.publisher.country.fl_str_mv |
Brasil |
dc.publisher.department.fl_str_mv |
Centro de Desenvolvimento Tecnológico |
publisher.none.fl_str_mv |
Universidade Federal de Pelotas |
dc.source.none.fl_str_mv |
reponame:Repositório Institucional da UFPel - Guaiaca instname:Universidade Federal de Pelotas (UFPEL) instacron:UFPEL |
instname_str |
Universidade Federal de Pelotas (UFPEL) |
instacron_str |
UFPEL |
institution |
UFPEL |
reponame_str |
Repositório Institucional da UFPel - Guaiaca |
collection |
Repositório Institucional da UFPel - Guaiaca |
bitstream.url.fl_str_mv |
http://guaiaca.ufpel.edu.br/xmlui/bitstream/prefix/3296/6/Desenvolvimento%20arquitetural%20para%20a%20predi%c3%a7%c3%a3o%20intraquadro%20do%20padr%c3%a3o%20HEVC%20de%20codifica%c3%a7%c3%a3o%20de%20v%c3%addeos.pdf.txt http://guaiaca.ufpel.edu.br/xmlui/bitstream/prefix/3296/7/Desenvolvimento%20arquitetural%20para%20a%20predi%c3%a7%c3%a3o%20intraquadro%20do%20padr%c3%a3o%20HEVC%20de%20codifica%c3%a7%c3%a3o%20de%20v%c3%addeos.pdf.jpg http://guaiaca.ufpel.edu.br/xmlui/bitstream/prefix/3296/1/Desenvolvimento%20arquitetural%20para%20a%20predi%c3%a7%c3%a3o%20intraquadro%20do%20padr%c3%a3o%20HEVC%20de%20codifica%c3%a7%c3%a3o%20de%20v%c3%addeos.pdf http://guaiaca.ufpel.edu.br/xmlui/bitstream/prefix/3296/2/license_url http://guaiaca.ufpel.edu.br/xmlui/bitstream/prefix/3296/3/license_text http://guaiaca.ufpel.edu.br/xmlui/bitstream/prefix/3296/4/license_rdf http://guaiaca.ufpel.edu.br/xmlui/bitstream/prefix/3296/5/license.txt |
bitstream.checksum.fl_str_mv |
59bcf6d1a53f9660980496f7d9da9367 e4d7280e8e33a7e49b0b4a1f857471a0 b4fcaf7b13849f6ab8c064bbe056ca11 4afdbb8c545fd630ea7db775da747b2f d41d8cd98f00b204e9800998ecf8427e d41d8cd98f00b204e9800998ecf8427e 43cd690d6a359e86c1fe3d5b7cba0c9b |
bitstream.checksumAlgorithm.fl_str_mv |
MD5 MD5 MD5 MD5 MD5 MD5 MD5 |
repository.name.fl_str_mv |
Repositório Institucional da UFPel - Guaiaca - Universidade Federal de Pelotas (UFPEL) |
repository.mail.fl_str_mv |
rippel@ufpel.edu.br || repositorio@ufpel.edu.br || aline.batista@ufpel.edu.br |
_version_ |
1801846947700539392 |