Comparação de diferentes topologias de portas XOR em uma tecnologia de 45-nm
Autor(a) principal: | |
---|---|
Data de Publicação: | 2016 |
Tipo de documento: | Dissertação |
Idioma: | por |
Título da fonte: | Repositório Institucional da UFPel - Guaiaca |
Texto Completo: | http://repositorio.ufpel.edu.br/handle/prefix/3297 |
Resumo: | Sistemas digitais estão presentes em grande parte das atividades humanas, e cada vez mais as pessoas interagem diariamente com uma série de circuitos nos mais diversos tipos de equipamentos. As dimensões nanométricas dos atuais dispositivos integrados geram uma série de desa?os a serem superados, entre eles a otimização de circuitos para que tenham alto desempenho e baixo consumo, preenchendo requisitos cada vez mais rígidos para que sejam apropriados ao uso em sistemas portáteis de alto desempenho. As portas lógicas XOR (Ou-Exclusivo) possuem papel fundamental para a funcionalidade de diversos circuitos lógicos e o projeto de portas lógicas XOR de alto desempenho, com imunidade a ruídos e baixo consumo de energia constitui importante frente de pesquisa na área de projeto de circuitos integrados. Baseando-se nas regras dos estilos lógicos mais utilizados, CMOS e PTL, muitos arranjos de portas XOR têm sido propostos. Este trabalho apresenta uma investigação sobre estes arranjos e as técnicas que fundamentam seu projeto, bem como os estilos híbridos que têm sido propostos. São avaliados vinte e dois arranjos XOR propostos na literatura com os resultados obtidos em simulações de consumo e atraso para uma tecnologia de 45-nm. |
id |
UFPL_911e43cb3f5ec5d4b89bba664da1a528 |
---|---|
oai_identifier_str |
oai:guaiaca.ufpel.edu.br:prefix/3297 |
network_acronym_str |
UFPL |
network_name_str |
Repositório Institucional da UFPel - Guaiaca |
repository_id_str |
|
spelling |
2017-04-05T19:13:47Z2017-04-05T19:13:47Z2016-09-16SOARES, Leonardo Campos. Comparação de diferentes topologias de portas XOR em uma tecnologia de 45-nm. 2016. 102 f. Dissertação (Mestrado) - Programa de Pós-Graduação em Computação, Centro de Desenvolvimento Tecnológico, Universidade Federal de Pelotas, Pelotas, 2016.http://repositorio.ufpel.edu.br/handle/prefix/3297Sistemas digitais estão presentes em grande parte das atividades humanas, e cada vez mais as pessoas interagem diariamente com uma série de circuitos nos mais diversos tipos de equipamentos. As dimensões nanométricas dos atuais dispositivos integrados geram uma série de desa?os a serem superados, entre eles a otimização de circuitos para que tenham alto desempenho e baixo consumo, preenchendo requisitos cada vez mais rígidos para que sejam apropriados ao uso em sistemas portáteis de alto desempenho. As portas lógicas XOR (Ou-Exclusivo) possuem papel fundamental para a funcionalidade de diversos circuitos lógicos e o projeto de portas lógicas XOR de alto desempenho, com imunidade a ruídos e baixo consumo de energia constitui importante frente de pesquisa na área de projeto de circuitos integrados. Baseando-se nas regras dos estilos lógicos mais utilizados, CMOS e PTL, muitos arranjos de portas XOR têm sido propostos. Este trabalho apresenta uma investigação sobre estes arranjos e as técnicas que fundamentam seu projeto, bem como os estilos híbridos que têm sido propostos. São avaliados vinte e dois arranjos XOR propostos na literatura com os resultados obtidos em simulações de consumo e atraso para uma tecnologia de 45-nm.Digital systems are present in most human activities, and an increasing number of people interact daily with a series of circuits in a wide range of equipments. The nanometric dimensions of the current integrated devices generate a series of challenges to be overcome, including the circuit optimization in order to have high performance and low consumption, filling increasingly stringent requirements to be suitable for use in high-performance portable systems. The XOR logic gates (Exclusive-OR) play a fundamental role for the functionality of various logic circuits and the project of high performance XOR logic gates, with noise immunity and low power consumption, consists in an important line of research in the ?eld of integrated circuits project. Based on the rules of the most used logic styles, CMOS and PTL, many XOR gates arrangements have been proposed. This paper presents an investigation into these arrangements and the techniques that underlie their design, as well as hybrid styles that have been proposed. There’s an evaluation of twenty-two XOR arrangements proposed in literature, with the results obtained from consumption and delay simulations for a 45-nm technology.Sem bolsaporUniversidade Federal de PelotasPrograma de Pós-Graduação em ComputaçãoUFPelBrasilCentro de Desenvolvimento TecnológicoCNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAOPortas XORCMOSPTLFreePDK 45XOR gatesComparação de diferentes topologias de portas XOR em uma tecnologia de 45-nmComparison of different topologies XOR gates in a 45-nm technologyinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesishttp://lattes.cnpq.br/3881694766260730Marques, Felipe de Souzahttp://lattes.cnpq.br/2054259785006041Franco, Denis TeixeiraSoares, Leonardo Camposinfo:eu-repo/semantics/openAccessreponame:Repositório Institucional da UFPel - Guaiacainstname:Universidade Federal de Pelotas (UFPEL)instacron:UFPELTEXTComparação de diferentes topologias de portas XOR em uma tecnologia de 45 nm.pdf.txtComparação de diferentes topologias de portas XOR em uma tecnologia de 45 nm.pdf.txtExtracted texttext/plain129122http://guaiaca.ufpel.edu.br/xmlui/bitstream/prefix/3297/6/Compara%c3%a7%c3%a3o%20de%20diferentes%20topologias%20de%20portas%20XOR%20em%20uma%20tecnologia%20de%2045%20nm.pdf.txtd22ef8693212ca1b2475e6c16e1f4cafMD56open accessTHUMBNAILComparação de diferentes topologias de portas XOR em uma tecnologia de 45 nm.pdf.jpgComparação de diferentes topologias de portas XOR em uma tecnologia de 45 nm.pdf.jpgGenerated Thumbnailimage/jpeg1236http://guaiaca.ufpel.edu.br/xmlui/bitstream/prefix/3297/7/Compara%c3%a7%c3%a3o%20de%20diferentes%20topologias%20de%20portas%20XOR%20em%20uma%20tecnologia%20de%2045%20nm.pdf.jpgf12bdaa549d3f797d1841bd860574f96MD57open accessORIGINALComparação de diferentes topologias de portas XOR em uma tecnologia de 45 nm.pdfComparação de diferentes topologias de portas XOR em uma tecnologia de 45 nm.pdfapplication/pdf6133925http://guaiaca.ufpel.edu.br/xmlui/bitstream/prefix/3297/1/Compara%c3%a7%c3%a3o%20de%20diferentes%20topologias%20de%20portas%20XOR%20em%20uma%20tecnologia%20de%2045%20nm.pdf1acf2c33bd1187b626943c709eb21b2fMD51open accessCC-LICENSElicense_urllicense_urltext/plain; charset=utf-849http://guaiaca.ufpel.edu.br/xmlui/bitstream/prefix/3297/2/license_url4afdbb8c545fd630ea7db775da747b2fMD52open accesslicense_textlicense_texttext/html; charset=utf-80http://guaiaca.ufpel.edu.br/xmlui/bitstream/prefix/3297/3/license_textd41d8cd98f00b204e9800998ecf8427eMD53open accesslicense_rdflicense_rdfapplication/rdf+xml; charset=utf-80http://guaiaca.ufpel.edu.br/xmlui/bitstream/prefix/3297/4/license_rdfd41d8cd98f00b204e9800998ecf8427eMD54open accessLICENSElicense.txtlicense.txttext/plain; charset=utf-81866http://guaiaca.ufpel.edu.br/xmlui/bitstream/prefix/3297/5/license.txt43cd690d6a359e86c1fe3d5b7cba0c9bMD55open accessprefix/32972023-07-13 06:22:38.246open accessoai:guaiaca.ufpel.edu.br:prefix/3297TElDRU7Dh0EgREUgRElTVFJJQlVJw4fDg08gTsODTy1FWENMVVNJVkEKCkNvbSBhIGFwcmVzZW50YcOnw6NvIGRlc3RhIGxpY2Vuw6dhLCB2b2PDqiAobyBhdXRvciAoZXMpIG91IG8gdGl0dWxhciBkb3MgZGlyZWl0b3MgZGUgYXV0b3IpIGNvbmNlZGUgYW8gUmVwb3NpdMOzcmlvIApJbnN0aXR1Y2lvbmFsIG8gZGlyZWl0byBuw6NvLWV4Y2x1c2l2byBkZSByZXByb2R1emlyLCAgdHJhZHV6aXIgKGNvbmZvcm1lIGRlZmluaWRvIGFiYWl4byksIGUvb3UgZGlzdHJpYnVpciBhIApzdWEgcHVibGljYcOnw6NvIChpbmNsdWluZG8gbyByZXN1bW8pIHBvciB0b2RvIG8gbXVuZG8gbm8gZm9ybWF0byBpbXByZXNzbyBlIGVsZXRyw7RuaWNvIGUgZW0gcXVhbHF1ZXIgbWVpbywgaW5jbHVpbmRvIG9zIApmb3JtYXRvcyDDoXVkaW8gb3UgdsOtZGVvLgoKVm9jw6ogY29uY29yZGEgcXVlIG8gRGVwb3NpdGEgcG9kZSwgc2VtIGFsdGVyYXIgbyBjb250ZcO6ZG8sIHRyYW5zcG9yIGEgc3VhIHB1YmxpY2HDp8OjbyBwYXJhIHF1YWxxdWVyIG1laW8gb3UgZm9ybWF0byAKcGFyYSBmaW5zIGRlIHByZXNlcnZhw6fDo28uCgpWb2PDqiB0YW1iw6ltIGNvbmNvcmRhIHF1ZSBvIERlcG9zaXRhIHBvZGUgbWFudGVyIG1haXMgZGUgdW1hIGPDs3BpYSBkZSBzdWEgcHVibGljYcOnw6NvIHBhcmEgZmlucyBkZSBzZWd1cmFuw6dhLCBiYWNrLXVwIAplIHByZXNlcnZhw6fDo28uCgpWb2PDqiBkZWNsYXJhIHF1ZSBhIHN1YSBwdWJsaWNhw6fDo28gw6kgb3JpZ2luYWwgZSBxdWUgdm9jw6ogdGVtIG8gcG9kZXIgZGUgY29uY2VkZXIgb3MgZGlyZWl0b3MgY29udGlkb3MgbmVzdGEgbGljZW7Dp2EuIApWb2PDqiB0YW1iw6ltIGRlY2xhcmEgcXVlIG8gZGVww7NzaXRvIGRhIHN1YSBwdWJsaWNhw6fDo28gbsOjbywgcXVlIHNlamEgZGUgc2V1IGNvbmhlY2ltZW50bywgaW5mcmluZ2UgZGlyZWl0b3MgYXV0b3JhaXMgCmRlIG5pbmd1w6ltLgoKQ2FzbyBhIHN1YSBwdWJsaWNhw6fDo28gY29udGVuaGEgbWF0ZXJpYWwgcXVlIHZvY8OqIG7Do28gcG9zc3VpIGEgdGl0dWxhcmlkYWRlIGRvcyBkaXJlaXRvcyBhdXRvcmFpcywgdm9jw6ogZGVjbGFyYSBxdWUgCm9idGV2ZSBhIHBlcm1pc3PDo28gaXJyZXN0cml0YSBkbyBkZXRlbnRvciBkb3MgZGlyZWl0b3MgYXV0b3JhaXMgcGFyYSBjb25jZWRlciBhbyBEZXBvc2l0YSBvcyBkaXJlaXRvcyBhcHJlc2VudGFkb3MgCm5lc3RhIGxpY2Vuw6dhLCBlIHF1ZSBlc3NlIG1hdGVyaWFsIGRlIHByb3ByaWVkYWRlIGRlIHRlcmNlaXJvcyBlc3TDoSBjbGFyYW1lbnRlIGlkZW50aWZpY2FkbyBlIHJlY29uaGVjaWRvIG5vIHRleHRvIApvdSBubyBjb250ZcO6ZG8gZGEgcHVibGljYcOnw6NvIG9yYSBkZXBvc2l0YWRhLgoKQ0FTTyBBIFBVQkxJQ0HDh8ODTyBPUkEgREVQT1NJVEFEQSBURU5IQSBTSURPIFJFU1VMVEFETyBERSBVTSBQQVRST0PDjU5JTyBPVSBBUE9JTyBERSBVTUEgQUfDik5DSUEgREUgRk9NRU5UTyBPVSBPVVRSTyAKT1JHQU5JU01PLCBWT0PDiiBERUNMQVJBIFFVRSBSRVNQRUlUT1UgVE9ET1MgRSBRVUFJU1FVRVIgRElSRUlUT1MgREUgUkVWSVPDg08gQ09NTyBUQU1Cw4lNIEFTIERFTUFJUyBPQlJJR0HDh8OVRVMgCkVYSUdJREFTIFBPUiBDT05UUkFUTyBPVSBBQ09SRE8uCgpPIERlcG9zaXRhIHNlIGNvbXByb21ldGUgYSBpZGVudGlmaWNhciBjbGFyYW1lbnRlIG8gc2V1IG5vbWUgKHMpIG91IG8ocykgbm9tZShzKSBkbyhzKSBkZXRlbnRvcihlcykgZG9zIGRpcmVpdG9zIAphdXRvcmFpcyBkYSBwdWJsaWNhw6fDo28sIGUgbsOjbyBmYXLDoSBxdWFscXVlciBhbHRlcmHDp8OjbywgYWzDqW0gZGFxdWVsYXMgY29uY2VkaWRhcyBwb3IgZXN0YSBsaWNlbsOnYS4KRepositório InstitucionalPUBhttp://repositorio.ufpel.edu.br/oai/requestrippel@ufpel.edu.br || repositorio@ufpel.edu.br || aline.batista@ufpel.edu.bropendoar:2023-07-13T09:22:38Repositório Institucional da UFPel - Guaiaca - Universidade Federal de Pelotas (UFPEL)false |
dc.title.pt_BR.fl_str_mv |
Comparação de diferentes topologias de portas XOR em uma tecnologia de 45-nm |
dc.title.alternative.pt_BR.fl_str_mv |
Comparison of different topologies XOR gates in a 45-nm technology |
title |
Comparação de diferentes topologias de portas XOR em uma tecnologia de 45-nm |
spellingShingle |
Comparação de diferentes topologias de portas XOR em uma tecnologia de 45-nm Soares, Leonardo Campos CNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAO Portas XOR CMOS PTL FreePDK 45 XOR gates |
title_short |
Comparação de diferentes topologias de portas XOR em uma tecnologia de 45-nm |
title_full |
Comparação de diferentes topologias de portas XOR em uma tecnologia de 45-nm |
title_fullStr |
Comparação de diferentes topologias de portas XOR em uma tecnologia de 45-nm |
title_full_unstemmed |
Comparação de diferentes topologias de portas XOR em uma tecnologia de 45-nm |
title_sort |
Comparação de diferentes topologias de portas XOR em uma tecnologia de 45-nm |
author |
Soares, Leonardo Campos |
author_facet |
Soares, Leonardo Campos |
author_role |
author |
dc.contributor.authorLattes.pt_BR.fl_str_mv |
http://lattes.cnpq.br/3881694766260730 |
dc.contributor.advisor-co1.fl_str_mv |
Marques, Felipe de Souza |
dc.contributor.advisor-co1Lattes.fl_str_mv |
http://lattes.cnpq.br/2054259785006041 |
dc.contributor.advisor1.fl_str_mv |
Franco, Denis Teixeira |
dc.contributor.author.fl_str_mv |
Soares, Leonardo Campos |
contributor_str_mv |
Marques, Felipe de Souza Franco, Denis Teixeira |
dc.subject.cnpq.fl_str_mv |
CNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAO |
topic |
CNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAO Portas XOR CMOS PTL FreePDK 45 XOR gates |
dc.subject.por.fl_str_mv |
Portas XOR CMOS PTL FreePDK 45 XOR gates |
description |
Sistemas digitais estão presentes em grande parte das atividades humanas, e cada vez mais as pessoas interagem diariamente com uma série de circuitos nos mais diversos tipos de equipamentos. As dimensões nanométricas dos atuais dispositivos integrados geram uma série de desa?os a serem superados, entre eles a otimização de circuitos para que tenham alto desempenho e baixo consumo, preenchendo requisitos cada vez mais rígidos para que sejam apropriados ao uso em sistemas portáteis de alto desempenho. As portas lógicas XOR (Ou-Exclusivo) possuem papel fundamental para a funcionalidade de diversos circuitos lógicos e o projeto de portas lógicas XOR de alto desempenho, com imunidade a ruídos e baixo consumo de energia constitui importante frente de pesquisa na área de projeto de circuitos integrados. Baseando-se nas regras dos estilos lógicos mais utilizados, CMOS e PTL, muitos arranjos de portas XOR têm sido propostos. Este trabalho apresenta uma investigação sobre estes arranjos e as técnicas que fundamentam seu projeto, bem como os estilos híbridos que têm sido propostos. São avaliados vinte e dois arranjos XOR propostos na literatura com os resultados obtidos em simulações de consumo e atraso para uma tecnologia de 45-nm. |
publishDate |
2016 |
dc.date.issued.fl_str_mv |
2016-09-16 |
dc.date.accessioned.fl_str_mv |
2017-04-05T19:13:47Z |
dc.date.available.fl_str_mv |
2017-04-05T19:13:47Z |
dc.type.status.fl_str_mv |
info:eu-repo/semantics/publishedVersion |
dc.type.driver.fl_str_mv |
info:eu-repo/semantics/masterThesis |
format |
masterThesis |
status_str |
publishedVersion |
dc.identifier.citation.fl_str_mv |
SOARES, Leonardo Campos. Comparação de diferentes topologias de portas XOR em uma tecnologia de 45-nm. 2016. 102 f. Dissertação (Mestrado) - Programa de Pós-Graduação em Computação, Centro de Desenvolvimento Tecnológico, Universidade Federal de Pelotas, Pelotas, 2016. |
dc.identifier.uri.fl_str_mv |
http://repositorio.ufpel.edu.br/handle/prefix/3297 |
identifier_str_mv |
SOARES, Leonardo Campos. Comparação de diferentes topologias de portas XOR em uma tecnologia de 45-nm. 2016. 102 f. Dissertação (Mestrado) - Programa de Pós-Graduação em Computação, Centro de Desenvolvimento Tecnológico, Universidade Federal de Pelotas, Pelotas, 2016. |
url |
http://repositorio.ufpel.edu.br/handle/prefix/3297 |
dc.language.iso.fl_str_mv |
por |
language |
por |
dc.rights.driver.fl_str_mv |
info:eu-repo/semantics/openAccess |
eu_rights_str_mv |
openAccess |
dc.publisher.none.fl_str_mv |
Universidade Federal de Pelotas |
dc.publisher.program.fl_str_mv |
Programa de Pós-Graduação em Computação |
dc.publisher.initials.fl_str_mv |
UFPel |
dc.publisher.country.fl_str_mv |
Brasil |
dc.publisher.department.fl_str_mv |
Centro de Desenvolvimento Tecnológico |
publisher.none.fl_str_mv |
Universidade Federal de Pelotas |
dc.source.none.fl_str_mv |
reponame:Repositório Institucional da UFPel - Guaiaca instname:Universidade Federal de Pelotas (UFPEL) instacron:UFPEL |
instname_str |
Universidade Federal de Pelotas (UFPEL) |
instacron_str |
UFPEL |
institution |
UFPEL |
reponame_str |
Repositório Institucional da UFPel - Guaiaca |
collection |
Repositório Institucional da UFPel - Guaiaca |
bitstream.url.fl_str_mv |
http://guaiaca.ufpel.edu.br/xmlui/bitstream/prefix/3297/6/Compara%c3%a7%c3%a3o%20de%20diferentes%20topologias%20de%20portas%20XOR%20em%20uma%20tecnologia%20de%2045%20nm.pdf.txt http://guaiaca.ufpel.edu.br/xmlui/bitstream/prefix/3297/7/Compara%c3%a7%c3%a3o%20de%20diferentes%20topologias%20de%20portas%20XOR%20em%20uma%20tecnologia%20de%2045%20nm.pdf.jpg http://guaiaca.ufpel.edu.br/xmlui/bitstream/prefix/3297/1/Compara%c3%a7%c3%a3o%20de%20diferentes%20topologias%20de%20portas%20XOR%20em%20uma%20tecnologia%20de%2045%20nm.pdf http://guaiaca.ufpel.edu.br/xmlui/bitstream/prefix/3297/2/license_url http://guaiaca.ufpel.edu.br/xmlui/bitstream/prefix/3297/3/license_text http://guaiaca.ufpel.edu.br/xmlui/bitstream/prefix/3297/4/license_rdf http://guaiaca.ufpel.edu.br/xmlui/bitstream/prefix/3297/5/license.txt |
bitstream.checksum.fl_str_mv |
d22ef8693212ca1b2475e6c16e1f4caf f12bdaa549d3f797d1841bd860574f96 1acf2c33bd1187b626943c709eb21b2f 4afdbb8c545fd630ea7db775da747b2f d41d8cd98f00b204e9800998ecf8427e d41d8cd98f00b204e9800998ecf8427e 43cd690d6a359e86c1fe3d5b7cba0c9b |
bitstream.checksumAlgorithm.fl_str_mv |
MD5 MD5 MD5 MD5 MD5 MD5 MD5 |
repository.name.fl_str_mv |
Repositório Institucional da UFPel - Guaiaca - Universidade Federal de Pelotas (UFPEL) |
repository.mail.fl_str_mv |
rippel@ufpel.edu.br || repositorio@ufpel.edu.br || aline.batista@ufpel.edu.br |
_version_ |
1801846983712833536 |