Arquitetura dos módulos de transformadas e de quantização de um codificador de vídeo H.264

Detalhes bibliográficos
Autor(a) principal: Majolo, Mariano
Data de Publicação: 2010
Tipo de documento: Trabalho de conclusão de curso
Idioma: por
Título da fonte: Repositório Institucional da UFRGS
Texto Completo: http://hdl.handle.net/10183/33045
Resumo: Há poucos anos (2005) o Brasil entrou na era da Televisão Digital, adotando o padrão H.264 como mecanismo de codificação de vídeo para sua transmissão. Este padrão de codificador, bem mais eficiente que outros vigentes (H.262/MPEG-2 ou MPEG-4), trás como conseqüência um aumento da complexidade computacional. A fim de se garantir que a codificação de vídeo possa acontecer com características de tempo real, muitas soluções comerciais fazem uso de implementações em hardware ou em arquiteturas otimizadas (DSP ou MCP). A presente monografia apresenta soluções para os módulos de codificação direta de transformadas (DCT e Hadamard) e quantização, bem como de seus respectivos módulos inversos. O trabalho deve considerar abordagens com foco na redução da área ocupada na FPGA e/ou redução de atrasos e tempos de processamento, buscando soluções implementáveis na prática. Todas as arquiteturas desenvolvidas neste trabalho são descritas em VHDL e sintetizadas para FPGAs Virtex-II Pro da Xilinx.
id UFRGS-2_47db5e36b02e5f5d4e5950a2431984a3
oai_identifier_str oai:www.lume.ufrgs.br:10183/33045
network_acronym_str UFRGS-2
network_name_str Repositório Institucional da UFRGS
repository_id_str
spelling Majolo, MarianoSusin, Altamiro AmadeuHusemann, Ronaldo2011-10-18T01:18:20Z2010http://hdl.handle.net/10183/33045000788214Há poucos anos (2005) o Brasil entrou na era da Televisão Digital, adotando o padrão H.264 como mecanismo de codificação de vídeo para sua transmissão. Este padrão de codificador, bem mais eficiente que outros vigentes (H.262/MPEG-2 ou MPEG-4), trás como conseqüência um aumento da complexidade computacional. A fim de se garantir que a codificação de vídeo possa acontecer com características de tempo real, muitas soluções comerciais fazem uso de implementações em hardware ou em arquiteturas otimizadas (DSP ou MCP). A presente monografia apresenta soluções para os módulos de codificação direta de transformadas (DCT e Hadamard) e quantização, bem como de seus respectivos módulos inversos. O trabalho deve considerar abordagens com foco na redução da área ocupada na FPGA e/ou redução de atrasos e tempos de processamento, buscando soluções implementáveis na prática. Todas as arquiteturas desenvolvidas neste trabalho são descritas em VHDL e sintetizadas para FPGAs Virtex-II Pro da Xilinx.A few years ago (2005) Brazil has entered the digital television era, adopting the H.264 standard as a video compression mechanism for its transmission. This encoder standard, much more efficient than other existing (H.262/MPEG-2 or MPEG-4), has as consequence an increased computational complexity. In order to ensure a video encoding in real time, many commercial solutions make use of hardware or architecture optimized implementations (DSP or MCP). This monograph presents solutions to the direct transforms (DCT and Hadamard) and quantization encoding modules, as well as the inverses of their respective modules. The monograph should consider approaches focused on reducing the area occupied in the FPGA and / or reduction of delays and processing times, seeking for implementable solutions. All architectures developed in this monograph are described in VHDL and synthesized for Virtex- II Pro FPGAs from Xilinx.application/pdfporEngenharia elétricaEncodingVideoH.264DCTHadamardQuantizationElectrical engineeringArquitetura dos módulos de transformadas e de quantização de um codificador de vídeo H.264info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/bachelorThesisUniversidade Federal do Rio Grande do SulEscola de EngenhariaPorto Alegre, BR-RS2010Engenharia Elétricagraduaçãoinfo:eu-repo/semantics/openAccessreponame:Repositório Institucional da UFRGSinstname:Universidade Federal do Rio Grande do Sul (UFRGS)instacron:UFRGSORIGINAL000788214.pdf000788214.pdfTexto completoapplication/pdf1269060http://www.lume.ufrgs.br/bitstream/10183/33045/1/000788214.pdf66a7bc5fff4c0d3ddba26bcd64c23b2fMD51TEXT000788214.pdf.txt000788214.pdf.txtExtracted Texttext/plain90451http://www.lume.ufrgs.br/bitstream/10183/33045/2/000788214.pdf.txt6bb9e33ea4d265956ec4d39b887d55a0MD52THUMBNAIL000788214.pdf.jpg000788214.pdf.jpgGenerated Thumbnailimage/jpeg1120http://www.lume.ufrgs.br/bitstream/10183/33045/3/000788214.pdf.jpg72ace4a12eb6c57e1218758f3ba81c0dMD5310183/330452018-10-11 08:50:41.645oai:www.lume.ufrgs.br:10183/33045Repositório de PublicaçõesPUBhttps://lume.ufrgs.br/oai/requestopendoar:2018-10-11T11:50:41Repositório Institucional da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS)false
dc.title.pt_BR.fl_str_mv Arquitetura dos módulos de transformadas e de quantização de um codificador de vídeo H.264
title Arquitetura dos módulos de transformadas e de quantização de um codificador de vídeo H.264
spellingShingle Arquitetura dos módulos de transformadas e de quantização de um codificador de vídeo H.264
Majolo, Mariano
Engenharia elétrica
Encoding
Video
H.264
DCT
Hadamard
Quantization
Electrical engineering
title_short Arquitetura dos módulos de transformadas e de quantização de um codificador de vídeo H.264
title_full Arquitetura dos módulos de transformadas e de quantização de um codificador de vídeo H.264
title_fullStr Arquitetura dos módulos de transformadas e de quantização de um codificador de vídeo H.264
title_full_unstemmed Arquitetura dos módulos de transformadas e de quantização de um codificador de vídeo H.264
title_sort Arquitetura dos módulos de transformadas e de quantização de um codificador de vídeo H.264
author Majolo, Mariano
author_facet Majolo, Mariano
author_role author
dc.contributor.author.fl_str_mv Majolo, Mariano
dc.contributor.advisor1.fl_str_mv Susin, Altamiro Amadeu
dc.contributor.advisor-co1.fl_str_mv Husemann, Ronaldo
contributor_str_mv Susin, Altamiro Amadeu
Husemann, Ronaldo
dc.subject.por.fl_str_mv Engenharia elétrica
topic Engenharia elétrica
Encoding
Video
H.264
DCT
Hadamard
Quantization
Electrical engineering
dc.subject.eng.fl_str_mv Encoding
Video
H.264
DCT
Hadamard
Quantization
Electrical engineering
description Há poucos anos (2005) o Brasil entrou na era da Televisão Digital, adotando o padrão H.264 como mecanismo de codificação de vídeo para sua transmissão. Este padrão de codificador, bem mais eficiente que outros vigentes (H.262/MPEG-2 ou MPEG-4), trás como conseqüência um aumento da complexidade computacional. A fim de se garantir que a codificação de vídeo possa acontecer com características de tempo real, muitas soluções comerciais fazem uso de implementações em hardware ou em arquiteturas otimizadas (DSP ou MCP). A presente monografia apresenta soluções para os módulos de codificação direta de transformadas (DCT e Hadamard) e quantização, bem como de seus respectivos módulos inversos. O trabalho deve considerar abordagens com foco na redução da área ocupada na FPGA e/ou redução de atrasos e tempos de processamento, buscando soluções implementáveis na prática. Todas as arquiteturas desenvolvidas neste trabalho são descritas em VHDL e sintetizadas para FPGAs Virtex-II Pro da Xilinx.
publishDate 2010
dc.date.issued.fl_str_mv 2010
dc.date.accessioned.fl_str_mv 2011-10-18T01:18:20Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/bachelorThesis
format bachelorThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv http://hdl.handle.net/10183/33045
dc.identifier.nrb.pt_BR.fl_str_mv 000788214
url http://hdl.handle.net/10183/33045
identifier_str_mv 000788214
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.source.none.fl_str_mv reponame:Repositório Institucional da UFRGS
instname:Universidade Federal do Rio Grande do Sul (UFRGS)
instacron:UFRGS
instname_str Universidade Federal do Rio Grande do Sul (UFRGS)
instacron_str UFRGS
institution UFRGS
reponame_str Repositório Institucional da UFRGS
collection Repositório Institucional da UFRGS
bitstream.url.fl_str_mv http://www.lume.ufrgs.br/bitstream/10183/33045/1/000788214.pdf
http://www.lume.ufrgs.br/bitstream/10183/33045/2/000788214.pdf.txt
http://www.lume.ufrgs.br/bitstream/10183/33045/3/000788214.pdf.jpg
bitstream.checksum.fl_str_mv 66a7bc5fff4c0d3ddba26bcd64c23b2f
6bb9e33ea4d265956ec4d39b887d55a0
72ace4a12eb6c57e1218758f3ba81c0d
bitstream.checksumAlgorithm.fl_str_mv MD5
MD5
MD5
repository.name.fl_str_mv Repositório Institucional da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS)
repository.mail.fl_str_mv
_version_ 1815447064640749568