Estudo e implementação de sincronia de inversores trifásicos grid-tied

Detalhes bibliográficos
Autor(a) principal: Santos, Tiago Butzke dos
Data de Publicação: 2016
Tipo de documento: Trabalho de conclusão de curso
Idioma: por
Título da fonte: Repositório Institucional da UFRGS
Texto Completo: http://hdl.handle.net/10183/157864
Resumo: O recente aumento da utilização de fontes renováveis de energia para a produ-ção de energia elétrica traz a necessidade de novos equipamentos que condicionam a energia gerada para a interligação com a rede elétrica convencional, como os inver-sores. Este documento apresenta um estudo dos blocos necessários para a sincroni-zação de um inversor grid-tied e sua posterior implementação em um sistema embar-cado que aciona um módulo inversor. Inicialmente, é feita a apresentação dos inver-sores fotovoltaicos, e das normas existentes para a sua utilização. A seguir, é expli-cado o funcionamento dos inversores monofásicos e trifásicos. Posteriormente, é apresentada a técnica de sincronização PLL, com dimensionamento e simulações. Um estudo sobre o controle de fluxo de potência é feito na sequência. Na parte de implementação, é apresentada a plataforma Renesas SK-S7G2, na qual foi desenvol-vido o sistema utilizado nos ensaios, bem como o módulo inversor Semikron e os circuitos utilizados para as interfaces. Os ensaios realizados mostram que o sistema PLL utilizado para a sincronização dos sinais com a rede é bastante robusto e apre-senta um tempo de resposta baixo, que possibilita a sincronização em até 14 ciclos de rede. São apresentadas, ainda, as dificuldades encontradas na utilização do mó-dulo de potência, que insere ruído na parte de instrumentação.
id UFRGS-2_811c0d65df131c6b049c5e5cd6667d0e
oai_identifier_str oai:www.lume.ufrgs.br:10183/157864
network_acronym_str UFRGS-2
network_name_str Repositório Institucional da UFRGS
repository_id_str
spelling Santos, Tiago Butzke dosLíbano, Fausto Bastos2017-05-12T02:24:48Z2016http://hdl.handle.net/10183/157864001021090O recente aumento da utilização de fontes renováveis de energia para a produ-ção de energia elétrica traz a necessidade de novos equipamentos que condicionam a energia gerada para a interligação com a rede elétrica convencional, como os inver-sores. Este documento apresenta um estudo dos blocos necessários para a sincroni-zação de um inversor grid-tied e sua posterior implementação em um sistema embar-cado que aciona um módulo inversor. Inicialmente, é feita a apresentação dos inver-sores fotovoltaicos, e das normas existentes para a sua utilização. A seguir, é expli-cado o funcionamento dos inversores monofásicos e trifásicos. Posteriormente, é apresentada a técnica de sincronização PLL, com dimensionamento e simulações. Um estudo sobre o controle de fluxo de potência é feito na sequência. Na parte de implementação, é apresentada a plataforma Renesas SK-S7G2, na qual foi desenvol-vido o sistema utilizado nos ensaios, bem como o módulo inversor Semikron e os circuitos utilizados para as interfaces. Os ensaios realizados mostram que o sistema PLL utilizado para a sincronização dos sinais com a rede é bastante robusto e apre-senta um tempo de resposta baixo, que possibilita a sincronização em até 14 ciclos de rede. São apresentadas, ainda, as dificuldades encontradas na utilização do mó-dulo de potência, que insere ruído na parte de instrumentação.The recent growth in usage of renewable power sources to produce electrical energy comes up with the necessity of new equipments that adapt the generated en-ergy in order to connect to the mains grid, like the inverters. This document presents a study of the blocks needed to synchronize a grid-tied inverter and their later implemen-tation in an embedded system that controls an inverter module. At first, the photovoltaic inverters are presented, as well as the normalization required to their application. Next, the operation of single-phase and three-phase inverters is explained. After that, the synchronization technique SPLL is presented, dimensioned and simulated. A study of power flow control is shown next. In the section of implementation, the Renesas SK-S7G2 platform, in which the system is developed, is presented, as well as the Semikron inverter module and the circuits used to interface the components. Performed experi-ments show that the PLL system used in synchronization with the mains grid is robust and has a low response time, which allows for synchronization as fast as 14 grid cycles. At last, it is presented the difficulties faced during the usage of the power module, which inserts noise into the instrumentation circuits.application/pdfporEngenharia elétricaInvertersSPLLPower flowEmbedded systemsEstudo e implementação de sincronia de inversores trifásicos grid-tiedinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/bachelorThesisUniversidade Federal do Rio Grande do SulEscola de EngenhariaPorto Alegre, BR-RS2016Engenharia Elétricagraduaçãoinfo:eu-repo/semantics/openAccessreponame:Repositório Institucional da UFRGSinstname:Universidade Federal do Rio Grande do Sul (UFRGS)instacron:UFRGSORIGINAL001021090.pdf001021090.pdfTexto completoapplication/pdf3111178http://www.lume.ufrgs.br/bitstream/10183/157864/1/001021090.pdfcc36be7fd6f8dd7d3d5efd9a375fd7f3MD51TEXT001021090.pdf.txt001021090.pdf.txtExtracted Texttext/plain89816http://www.lume.ufrgs.br/bitstream/10183/157864/2/001021090.pdf.txt52993325a380d5fe514f7baaab754dc7MD52THUMBNAIL001021090.pdf.jpg001021090.pdf.jpgGenerated Thumbnailimage/jpeg982http://www.lume.ufrgs.br/bitstream/10183/157864/3/001021090.pdf.jpg7c9f8536719d1ee0c0ce60e9558eafc5MD5310183/1578642018-10-29 09:27:27.992oai:www.lume.ufrgs.br:10183/157864Repositório de PublicaçõesPUBhttps://lume.ufrgs.br/oai/requestopendoar:2018-10-29T12:27:27Repositório Institucional da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS)false
dc.title.pt_BR.fl_str_mv Estudo e implementação de sincronia de inversores trifásicos grid-tied
title Estudo e implementação de sincronia de inversores trifásicos grid-tied
spellingShingle Estudo e implementação de sincronia de inversores trifásicos grid-tied
Santos, Tiago Butzke dos
Engenharia elétrica
Inverters
SPLL
Power flow
Embedded systems
title_short Estudo e implementação de sincronia de inversores trifásicos grid-tied
title_full Estudo e implementação de sincronia de inversores trifásicos grid-tied
title_fullStr Estudo e implementação de sincronia de inversores trifásicos grid-tied
title_full_unstemmed Estudo e implementação de sincronia de inversores trifásicos grid-tied
title_sort Estudo e implementação de sincronia de inversores trifásicos grid-tied
author Santos, Tiago Butzke dos
author_facet Santos, Tiago Butzke dos
author_role author
dc.contributor.author.fl_str_mv Santos, Tiago Butzke dos
dc.contributor.advisor1.fl_str_mv Líbano, Fausto Bastos
contributor_str_mv Líbano, Fausto Bastos
dc.subject.por.fl_str_mv Engenharia elétrica
topic Engenharia elétrica
Inverters
SPLL
Power flow
Embedded systems
dc.subject.eng.fl_str_mv Inverters
SPLL
Power flow
Embedded systems
description O recente aumento da utilização de fontes renováveis de energia para a produ-ção de energia elétrica traz a necessidade de novos equipamentos que condicionam a energia gerada para a interligação com a rede elétrica convencional, como os inver-sores. Este documento apresenta um estudo dos blocos necessários para a sincroni-zação de um inversor grid-tied e sua posterior implementação em um sistema embar-cado que aciona um módulo inversor. Inicialmente, é feita a apresentação dos inver-sores fotovoltaicos, e das normas existentes para a sua utilização. A seguir, é expli-cado o funcionamento dos inversores monofásicos e trifásicos. Posteriormente, é apresentada a técnica de sincronização PLL, com dimensionamento e simulações. Um estudo sobre o controle de fluxo de potência é feito na sequência. Na parte de implementação, é apresentada a plataforma Renesas SK-S7G2, na qual foi desenvol-vido o sistema utilizado nos ensaios, bem como o módulo inversor Semikron e os circuitos utilizados para as interfaces. Os ensaios realizados mostram que o sistema PLL utilizado para a sincronização dos sinais com a rede é bastante robusto e apre-senta um tempo de resposta baixo, que possibilita a sincronização em até 14 ciclos de rede. São apresentadas, ainda, as dificuldades encontradas na utilização do mó-dulo de potência, que insere ruído na parte de instrumentação.
publishDate 2016
dc.date.issued.fl_str_mv 2016
dc.date.accessioned.fl_str_mv 2017-05-12T02:24:48Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/bachelorThesis
format bachelorThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv http://hdl.handle.net/10183/157864
dc.identifier.nrb.pt_BR.fl_str_mv 001021090
url http://hdl.handle.net/10183/157864
identifier_str_mv 001021090
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.source.none.fl_str_mv reponame:Repositório Institucional da UFRGS
instname:Universidade Federal do Rio Grande do Sul (UFRGS)
instacron:UFRGS
instname_str Universidade Federal do Rio Grande do Sul (UFRGS)
instacron_str UFRGS
institution UFRGS
reponame_str Repositório Institucional da UFRGS
collection Repositório Institucional da UFRGS
bitstream.url.fl_str_mv http://www.lume.ufrgs.br/bitstream/10183/157864/1/001021090.pdf
http://www.lume.ufrgs.br/bitstream/10183/157864/2/001021090.pdf.txt
http://www.lume.ufrgs.br/bitstream/10183/157864/3/001021090.pdf.jpg
bitstream.checksum.fl_str_mv cc36be7fd6f8dd7d3d5efd9a375fd7f3
52993325a380d5fe514f7baaab754dc7
7c9f8536719d1ee0c0ce60e9558eafc5
bitstream.checksumAlgorithm.fl_str_mv MD5
MD5
MD5
repository.name.fl_str_mv Repositório Institucional da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS)
repository.mail.fl_str_mv
_version_ 1801224530551635968