Análise de viabilidade de uma nova topologia para conversores A/D do tipo SAR
Autor(a) principal: | |
---|---|
Data de Publicação: | 2019 |
Tipo de documento: | Trabalho de conclusão de curso |
Idioma: | por |
Título da fonte: | Repositório Institucional da UFRGS |
Texto Completo: | http://hdl.handle.net/10183/197802 |
Resumo: | Os conversores analógicos-digitais por aproximações sucessivas (SAR ADC) do tipo redistribuição de carga são amplamente utilizados em diversas aplicações, principalmente nas que exigem um baixo consumo de área e energia. De forma a tentar melhorar a aplicação destes conversores, se faz necessário o estudo e desenvolvimento de novas tecnologias e topologias. Este trabalho apresenta o desenvolvimento, simulação e análise de viabilidade de uma nova topologia para um conversor analógico-digital por aproximações sucessivas. Esta topologia visa reduzir a área ocupada pelo banco de capacitores quando comparada à do conversor convencional. Através da utilização da parte analógica de um conversor SAR de 1 bit, realiza-se a conversão e após cada comparação, ajusta-se a tensão residual. Para o ajuste da tensão utiliza-se um dobrador de tensão com capacitores de mesmo tamanho da capacitância unitária do circuito do conversor. Após o ajuste da tensão residual a mesma realimenta o circuito inicial para realizar a conversão do próximo bit. |
id |
UFRGS-2_cc55b8993bf891cddfb8cb6681c5dbac |
---|---|
oai_identifier_str |
oai:www.lume.ufrgs.br:10183/197802 |
network_acronym_str |
UFRGS-2 |
network_name_str |
Repositório Institucional da UFRGS |
repository_id_str |
|
spelling |
Costa, Gabriel Bertaluci daBalen, Tiago Roberto2019-08-09T02:31:13Z2019http://hdl.handle.net/10183/197802001098545Os conversores analógicos-digitais por aproximações sucessivas (SAR ADC) do tipo redistribuição de carga são amplamente utilizados em diversas aplicações, principalmente nas que exigem um baixo consumo de área e energia. De forma a tentar melhorar a aplicação destes conversores, se faz necessário o estudo e desenvolvimento de novas tecnologias e topologias. Este trabalho apresenta o desenvolvimento, simulação e análise de viabilidade de uma nova topologia para um conversor analógico-digital por aproximações sucessivas. Esta topologia visa reduzir a área ocupada pelo banco de capacitores quando comparada à do conversor convencional. Através da utilização da parte analógica de um conversor SAR de 1 bit, realiza-se a conversão e após cada comparação, ajusta-se a tensão residual. Para o ajuste da tensão utiliza-se um dobrador de tensão com capacitores de mesmo tamanho da capacitância unitária do circuito do conversor. Após o ajuste da tensão residual a mesma realimenta o circuito inicial para realizar a conversão do próximo bit.Successive Approximation Register (SAR) Analog to Digital Converters (ADCs) based on charge redistribution are widely used in a variety of applications, especially those requiring low power and low area consumption. In order to improve the application of these converters, it is necessary to study and develop new technologies and topologies. This work presents the development, simulation and feasibility analysis of a new topology for a successive approximation analog-to-digital converter. This topology aims to reduce the capacitor bank area when compared to the conventional converter. By using the analog part of a 1-bit SAR converter, the conversion is performed and after each comparison, the residual voltage is adjusted. To adjust the voltage, a voltage doubler with capacitors of the same size as the unit capacitance of the converter circuit is used. After adjusting the residual voltage, it will feedback the initial circuit to convert the next bit.application/pdfporConversor analogico/digitalAproximações sucessivasAnalog to digital convertersSuccessive approximation registerCyclic convertersCharge redistributionVoltage doublerAnálise de viabilidade de uma nova topologia para conversores A/D do tipo SARinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/bachelorThesisUniversidade Federal do Rio Grande do SulEscola de EngenhariaPorto Alegre, BR-RS2019Engenharia Elétricagraduaçãoinfo:eu-repo/semantics/openAccessreponame:Repositório Institucional da UFRGSinstname:Universidade Federal do Rio Grande do Sul (UFRGS)instacron:UFRGSTEXT001098545.pdf.txt001098545.pdf.txtExtracted Texttext/plain92649http://www.lume.ufrgs.br/bitstream/10183/197802/2/001098545.pdf.txt5fce017605d68821246bb4d63ad78b1dMD52ORIGINAL001098545.pdfTexto completoapplication/pdf2181996http://www.lume.ufrgs.br/bitstream/10183/197802/1/001098545.pdfb25655b825bc752409a821b130d008ffMD5110183/1978022019-08-10 02:32:02.956609oai:www.lume.ufrgs.br:10183/197802Repositório de PublicaçõesPUBhttps://lume.ufrgs.br/oai/requestopendoar:2019-08-10T05:32:02Repositório Institucional da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS)false |
dc.title.pt_BR.fl_str_mv |
Análise de viabilidade de uma nova topologia para conversores A/D do tipo SAR |
title |
Análise de viabilidade de uma nova topologia para conversores A/D do tipo SAR |
spellingShingle |
Análise de viabilidade de uma nova topologia para conversores A/D do tipo SAR Costa, Gabriel Bertaluci da Conversor analogico/digital Aproximações sucessivas Analog to digital converters Successive approximation register Cyclic converters Charge redistribution Voltage doubler |
title_short |
Análise de viabilidade de uma nova topologia para conversores A/D do tipo SAR |
title_full |
Análise de viabilidade de uma nova topologia para conversores A/D do tipo SAR |
title_fullStr |
Análise de viabilidade de uma nova topologia para conversores A/D do tipo SAR |
title_full_unstemmed |
Análise de viabilidade de uma nova topologia para conversores A/D do tipo SAR |
title_sort |
Análise de viabilidade de uma nova topologia para conversores A/D do tipo SAR |
author |
Costa, Gabriel Bertaluci da |
author_facet |
Costa, Gabriel Bertaluci da |
author_role |
author |
dc.contributor.author.fl_str_mv |
Costa, Gabriel Bertaluci da |
dc.contributor.advisor1.fl_str_mv |
Balen, Tiago Roberto |
contributor_str_mv |
Balen, Tiago Roberto |
dc.subject.por.fl_str_mv |
Conversor analogico/digital Aproximações sucessivas |
topic |
Conversor analogico/digital Aproximações sucessivas Analog to digital converters Successive approximation register Cyclic converters Charge redistribution Voltage doubler |
dc.subject.eng.fl_str_mv |
Analog to digital converters Successive approximation register Cyclic converters Charge redistribution Voltage doubler |
description |
Os conversores analógicos-digitais por aproximações sucessivas (SAR ADC) do tipo redistribuição de carga são amplamente utilizados em diversas aplicações, principalmente nas que exigem um baixo consumo de área e energia. De forma a tentar melhorar a aplicação destes conversores, se faz necessário o estudo e desenvolvimento de novas tecnologias e topologias. Este trabalho apresenta o desenvolvimento, simulação e análise de viabilidade de uma nova topologia para um conversor analógico-digital por aproximações sucessivas. Esta topologia visa reduzir a área ocupada pelo banco de capacitores quando comparada à do conversor convencional. Através da utilização da parte analógica de um conversor SAR de 1 bit, realiza-se a conversão e após cada comparação, ajusta-se a tensão residual. Para o ajuste da tensão utiliza-se um dobrador de tensão com capacitores de mesmo tamanho da capacitância unitária do circuito do conversor. Após o ajuste da tensão residual a mesma realimenta o circuito inicial para realizar a conversão do próximo bit. |
publishDate |
2019 |
dc.date.accessioned.fl_str_mv |
2019-08-09T02:31:13Z |
dc.date.issued.fl_str_mv |
2019 |
dc.type.status.fl_str_mv |
info:eu-repo/semantics/publishedVersion |
dc.type.driver.fl_str_mv |
info:eu-repo/semantics/bachelorThesis |
format |
bachelorThesis |
status_str |
publishedVersion |
dc.identifier.uri.fl_str_mv |
http://hdl.handle.net/10183/197802 |
dc.identifier.nrb.pt_BR.fl_str_mv |
001098545 |
url |
http://hdl.handle.net/10183/197802 |
identifier_str_mv |
001098545 |
dc.language.iso.fl_str_mv |
por |
language |
por |
dc.rights.driver.fl_str_mv |
info:eu-repo/semantics/openAccess |
eu_rights_str_mv |
openAccess |
dc.format.none.fl_str_mv |
application/pdf |
dc.source.none.fl_str_mv |
reponame:Repositório Institucional da UFRGS instname:Universidade Federal do Rio Grande do Sul (UFRGS) instacron:UFRGS |
instname_str |
Universidade Federal do Rio Grande do Sul (UFRGS) |
instacron_str |
UFRGS |
institution |
UFRGS |
reponame_str |
Repositório Institucional da UFRGS |
collection |
Repositório Institucional da UFRGS |
bitstream.url.fl_str_mv |
http://www.lume.ufrgs.br/bitstream/10183/197802/2/001098545.pdf.txt http://www.lume.ufrgs.br/bitstream/10183/197802/1/001098545.pdf |
bitstream.checksum.fl_str_mv |
5fce017605d68821246bb4d63ad78b1d b25655b825bc752409a821b130d008ff |
bitstream.checksumAlgorithm.fl_str_mv |
MD5 MD5 |
repository.name.fl_str_mv |
Repositório Institucional da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS) |
repository.mail.fl_str_mv |
|
_version_ |
1815447246535131136 |