Implementação de redes neuronais
Autor(a) principal: | |
---|---|
Data de Publicação: | 1991 |
Tipo de documento: | Relatório |
Idioma: | por |
Título da fonte: | Repositório Institucional da UFRJ |
Texto Completo: | http://hdl.handle.net/11422/1551 |
Resumo: | The first neural networks have been simulated on sequential computers. As neural networks with some practical importance have hundreds of neurons, the simulation time has become a difficult barrier for the researchers. To avoid this problem, some researchers began to simulate on existing parallel computers. Other researchers chose to develop a specialized hardware, the NEURO-COMPUTERS, that can be eletronic or eletro-optic. The eletronic implementation can use commercial or special chips, the NEURAL-CHIPS, and have digital or analog implementation. The eletro-optic implementation is called OPTICAL NEURAL-COMPUTERS. This work discribes four implementations for neural networks: analog neural-computer, digital neural-computer, optical neural-computer, and simulation on a parallel computer. |
id |
UFRJ_19dcf9b527ec579fc43bac30b2dacfc0 |
---|---|
oai_identifier_str |
oai:pantheon.ufrj.br:11422/1551 |
network_acronym_str |
UFRJ |
network_name_str |
Repositório Institucional da UFRJ |
repository_id_str |
|
spelling |
Implementação de redes neuronaisRedes neuronais (Computadores)CNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAOThe first neural networks have been simulated on sequential computers. As neural networks with some practical importance have hundreds of neurons, the simulation time has become a difficult barrier for the researchers. To avoid this problem, some researchers began to simulate on existing parallel computers. Other researchers chose to develop a specialized hardware, the NEURO-COMPUTERS, that can be eletronic or eletro-optic. The eletronic implementation can use commercial or special chips, the NEURAL-CHIPS, and have digital or analog implementation. The eletro-optic implementation is called OPTICAL NEURAL-COMPUTERS. This work discribes four implementations for neural networks: analog neural-computer, digital neural-computer, optical neural-computer, and simulation on a parallel computer.As primeiras redes neuronais tinham seu funcionamento simulado em computadores sequenciais. Como redes neuronais com algum significado prático precisam de centenas de neurônios, os pesquisadores logo se depararam com uma barreira intransponível, o tempo de simulação. Para contornar o problema da simulação, alguns pesquisadores passaram a utilizar os processadores paralelos existentes. Outra linha de pesquisadores optou por desenvolver hardware especializado, os chamados NEURO-COMPUTADORES, que podem ser eletrônicos ou eletro-óticos. As implementações eletrônicas utilizam circuitos integrados comerciais e/ou circuitos especialmente projetados, os chamados NEURO-CHIPS. As versões eletrônicas podem ainda ser analógicas ou digitais. As implementações eletro-óticas de neuro-computadores criam os chamados NEURO-COMPUTADORES ÓTICOS. Esse trabalho descreve quatro implementações feitas para redes neuronais: neuro-computador analógico, neuro-computador digital, neuro-computador ótico, e simulação em computador paralelo.BrasilInstituto Tércio Pacitti de Aplicações e Pesquisas Computacionais2017-03-14T14:51:45Z2023-12-21T03:02:48Z1991-03-31info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/reportAZEVEDO, M. H. C. Implementação de redes neuronais. Rio de Janeiro: NCE, UFRJ, 1991. 31 p. (Relatório Técnico, 03/91)http://hdl.handle.net/11422/1551porRelatório Técnico NCEAzevedo, Moacyr Henrique Cruz deinfo:eu-repo/semantics/openAccessreponame:Repositório Institucional da UFRJinstname:Universidade Federal do Rio de Janeiro (UFRJ)instacron:UFRJ2023-12-21T03:02:48Zoai:pantheon.ufrj.br:11422/1551Repositório InstitucionalPUBhttp://www.pantheon.ufrj.br/oai/requestpantheon@sibi.ufrj.bropendoar:2023-12-21T03:02:48Repositório Institucional da UFRJ - Universidade Federal do Rio de Janeiro (UFRJ)false |
dc.title.none.fl_str_mv |
Implementação de redes neuronais |
title |
Implementação de redes neuronais |
spellingShingle |
Implementação de redes neuronais Azevedo, Moacyr Henrique Cruz de Redes neuronais (Computadores) CNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAO |
title_short |
Implementação de redes neuronais |
title_full |
Implementação de redes neuronais |
title_fullStr |
Implementação de redes neuronais |
title_full_unstemmed |
Implementação de redes neuronais |
title_sort |
Implementação de redes neuronais |
author |
Azevedo, Moacyr Henrique Cruz de |
author_facet |
Azevedo, Moacyr Henrique Cruz de |
author_role |
author |
dc.contributor.author.fl_str_mv |
Azevedo, Moacyr Henrique Cruz de |
dc.subject.por.fl_str_mv |
Redes neuronais (Computadores) CNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAO |
topic |
Redes neuronais (Computadores) CNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAO |
description |
The first neural networks have been simulated on sequential computers. As neural networks with some practical importance have hundreds of neurons, the simulation time has become a difficult barrier for the researchers. To avoid this problem, some researchers began to simulate on existing parallel computers. Other researchers chose to develop a specialized hardware, the NEURO-COMPUTERS, that can be eletronic or eletro-optic. The eletronic implementation can use commercial or special chips, the NEURAL-CHIPS, and have digital or analog implementation. The eletro-optic implementation is called OPTICAL NEURAL-COMPUTERS. This work discribes four implementations for neural networks: analog neural-computer, digital neural-computer, optical neural-computer, and simulation on a parallel computer. |
publishDate |
1991 |
dc.date.none.fl_str_mv |
1991-03-31 2017-03-14T14:51:45Z 2023-12-21T03:02:48Z |
dc.type.status.fl_str_mv |
info:eu-repo/semantics/publishedVersion |
dc.type.driver.fl_str_mv |
info:eu-repo/semantics/report |
format |
report |
status_str |
publishedVersion |
dc.identifier.uri.fl_str_mv |
AZEVEDO, M. H. C. Implementação de redes neuronais. Rio de Janeiro: NCE, UFRJ, 1991. 31 p. (Relatório Técnico, 03/91) http://hdl.handle.net/11422/1551 |
identifier_str_mv |
AZEVEDO, M. H. C. Implementação de redes neuronais. Rio de Janeiro: NCE, UFRJ, 1991. 31 p. (Relatório Técnico, 03/91) |
url |
http://hdl.handle.net/11422/1551 |
dc.language.iso.fl_str_mv |
por |
language |
por |
dc.relation.none.fl_str_mv |
Relatório Técnico NCE |
dc.rights.driver.fl_str_mv |
info:eu-repo/semantics/openAccess |
eu_rights_str_mv |
openAccess |
dc.publisher.none.fl_str_mv |
Brasil Instituto Tércio Pacitti de Aplicações e Pesquisas Computacionais |
publisher.none.fl_str_mv |
Brasil Instituto Tércio Pacitti de Aplicações e Pesquisas Computacionais |
dc.source.none.fl_str_mv |
reponame:Repositório Institucional da UFRJ instname:Universidade Federal do Rio de Janeiro (UFRJ) instacron:UFRJ |
instname_str |
Universidade Federal do Rio de Janeiro (UFRJ) |
instacron_str |
UFRJ |
institution |
UFRJ |
reponame_str |
Repositório Institucional da UFRJ |
collection |
Repositório Institucional da UFRJ |
repository.name.fl_str_mv |
Repositório Institucional da UFRJ - Universidade Federal do Rio de Janeiro (UFRJ) |
repository.mail.fl_str_mv |
pantheon@sibi.ufrj.br |
_version_ |
1815455962477101056 |