Avaliação de uma alternativa de implementação para um microprocessador SPARC

Detalhes bibliográficos
Autor(a) principal: Silva, Gabriel Pereira da
Data de Publicação: 1991
Outros Autores: Aude, Júlio Salek
Tipo de documento: Relatório
Idioma: por
Título da fonte: Repositório Institucional da UFRJ
Texto Completo: http://hdl.handle.net/11422/1547
Resumo: The NCE/UFRJ is currently developing a high performance shared memory multiprocessor system called MULTIPLUS. Its proposal is to obtain a parallel high performance system wlth the use of RISC microprocessors coupled to floating point units. One of the goals of this project is to develop a RISC microprocessor compatible with the chosen one: the SPARC. This works evaluates some options for the implementation of this compatible architecture. Because SPARC is an open architecture, it is possible to have dIfferent implementations, while keeping binary compatibility. This article evaluates processors throughput in many configurations, simulation results are shown and analyzed, and an implementation for the architecture is proposed.
id UFRJ_1e7f3430da9b891a6a21b2294a26510c
oai_identifier_str oai:pantheon.ufrj.br:11422/1547
network_acronym_str UFRJ
network_name_str Repositório Institucional da UFRJ
repository_id_str
spelling Avaliação de uma alternativa de implementação para um microprocessador SPARCMultiprocessador MULTIPLUSArquitetura SPARCMultiplus multiprocessorCNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAOThe NCE/UFRJ is currently developing a high performance shared memory multiprocessor system called MULTIPLUS. Its proposal is to obtain a parallel high performance system wlth the use of RISC microprocessors coupled to floating point units. One of the goals of this project is to develop a RISC microprocessor compatible with the chosen one: the SPARC. This works evaluates some options for the implementation of this compatible architecture. Because SPARC is an open architecture, it is possible to have dIfferent implementations, while keeping binary compatibility. This article evaluates processors throughput in many configurations, simulation results are shown and analyzed, and an implementation for the architecture is proposed.O NCE/UFRJ desenvolve atualmente um sistema multiprocessador com memória global compartilhada, o projeto MULTIPLUS. Sua proposta é obter um sistema paralelo de alto desempenho com o uso de microprocessadores RISC acoplados a unidades aritméticas de ponto flutuante. Um dos objetivos deste projeto é o desenvolvimento de um microprocessador RISC compatível com o microprocessador utilizado: o SPARC. Este trabalho estuda algumas opções para implementação desta arquitetura compatível. Por ser uma arquitetura aberta, o SPARC permite a elaboração de implementações distintas, sem perder a compatibilidade binária. Este artigo avalia o desempenho do processador em várias configurações, os resultados destas simulações são apresentados e avaliados, e uma proposta de Implementação para a arquitetura é apresentada.BrasilInstituto Tércio Pacitti de Aplicações e Pesquisas Computacionais2017-03-14T13:16:56Z2023-12-21T03:02:48Z1991-11-30info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/reportSILVA, G. P. ; AUDE, J. S. Avaliação de uma alternativa de implementação para um microprocessador SPARC. Rio de Janeiro: NCE, UFRJ, 1991. 14 p. (Relatório Técnico, 19/91)http://hdl.handle.net/11422/1547porRelatório Técnico NCESilva, Gabriel Pereira daAude, Júlio Salekinfo:eu-repo/semantics/openAccessreponame:Repositório Institucional da UFRJinstname:Universidade Federal do Rio de Janeiro (UFRJ)instacron:UFRJ2023-12-21T03:02:48Zoai:pantheon.ufrj.br:11422/1547Repositório InstitucionalPUBhttp://www.pantheon.ufrj.br/oai/requestpantheon@sibi.ufrj.bropendoar:2023-12-21T03:02:48Repositório Institucional da UFRJ - Universidade Federal do Rio de Janeiro (UFRJ)false
dc.title.none.fl_str_mv Avaliação de uma alternativa de implementação para um microprocessador SPARC
title Avaliação de uma alternativa de implementação para um microprocessador SPARC
spellingShingle Avaliação de uma alternativa de implementação para um microprocessador SPARC
Silva, Gabriel Pereira da
Multiprocessador MULTIPLUS
Arquitetura SPARC
Multiplus multiprocessor
CNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAO
title_short Avaliação de uma alternativa de implementação para um microprocessador SPARC
title_full Avaliação de uma alternativa de implementação para um microprocessador SPARC
title_fullStr Avaliação de uma alternativa de implementação para um microprocessador SPARC
title_full_unstemmed Avaliação de uma alternativa de implementação para um microprocessador SPARC
title_sort Avaliação de uma alternativa de implementação para um microprocessador SPARC
author Silva, Gabriel Pereira da
author_facet Silva, Gabriel Pereira da
Aude, Júlio Salek
author_role author
author2 Aude, Júlio Salek
author2_role author
dc.contributor.author.fl_str_mv Silva, Gabriel Pereira da
Aude, Júlio Salek
dc.subject.por.fl_str_mv Multiprocessador MULTIPLUS
Arquitetura SPARC
Multiplus multiprocessor
CNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAO
topic Multiprocessador MULTIPLUS
Arquitetura SPARC
Multiplus multiprocessor
CNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAO
description The NCE/UFRJ is currently developing a high performance shared memory multiprocessor system called MULTIPLUS. Its proposal is to obtain a parallel high performance system wlth the use of RISC microprocessors coupled to floating point units. One of the goals of this project is to develop a RISC microprocessor compatible with the chosen one: the SPARC. This works evaluates some options for the implementation of this compatible architecture. Because SPARC is an open architecture, it is possible to have dIfferent implementations, while keeping binary compatibility. This article evaluates processors throughput in many configurations, simulation results are shown and analyzed, and an implementation for the architecture is proposed.
publishDate 1991
dc.date.none.fl_str_mv 1991-11-30
2017-03-14T13:16:56Z
2023-12-21T03:02:48Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/report
format report
status_str publishedVersion
dc.identifier.uri.fl_str_mv SILVA, G. P. ; AUDE, J. S. Avaliação de uma alternativa de implementação para um microprocessador SPARC. Rio de Janeiro: NCE, UFRJ, 1991. 14 p. (Relatório Técnico, 19/91)
http://hdl.handle.net/11422/1547
identifier_str_mv SILVA, G. P. ; AUDE, J. S. Avaliação de uma alternativa de implementação para um microprocessador SPARC. Rio de Janeiro: NCE, UFRJ, 1991. 14 p. (Relatório Técnico, 19/91)
url http://hdl.handle.net/11422/1547
dc.language.iso.fl_str_mv por
language por
dc.relation.none.fl_str_mv Relatório Técnico NCE
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.publisher.none.fl_str_mv Brasil
Instituto Tércio Pacitti de Aplicações e Pesquisas Computacionais
publisher.none.fl_str_mv Brasil
Instituto Tércio Pacitti de Aplicações e Pesquisas Computacionais
dc.source.none.fl_str_mv reponame:Repositório Institucional da UFRJ
instname:Universidade Federal do Rio de Janeiro (UFRJ)
instacron:UFRJ
instname_str Universidade Federal do Rio de Janeiro (UFRJ)
instacron_str UFRJ
institution UFRJ
reponame_str Repositório Institucional da UFRJ
collection Repositório Institucional da UFRJ
repository.name.fl_str_mv Repositório Institucional da UFRJ - Universidade Federal do Rio de Janeiro (UFRJ)
repository.mail.fl_str_mv pantheon@sibi.ufrj.br
_version_ 1815455962479198208