Projeto de circuitos integrados em VLSI
Autor(a) principal: | |
---|---|
Data de Publicação: | 1982 |
Outros Autores: | , |
Tipo de documento: | Relatório |
Idioma: | por |
Título da fonte: | Repositório Institucional da UFRJ |
Texto Completo: | http://hdl.handle.net/11422/1450 |
Resumo: | Este relatório técnico visa divulgar o trabalho que o NCE vem desenvolvendo na área de projetos de sistemas digitais em VLSI. Apresenta um conjunto de ferramentas de Hardware e Software já implementados para auxiliar na confecção de circuitos integrados e o primeiro projeto realizado, empregando-se estas ferramentas, qual seja, a lógica de acesso a uma rede local em anel. |
id |
UFRJ_e19c3e3ed64df20f202f98ffc3712b34 |
---|---|
oai_identifier_str |
oai:pantheon.ufrj.br:11422/1450 |
network_acronym_str |
UFRJ |
network_name_str |
Repositório Institucional da UFRJ |
repository_id_str |
|
spelling |
Silva Filho, Ysmar Vianna eFaller, NewtonSchmitz, Eber Assis2017-02-17T11:23:35Z2023-11-30T03:01:55Z1982-12-31SILVA FILHO, Y. V. ; FALLER, N. ; SCHMITZ, E. A. Projeto de circuitos integrados em VLSI. Rio de Janeiro: NCE, UFRJ, 1982. 22 p. (Relatório Técnico, 03/82)http://hdl.handle.net/11422/1450Este relatório técnico visa divulgar o trabalho que o NCE vem desenvolvendo na área de projetos de sistemas digitais em VLSI. Apresenta um conjunto de ferramentas de Hardware e Software já implementados para auxiliar na confecção de circuitos integrados e o primeiro projeto realizado, empregando-se estas ferramentas, qual seja, a lógica de acesso a uma rede local em anel.This technical report presents the work presently being done in NCE in the field of VLSI design of digital systems. It describes the set of Hardware and Software tools implemented to help in the design of integrated circuits and the first design being done, using these tools, namely, the acces logic of a local ring network.Submitted by Elaine Almeida (elaine.almeida@nce.ufrj.br) on 2017-02-17T11:23:35Z No. of bitstreams: 1 03-82.pdf: 1443982 bytes, checksum: fe65abf9e4de0306a982b1626ba06218 (MD5)Made available in DSpace on 2017-02-17T11:23:35Z (GMT). No. of bitstreams: 1 03-82.pdf: 1443982 bytes, checksum: fe65abf9e4de0306a982b1626ba06218 (MD5) Previous issue date: 1982-12-31porRelatório Técnico NCECNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAOCircuitos integradosVLSI (Integração em larga escala)Projeto de circuitos integrados em VLSIinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/report0382abertoBrasilInstituto Tércio Pacitti de Aplicações e Pesquisas Computacionaisinfo:eu-repo/semantics/openAccessreponame:Repositório Institucional da UFRJinstname:Universidade Federal do Rio de Janeiro (UFRJ)instacron:UFRJORIGINAL03-82.pdf03-82.pdfapplication/pdf1443982http://pantheon.ufrj.br:80/bitstream/11422/1450/1/03-82.pdffe65abf9e4de0306a982b1626ba06218MD51LICENSElicense.txtlicense.txttext/plain; charset=utf-81853http://pantheon.ufrj.br:80/bitstream/11422/1450/2/license.txtdd32849f2bfb22da963c3aac6e26e255MD52TEXT03-82.pdf.txt03-82.pdf.txtExtracted texttext/plain16546http://pantheon.ufrj.br:80/bitstream/11422/1450/3/03-82.pdf.txt354ff42ba45330a1d35e650ed6a33905MD5311422/14502023-11-30 00:01:55.52oai:pantheon.ufrj.br:11422/1450TElDRU7Dh0EgTsODTy1FWENMVVNJVkEgREUgRElTVFJJQlVJw4fDg08KCkFvIGFzc2luYXIgZSBlbnRyZWdhciBlc3RhIGxpY2Vuw6dhLCB2b2PDqihzKSBvKHMpIGF1dG9yKGVzKSBvdSBwcm9wcmlldMOhcmlvKHMpIGRvcyBkaXJlaXRvcyBhdXRvcmFpcyBjb25jZWRlKG0pIGFvIFJlcG9zaXTDs3JpbyBQYW50aGVvbiBkYSBVbml2ZXJzaWRhZGUgRmVkZXJhbCBkbyBSaW8gZGUgSmFuZWlybyAoVUZSSikgbyBkaXJlaXRvIG7Do28gLSBleGNsdXNpdm8gZGUgcmVwcm9kdXppciwgY29udmVydGVyIChjb21vIGRlZmluaWRvIGFiYWl4byksIGUvb3UgZGlzdHJpYnVpciBvIGRvY3VtZW50byBlbnRyZWd1ZSAoaW5jbHVpbmRvIG8gcmVzdW1vKSBlbSB0b2RvIG8gbXVuZG8sIGVtIGZvcm1hdG8gZWxldHLDtG5pY28gZSBlbSBxdWFscXVlciBtZWlvLCBpbmNsdWluZG8sIG1hcyBuw6NvIGxpbWl0YWRvIGEgw6F1ZGlvIGUvb3UgdsOtZGVvLgoKVm9jw6ogY29uY29yZGEgcXVlIGEgVUZSSiBwb2RlLCBzZW0gYWx0ZXJhciBvIGNvbnRlw7pkbywgdHJhZHV6aXIgYSBhcHJlc2VudGHDp8OjbyBkZSBxdWFscXVlciBtZWlvIG91IGZvcm1hdG8gY29tIGEgZmluYWxpZGFkZSBkZSBwcmVzZXJ2YcOnw6NvLgoKVm9jw6ogdGFtYsOpbSBjb25jb3JkYSBxdWUgYSBVRlJKIHBvZGUgbWFudGVyIG1haXMgZGUgdW1hIGPDs3BpYSBkZXNzYSBzdWJtaXNzw6NvIHBhcmEgZmlucyBkZSBzZWd1cmFuw6dhLCBiYWNrLXVwIGUgcHJlc2VydmHDp8OjbyBkaWdpdGFsLgoKRGVjbGFyYSBxdWUgbyBkb2N1bWVudG8gZW50cmVndWUgw6kgc2V1IHRyYWJhbGhvIG9yaWdpbmFsLCBlIHF1ZSB2b2PDqiB0ZW0gbyBkaXJlaXRvIGRlIGNvbmNlZGVyIG9zIGRpcmVpdG9zIGNvbnRpZG9zIG5lc3RhIGxpY2Vuw6dhLiBWb2PDqiB0YW1iw6ltIGRlY2xhcmEgcXVlIGEgc3VhIGFwcmVzZW50YcOnw6NvLCBjb20gbyBtZWxob3IgZGUgc2V1cyBjb25oZWNpbWVudG9zLCBuw6NvIGluZnJpbmdpIGRpcmVpdG9zIGF1dG9yYWlzIGRlIHRlcmNlaXJvcy4KClNlIG8gZG9jdW1lbnRvIGVudHJlZ3VlIGNvbnTDqW0gbWF0ZXJpYWwgZG8gcXVhbCB2b2PDqiBuw6NvIHRlbSBkaXJlaXRvcyBkZSBhdXRvciwgZGVjbGFyYSBxdWUgb2J0ZXZlIGEgcGVybWlzc8OjbyBpcnJlc3RyaXRhIGRvIGRldGVudG9yIGRvcyBkaXJlaXRvcyBhdXRvcmFpcyBlIGNvbmNlZGUgYSBVRlJKIG9zIGRpcmVpdG9zIHJlcXVlcmlkb3MgcG9yIGVzdGEgbGljZW7Dp2EsIGUgcXVlIGVzc2UgbWF0ZXJpYWwgZGUgcHJvcHJpZWRhZGUgZGUgdGVyY2Vpcm9zIGVzdMOhIGNsYXJhbWVudGUgaWRlbnRpZmljYWRvIGUgcmVjb25oZWNpZG8gbm8gdGV4dG8gb3UgY29udGXDumRvIGRhIHN1Ym1pc3PDo28uCgpTZSBvIGRvY3VtZW50byBlbnRyZWd1ZSDDqSBiYXNlYWRvIGVtIHRyYWJhbGhvIHF1ZSBmb2ksIG91IHRlbSBzaWRvIHBhdHJvY2luYWRvIG91IGFwb2lhZG8gcG9yIHVtYSBhZ8OqbmNpYSBvdSBvdXRybyhzKSBvcmdhbmlzbW8ocykgcXVlIG7Do28gYSBVRlJKLCB2b2PDqiBkZWNsYXJhIHF1ZSBjdW1wcml1IHF1YWxxdWVyIGRpcmVpdG8gZGUgUkVWSVPDg08gb3UgZGUgb3V0cmFzIG9icmlnYcOnw7VlcyByZXF1ZXJpZGFzIHBvciBjb250cmF0byBvdSBhY29yZG8uCgpBIFVGUkogaXLDoSBpZGVudGlmaWNhciBjbGFyYW1lbnRlIG8ocykgc2V1KHMpIG5vbWUocykgY29tbyBhdXRvcihlcykgb3UgcHJvcHJpZXTDoXJpbyhzKSBkYSBzdWJtaXNzw6NvLCBlIG7Do28gZmFyw6EgcXVhbHF1ZXIgYWx0ZXJhw6fDo28sIHBhcmEgYWzDqW0gZGFzIHBlcm1pdGlkYXMgcG9yIGVzdGEgbGljZW7Dp2EsIG5vIGF0byBkZSBzdWJtaXNzw6NvLgo=Repositório de PublicaçõesPUBhttp://www.pantheon.ufrj.br/oai/requestopendoar:2023-11-30T03:01:55Repositório Institucional da UFRJ - Universidade Federal do Rio de Janeiro (UFRJ)false |
dc.title.pt_BR.fl_str_mv |
Projeto de circuitos integrados em VLSI |
title |
Projeto de circuitos integrados em VLSI |
spellingShingle |
Projeto de circuitos integrados em VLSI Silva Filho, Ysmar Vianna e CNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAO Circuitos integrados VLSI (Integração em larga escala) |
title_short |
Projeto de circuitos integrados em VLSI |
title_full |
Projeto de circuitos integrados em VLSI |
title_fullStr |
Projeto de circuitos integrados em VLSI |
title_full_unstemmed |
Projeto de circuitos integrados em VLSI |
title_sort |
Projeto de circuitos integrados em VLSI |
author |
Silva Filho, Ysmar Vianna e |
author_facet |
Silva Filho, Ysmar Vianna e Faller, Newton Schmitz, Eber Assis |
author_role |
author |
author2 |
Faller, Newton Schmitz, Eber Assis |
author2_role |
author author |
dc.contributor.author.fl_str_mv |
Silva Filho, Ysmar Vianna e Faller, Newton Schmitz, Eber Assis |
dc.subject.cnpq.fl_str_mv |
CNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAO |
topic |
CNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAO Circuitos integrados VLSI (Integração em larga escala) |
dc.subject.por.fl_str_mv |
Circuitos integrados VLSI (Integração em larga escala) |
description |
Este relatório técnico visa divulgar o trabalho que o NCE vem desenvolvendo na área de projetos de sistemas digitais em VLSI. Apresenta um conjunto de ferramentas de Hardware e Software já implementados para auxiliar na confecção de circuitos integrados e o primeiro projeto realizado, empregando-se estas ferramentas, qual seja, a lógica de acesso a uma rede local em anel. |
publishDate |
1982 |
dc.date.issued.fl_str_mv |
1982-12-31 |
dc.date.accessioned.fl_str_mv |
2017-02-17T11:23:35Z |
dc.date.available.fl_str_mv |
2023-11-30T03:01:55Z |
dc.type.status.fl_str_mv |
info:eu-repo/semantics/publishedVersion |
dc.type.driver.fl_str_mv |
info:eu-repo/semantics/report |
format |
report |
status_str |
publishedVersion |
dc.identifier.citation.fl_str_mv |
SILVA FILHO, Y. V. ; FALLER, N. ; SCHMITZ, E. A. Projeto de circuitos integrados em VLSI. Rio de Janeiro: NCE, UFRJ, 1982. 22 p. (Relatório Técnico, 03/82) |
dc.identifier.uri.fl_str_mv |
http://hdl.handle.net/11422/1450 |
identifier_str_mv |
SILVA FILHO, Y. V. ; FALLER, N. ; SCHMITZ, E. A. Projeto de circuitos integrados em VLSI. Rio de Janeiro: NCE, UFRJ, 1982. 22 p. (Relatório Técnico, 03/82) |
url |
http://hdl.handle.net/11422/1450 |
dc.language.iso.fl_str_mv |
por |
language |
por |
dc.relation.ispartof.pt_BR.fl_str_mv |
Relatório Técnico NCE |
dc.rights.driver.fl_str_mv |
info:eu-repo/semantics/openAccess |
eu_rights_str_mv |
openAccess |
dc.publisher.country.fl_str_mv |
Brasil |
dc.publisher.department.fl_str_mv |
Instituto Tércio Pacitti de Aplicações e Pesquisas Computacionais |
dc.source.none.fl_str_mv |
reponame:Repositório Institucional da UFRJ instname:Universidade Federal do Rio de Janeiro (UFRJ) instacron:UFRJ |
instname_str |
Universidade Federal do Rio de Janeiro (UFRJ) |
instacron_str |
UFRJ |
institution |
UFRJ |
reponame_str |
Repositório Institucional da UFRJ |
collection |
Repositório Institucional da UFRJ |
bitstream.url.fl_str_mv |
http://pantheon.ufrj.br:80/bitstream/11422/1450/1/03-82.pdf http://pantheon.ufrj.br:80/bitstream/11422/1450/2/license.txt http://pantheon.ufrj.br:80/bitstream/11422/1450/3/03-82.pdf.txt |
bitstream.checksum.fl_str_mv |
fe65abf9e4de0306a982b1626ba06218 dd32849f2bfb22da963c3aac6e26e255 354ff42ba45330a1d35e650ed6a33905 |
bitstream.checksumAlgorithm.fl_str_mv |
MD5 MD5 MD5 |
repository.name.fl_str_mv |
Repositório Institucional da UFRJ - Universidade Federal do Rio de Janeiro (UFRJ) |
repository.mail.fl_str_mv |
|
_version_ |
1784097081640615936 |