Projeto de um circuito divisor de frequência de ultra-baixo consumo de potência

Detalhes bibliográficos
Autor(a) principal: Giusti, Gustavo Buchweitz
Data de Publicação: 2013
Tipo de documento: Dissertação
Idioma: por
Título da fonte: Repositório Institucional da UFSC
Texto Completo: http://repositorio.ufsc.br/handle/123456789/103210
Resumo: Dissertação (mestrado) - Universidade Federal de Santa Catarina, Centro Tecnológico. Programa de Pós-graduação em Engenharia Elétrica
id UFSC_f8647b299a292664c3ffab10a7a95ad9
oai_identifier_str oai:repositorio.ufsc.br:123456789/103210
network_acronym_str UFSC
network_name_str Repositório Institucional da UFSC
repository_id_str 2373
spelling Projeto de um circuito divisor de frequência de ultra-baixo consumo de potênciaEngenharia eletricaCircuitos integradosEnergiaConsumoDissertação (mestrado) - Universidade Federal de Santa Catarina, Centro Tecnológico. Programa de Pós-graduação em Engenharia ElétricaEsta dissertação apresenta o projeto de um circuito Prescaler Dual-Modulus 8/9 (PDM), projetado para a tecnologia TSMC 0.18um, cujo interesse principal é o ultra-baixo consumo de potência. Serão apresentadas duas propostas de PDM, uma com o total objetivo de se obter o menor consumo, e outra com uma proposta de se obter uma freqüência de funcionamento máximo, porém sem perder o compromisso com o baixo consumo. Esta segunda proposta de PDM deve-se ao fato de serem largamente usados em circuitos PLL, onde se exige aplicações em freqüências mais elevadas. O regime de funcionamento dos transistores é de inversão fraca. Operando neste regime, se tornam muito susceptíveis a quaisquer variações dos parâmetros tecnológicos, tanto intrachip quanto interchip. Como solução, é realizado um estudo de três topologias de circuitos compensadores e proposta uma quarta topologia. Esta topologia proposta visa expandir a faixa de tensão de alimentação, a qual os transistores possam suportar sem que haja o risco de danificá-los. A compensação será feita através da técnica de polarização do substrato e do poço dos transistores, de modo que a tensão de polarização possa corrigir qualquer variação de Vt, Vdd ou até mesmo da temperatura. Foram utilizados simuladores de circuitos elétricos para obtenção dos resultados, e estes confirmaram os resultados satisfatórios dos projetos propostos. This dissertation presents the design of a Prescaler Dual-Modulus (PDM) circuit, designed for TSMC 0.18um technology, whose main interest is ultra-low power consumption. Two proposals for PDM's will be presented, one with the objective of obtaining ultra-low power consumption, and the other one with the aim of obtaining a higher maximum frequency, however without compromising the low power consumption. PDM circuits have a potencially wide use in PLL circuits, which demands appliance in high frequencies. The operation of the transistors is weak inversion. Operating in this regimen, they become very susceptible to any variations in the technological parameters, both intrachip and interchip. A solution, a study of three topologies of compensating circuits was carried out, and a fourth topology was proposed. This proposed topology aims at expanding the range of voltage supported by the transistors without a risk of damaging them. The compensation will be carried out through the technique of bulk bias of the transistors, in such a way the bias voltage can correct any variation in Vt, Vdd or even the temperature. Circuits simulators were used to obtain the results, and they were found to be very satisfactory.Galup-Montoro, CarlosUniversidade Federal de Santa CatarinaGiusti, Gustavo Buchweitz2013-07-16T03:26:10Z2013-07-16T03:26:10Z2013-07-16T03:26:10Zinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisxiii, 60 f.| il., grafs., tabs.application/pdf244813http://repositorio.ufsc.br/handle/123456789/103210porreponame:Repositório Institucional da UFSCinstname:Universidade Federal de Santa Catarina (UFSC)instacron:UFSCinfo:eu-repo/semantics/openAccess2013-07-16T03:26:10Zoai:repositorio.ufsc.br:123456789/103210Repositório InstitucionalPUBhttp://150.162.242.35/oai/requestopendoar:23732013-07-16T03:26:10Repositório Institucional da UFSC - Universidade Federal de Santa Catarina (UFSC)false
dc.title.none.fl_str_mv Projeto de um circuito divisor de frequência de ultra-baixo consumo de potência
title Projeto de um circuito divisor de frequência de ultra-baixo consumo de potência
spellingShingle Projeto de um circuito divisor de frequência de ultra-baixo consumo de potência
Giusti, Gustavo Buchweitz
Engenharia eletrica
Circuitos integrados
Energia
Consumo
title_short Projeto de um circuito divisor de frequência de ultra-baixo consumo de potência
title_full Projeto de um circuito divisor de frequência de ultra-baixo consumo de potência
title_fullStr Projeto de um circuito divisor de frequência de ultra-baixo consumo de potência
title_full_unstemmed Projeto de um circuito divisor de frequência de ultra-baixo consumo de potência
title_sort Projeto de um circuito divisor de frequência de ultra-baixo consumo de potência
author Giusti, Gustavo Buchweitz
author_facet Giusti, Gustavo Buchweitz
author_role author
dc.contributor.none.fl_str_mv Galup-Montoro, Carlos
Universidade Federal de Santa Catarina
dc.contributor.author.fl_str_mv Giusti, Gustavo Buchweitz
dc.subject.por.fl_str_mv Engenharia eletrica
Circuitos integrados
Energia
Consumo
topic Engenharia eletrica
Circuitos integrados
Energia
Consumo
description Dissertação (mestrado) - Universidade Federal de Santa Catarina, Centro Tecnológico. Programa de Pós-graduação em Engenharia Elétrica
publishDate 2013
dc.date.none.fl_str_mv 2013-07-16T03:26:10Z
2013-07-16T03:26:10Z
2013-07-16T03:26:10Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv 244813
http://repositorio.ufsc.br/handle/123456789/103210
identifier_str_mv 244813
url http://repositorio.ufsc.br/handle/123456789/103210
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv xiii, 60 f.| il., grafs., tabs.
application/pdf
dc.source.none.fl_str_mv reponame:Repositório Institucional da UFSC
instname:Universidade Federal de Santa Catarina (UFSC)
instacron:UFSC
instname_str Universidade Federal de Santa Catarina (UFSC)
instacron_str UFSC
institution UFSC
reponame_str Repositório Institucional da UFSC
collection Repositório Institucional da UFSC
repository.name.fl_str_mv Repositório Institucional da UFSC - Universidade Federal de Santa Catarina (UFSC)
repository.mail.fl_str_mv
_version_ 1808652179902300160