Uma proposta de arquitetura de pilha de comunicação em rede com um número reduzido de camadas

Detalhes bibliográficos
Autor(a) principal: Freitas, Josué Paulo José de
Data de Publicação: 2009
Tipo de documento: Dissertação
Idioma: por
Título da fonte: Manancial - Repositório Digital da UFSM
dARK ID: ark:/26339/001300000141m
Texto Completo: http://repositorio.ufsm.br/handle/1/5353
Resumo: This work presents a network stack architecture proposal with a reduced number of layers. The reduction in number of layers aim to provided a simpler and efficient communication method to embedded systems by allowing the microprocessor, where usually application is implemented, run just application code and not running code related to network communication. The architetucture was implemented on and FPGA board and show, in average, throughput results around 27 times better in comparision with a network stack implemented in software and running over an embedded microprocessor.
id UFSM_50eb086b22375f22d625b417e795dc38
oai_identifier_str oai:repositorio.ufsm.br:1/5353
network_acronym_str UFSM
network_name_str Manancial - Repositório Digital da UFSM
repository_id_str
spelling Uma proposta de arquitetura de pilha de comunicação em rede com um número reduzido de camadasA novell network stack architecture with reduced number of layersPilha de comunicação em redeRede de computadoresLatênciaVazãoFPGANetwork stackComputer networkLatencyThroughputCNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAOThis work presents a network stack architecture proposal with a reduced number of layers. The reduction in number of layers aim to provided a simpler and efficient communication method to embedded systems by allowing the microprocessor, where usually application is implemented, run just application code and not running code related to network communication. The architetucture was implemented on and FPGA board and show, in average, throughput results around 27 times better in comparision with a network stack implemented in software and running over an embedded microprocessor.Este trabalho apresenta uma proposta arquitetura de pilha de comunicação em rede com número reduzido de camadas. A redução do número de camadas visa fornecer um método de comunicação simples e eficaz para sistemas embarcados permitindo que o microprocessador, onde geralmente a Camada de Aplicação é implementada, execute apenas código de aplicação isentando-se assim de tarefas de comunicação em rede. A arquitetura foi implementada em placa de desenvolvimento FPGA e apresentou, em média, vazão cerca de 27 vezes superior em comparação com uma pilha de comunicação implementada em software e executada sobre um microprocessador embarcado.Universidade Federal de Santa MariaBRCiência da ComputaçãoUFSMPrograma de Pós-Graduação em InformáticaMartins, João Baptista dos Santoshttp://lattes.cnpq.br/3158303689784382Santos, Rafael Ramos doshttp://lattes.cnpq.br/9490140425711272Nunes, Raul Cerettahttp://lattes.cnpq.br/7947423722511295Freitas, Josué Paulo José de2010-08-032010-08-032009-08-22info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisapplication/pdfapplication/pdfFREITAS, Josué Paulo José de. A novell network stack architecture with reduced number of layers. 2009. 79 f. Dissertação (Mestrado em Ciência da Computação) - Universidade Federal de Santa Maria, Santa Maria, 2009.http://repositorio.ufsm.br/handle/1/5353ark:/26339/001300000141mporinfo:eu-repo/semantics/openAccessreponame:Manancial - Repositório Digital da UFSMinstname:Universidade Federal de Santa Maria (UFSM)instacron:UFSM2023-04-24T17:44:57Zoai:repositorio.ufsm.br:1/5353Biblioteca Digital de Teses e Dissertaçõeshttps://repositorio.ufsm.br/ONGhttps://repositorio.ufsm.br/oai/requestatendimento.sib@ufsm.br||tedebc@gmail.comopendoar:2023-04-24T17:44:57Manancial - Repositório Digital da UFSM - Universidade Federal de Santa Maria (UFSM)false
dc.title.none.fl_str_mv Uma proposta de arquitetura de pilha de comunicação em rede com um número reduzido de camadas
A novell network stack architecture with reduced number of layers
title Uma proposta de arquitetura de pilha de comunicação em rede com um número reduzido de camadas
spellingShingle Uma proposta de arquitetura de pilha de comunicação em rede com um número reduzido de camadas
Freitas, Josué Paulo José de
Pilha de comunicação em rede
Rede de computadores
Latência
Vazão
FPGA
Network stack
Computer network
Latency
Throughput
CNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAO
title_short Uma proposta de arquitetura de pilha de comunicação em rede com um número reduzido de camadas
title_full Uma proposta de arquitetura de pilha de comunicação em rede com um número reduzido de camadas
title_fullStr Uma proposta de arquitetura de pilha de comunicação em rede com um número reduzido de camadas
title_full_unstemmed Uma proposta de arquitetura de pilha de comunicação em rede com um número reduzido de camadas
title_sort Uma proposta de arquitetura de pilha de comunicação em rede com um número reduzido de camadas
author Freitas, Josué Paulo José de
author_facet Freitas, Josué Paulo José de
author_role author
dc.contributor.none.fl_str_mv Martins, João Baptista dos Santos
http://lattes.cnpq.br/3158303689784382
Santos, Rafael Ramos dos
http://lattes.cnpq.br/9490140425711272
Nunes, Raul Ceretta
http://lattes.cnpq.br/7947423722511295
dc.contributor.author.fl_str_mv Freitas, Josué Paulo José de
dc.subject.por.fl_str_mv Pilha de comunicação em rede
Rede de computadores
Latência
Vazão
FPGA
Network stack
Computer network
Latency
Throughput
CNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAO
topic Pilha de comunicação em rede
Rede de computadores
Latência
Vazão
FPGA
Network stack
Computer network
Latency
Throughput
CNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAO
description This work presents a network stack architecture proposal with a reduced number of layers. The reduction in number of layers aim to provided a simpler and efficient communication method to embedded systems by allowing the microprocessor, where usually application is implemented, run just application code and not running code related to network communication. The architetucture was implemented on and FPGA board and show, in average, throughput results around 27 times better in comparision with a network stack implemented in software and running over an embedded microprocessor.
publishDate 2009
dc.date.none.fl_str_mv 2009-08-22
2010-08-03
2010-08-03
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv FREITAS, Josué Paulo José de. A novell network stack architecture with reduced number of layers. 2009. 79 f. Dissertação (Mestrado em Ciência da Computação) - Universidade Federal de Santa Maria, Santa Maria, 2009.
http://repositorio.ufsm.br/handle/1/5353
dc.identifier.dark.fl_str_mv ark:/26339/001300000141m
identifier_str_mv FREITAS, Josué Paulo José de. A novell network stack architecture with reduced number of layers. 2009. 79 f. Dissertação (Mestrado em Ciência da Computação) - Universidade Federal de Santa Maria, Santa Maria, 2009.
ark:/26339/001300000141m
url http://repositorio.ufsm.br/handle/1/5353
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
application/pdf
dc.publisher.none.fl_str_mv Universidade Federal de Santa Maria
BR
Ciência da Computação
UFSM
Programa de Pós-Graduação em Informática
publisher.none.fl_str_mv Universidade Federal de Santa Maria
BR
Ciência da Computação
UFSM
Programa de Pós-Graduação em Informática
dc.source.none.fl_str_mv reponame:Manancial - Repositório Digital da UFSM
instname:Universidade Federal de Santa Maria (UFSM)
instacron:UFSM
instname_str Universidade Federal de Santa Maria (UFSM)
instacron_str UFSM
institution UFSM
reponame_str Manancial - Repositório Digital da UFSM
collection Manancial - Repositório Digital da UFSM
repository.name.fl_str_mv Manancial - Repositório Digital da UFSM - Universidade Federal de Santa Maria (UFSM)
repository.mail.fl_str_mv atendimento.sib@ufsm.br||tedebc@gmail.com
_version_ 1815172261653512192