Simulação do controle de memória de uma tag passiva de RFID

Detalhes bibliográficos
Autor(a) principal: Assis, Felipe Costa de
Data de Publicação: 2018
Tipo de documento: Trabalho de conclusão de curso
Idioma: por
Título da fonte: Biblioteca Digital de Monografias da UnB
Texto Completo: https://bdm.unb.br/handle/10483/23635
Resumo: Trabalho de Conclusão de Curso (graduação)—Universidade de Brasília, Faculdade UnB Gama (FGA), Engenharia Eletrônica, 2018.
id UNB-2_3cae0d9ba9a341150e9e82fcc056b9f9
oai_identifier_str oai:bdm.unb.br:10483/23635
network_acronym_str UNB-2
network_name_str Biblioteca Digital de Monografias da UnB
repository_id_str 11571
spelling Assis, Felipe Costa deBeserra, Gilmar SilvaASSIS, Felipe Costa de. Simulação do controle de memória de uma tag passiva de RFID. 2018. 61 f., il. Trabalho de Conclusão de Curso (Bacharelado em Engenharia Eletrônica)—Universidade de Brasília, Brasília, 2018.https://bdm.unb.br/handle/10483/23635Trabalho de Conclusão de Curso (graduação)—Universidade de Brasília, Faculdade UnB Gama (FGA), Engenharia Eletrônica, 2018.A tecnologia de RFID (Radio-Frequency Identification) tem sido utilizada em várias aplicações, tais como controle de acesso, pagamento de transporte, rastreamento de produtos, animais e veículos, pelo fato de oferecer uma alternativa de baixo custo para identificação de pessoas e objetos, sem necessitar de um operador para capturar os dados. Um sistema típico de RFID possui um leitor (reader) que envia um sinal para uma etiqueta (tag), recebe a resposta correspondente e armazena as informações em uma base de dados. Uma tag típica, por sua vez, contém antena, modulador, demodulador e memória, que pode, por exemplo, armazenar a informação de identificação do objeto a ser enviada para o leitor. Trabalhos anteriores de graduação abordaram o projeto e implementação de uma tag passiva de RFID de 13,56 MHz, sendo que o bloco de front-end analógico/RF foi modelado em Verilog-AMS e implementado em tecnologia TSMC 0.18 um. Os blocos digitais foram modelados em Verilog e simulados isoladamente, considerando que a comunicação entre o leitor e a tag utiliza o protocolo ISO/IEC 14443 e que inicialmente a tag envia somente o número de identificação para o leitor. Considerando esse contexto, este projeto tem como objetivo geral a verificação dos blocos digitais da tag em conjunto com o sistema projetado nos trabalhos anteriores através de simulações mistas e análises comparativas de desempenho.Submitted by Caroline Botelho Teixeira (carolinebotelhoteixeira@gmail.com) on 2019-12-09T19:37:13Z No. of bitstreams: 3 license_text: 0 bytes, checksum: d41d8cd98f00b204e9800998ecf8427e (MD5) license_rdf: 0 bytes, checksum: d41d8cd98f00b204e9800998ecf8427e (MD5) 2018_FelipeCostaDeAssis_tcc.pdf: 1644306 bytes, checksum: 3301eaec50ff556ed2e63009a53e0581 (MD5)Approved for entry into archive by Luanna Maia (luanna@bce.unb.br) on 2020-04-15T00:49:03Z (GMT) No. of bitstreams: 3 license_text: 0 bytes, checksum: d41d8cd98f00b204e9800998ecf8427e (MD5) license_rdf: 0 bytes, checksum: d41d8cd98f00b204e9800998ecf8427e (MD5) 2018_FelipeCostaDeAssis_tcc.pdf: 1644306 bytes, checksum: 3301eaec50ff556ed2e63009a53e0581 (MD5)Made available in DSpace on 2020-04-15T00:49:03Z (GMT). No. of bitstreams: 3 license_text: 0 bytes, checksum: d41d8cd98f00b204e9800998ecf8427e (MD5) license_rdf: 0 bytes, checksum: d41d8cd98f00b204e9800998ecf8427e (MD5) 2018_FelipeCostaDeAssis_tcc.pdf: 1644306 bytes, checksum: 3301eaec50ff556ed2e63009a53e0581 (MD5)The RFID technology has been used in different applications, such as access control, transportation payment, tracking of products, animals and vehicles because it can offer a low-cost option in the field of identification of persons and objects without needing an operator to capture data. A typical RFID system is composed of a reader and a tag. The reader sends a signal to the tag, receives the corresponding answer and stores the information in a data bank. The tag is equipped with a memory chip, which stores the identification of the object. This information is read and sent back to the reader. A typical tag has an antenna, modulator, demodulator and memory chip. Previous graduation work approached the project and implementation of a 13,56 MHz passive tag, with the analogic/RF front-end block being modelled in Verilog-AMS and implemented on 0.18 um TSMC technology. The digital blocks were modelled in Verilog and simulated, considering that the communication between the reader and the tag uses the ISO/IEC 14443 protocol and that initially the tag sends only the identification number to the reader. In this context, the aim of this work is the verification and implementation of the digital blocks that will be used in the system designed in previous work through mixed-signal simulations and comparative performance analysis.Circuitos integrados digitaisIdentificação por radiofrequência (RFID)Simulação do controle de memória de uma tag passiva de RFIDinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/bachelorThesis2020-04-15T00:49:03Z2020-04-15T00:49:03Z2018-12-07info:eu-repo/semantics/openAccessporreponame:Biblioteca Digital de Monografias da UnBinstname:Universidade de Brasília (UnB)instacron:UNBLICENSElicense.txtlicense.txttext/plain1817http://bdm.unb.br/xmlui/bitstream/10483/23635/5/license.txt21554873e56ad8ddc69c092699b98f95MD55CC-LICENSElicense_urllicense_urltext/plain46http://bdm.unb.br/xmlui/bitstream/10483/23635/2/license_url6f1da3ff281999354d4abd56d1551468MD52license_textlicense_textapplication/octet-stream0http://bdm.unb.br/xmlui/bitstream/10483/23635/3/license_textd41d8cd98f00b204e9800998ecf8427eMD53license_rdflicense_rdfapplication/octet-stream0http://bdm.unb.br/xmlui/bitstream/10483/23635/4/license_rdfd41d8cd98f00b204e9800998ecf8427eMD54ORIGINAL2018_FelipeCostaDeAssis_tcc.pdf2018_FelipeCostaDeAssis_tcc.pdfapplication/pdf1644306http://bdm.unb.br/xmlui/bitstream/10483/23635/1/2018_FelipeCostaDeAssis_tcc.pdf3301eaec50ff556ed2e63009a53e0581MD5110483/236352020-04-14 21:49:03.176oai:bdm.unb.br:10483/23635w4kgbmVjZXNzw6FyaW8gY29uY29yZGFyIGNvbSBhIGxpY2Vuw6dhIGRlIGRpc3RyaWJ1acOnw6NvIG7Do28tZXhjbHVzaXZhLAphbnRlcyBxdWUgbyBkb2N1bWVudG8gcG9zc2EgYXBhcmVjZXIgbmEgQmlibGlvdGVjYSBEaWdpdGFsIGRhIFByb2R1w6fDo28gCkRpc2NlbnRlIGRhIFVuaXZlcnNpZGFkZSBkZSBCcmFzw61saWEuIFBvciBmYXZvciwgbGVpYSBhCmxpY2Vuw6dhIGF0ZW50YW1lbnRlLiBDYXNvIG5lY2Vzc2l0ZSBkZSBhbGd1bSBlc2NsYXJlY2ltZW50byBlbnRyZSBlbQpjb250YXRvIGF0cmF2w6lzIGRlOiBiZG1AYmNlLnVuYi5iciBvdSAzMTA3LTI2ODcuCgpMSUNFTsOHQSBERSBESVNUUklCVUnDh8ODTyBOw4NPLUVYQ0xVU0lWQQoKQW8gYXNzaW5hciBlIGVudHJlZ2FyIGVzdGEgbGljZW7Dp2EsIG8vYSBTci4vU3JhLiAoYXV0b3Igb3UgZGV0ZW50b3IgZG9zCmRpcmVpdG9zIGRlIGF1dG9yKToKCmEpIENvbmNlZGUgw6AgVW5pdmVyc2lkYWRlIGRlIEJyYXPDrWxpYSBvIGRpcmVpdG8gbsOjby1leGNsdXNpdm8gZGUKcmVwcm9kdXppciwgY29udmVydGVyIChjb21vIGRlZmluaWRvIGFiYWl4byksIGNvbXVuaWNhciBlL291CmRpc3RyaWJ1aXIgbyBkb2N1bWVudG8gZW50cmVndWUgKGluY2x1aW5kbyBvIHJlc3Vtby9hYnN0cmFjdCkgZW0KZm9ybWF0byBkaWdpdGFsIG91IGltcHJlc3NvIGUgZW0gcXVhbHF1ZXIgbWVpby4KCmIpIERlY2xhcmEgcXVlIG8gZG9jdW1lbnRvIGVudHJlZ3VlIMOpIHNldSB0cmFiYWxobyBvcmlnaW5hbCwgZSBxdWUKZGV0w6ltIG8gZGlyZWl0byBkZSBjb25jZWRlciBvcyBkaXJlaXRvcyBjb250aWRvcyBuZXN0YSBsaWNlbsOnYS4gRGVjbGFyYQp0YW1iw6ltIHF1ZSBhIGVudHJlZ2EgZG8gZG9jdW1lbnRvIG7Do28gaW5mcmluZ2UsIHRhbnRvIHF1YW50byBsaGUgw6kKcG9zc8OtdmVsIHNhYmVyLCBvcyBkaXJlaXRvcyBkZSBxdWFscXVlciBvdXRyYSBwZXNzb2Egb3UgZW50aWRhZGUuCgpjKSBTZSBvIGRvY3VtZW50byBlbnRyZWd1ZSBjb250w6ltIG1hdGVyaWFsIGRvIHF1YWwgbsOjbyBkZXTDqW0gb3MKZGlyZWl0b3MgZGUgYXV0b3IsIGRlY2xhcmEgcXVlIG9idGV2ZSBhdXRvcml6YcOnw6NvIGRvIGRldGVudG9yIGRvcwpkaXJlaXRvcyBkZSBhdXRvciBwYXJhIGNvbmNlZGVyIMOgIFVuaXZlcnNpZGFkZSBkZSBCcmFzw61saWEgb3MgZGlyZWl0b3MKcmVxdWVyaWRvcyBwb3IgZXN0YSBsaWNlbsOnYSwgZSBxdWUgZXNzZSBtYXRlcmlhbCBjdWpvcyBkaXJlaXRvcyBzw6NvIGRlCnRlcmNlaXJvcyBlc3TDoSBjbGFyYW1lbnRlIGlkZW50aWZpY2FkbyBlIHJlY29uaGVjaWRvIG5vIHRleHRvIG91CmNvbnRlw7pkbyBkbyBkb2N1bWVudG8gZW50cmVndWUuCgpTZSBvIGRvY3VtZW50byBlbnRyZWd1ZSDDqSBiYXNlYWRvIGVtIHRyYWJhbGhvIGZpbmFuY2lhZG8gb3UgYXBvaWFkbwpwb3Igb3V0cmEgaW5zdGl0dWnDp8OjbyBxdWUgbsOjbyBhIFVuaXZlcnNpZGFkZSBkZSBCcmFzw61saWEsIGRlY2xhcmEgcXVlCmN1bXByaXUgcXVhaXNxdWVyIG9icmlnYcOnw7VlcyBleGlnaWRhcyBwZWxvIHJlc3BlY3Rpdm8gY29udHJhdG8gb3UKYWNvcmRvLgoKQSBVbml2ZXJzaWRhZGUgZGUgQnJhc8OtbGlhIGlkZW50aWZpY2Fyw6EgY2xhcmFtZW50ZSBvKHMpIHNldSAocykgbm9tZSAocykKY29tbyBvIChzKSBhdXRvciAoZXMpIG91IGRldGVudG9yIChlcykgZG9zIGRpcmVpdG9zIGRvIGRvY3VtZW50bwplbnRyZWd1ZSwgZSBuw6NvIGZhcsOhIHF1YWxxdWVyIGFsdGVyYcOnw6NvLCBwYXJhIGFsw6ltIGRhcyBwZXJtaXRpZGFzIHBvcgplc3RhIGxpY2Vuw6dhLgo=Biblioteca Digital de Monografiahttps://bdm.unb.br/PUBhttp://bdm.unb.br/oai/requestbdm@bce.unb.br||patricia@bce.unb.bropendoar:115712020-04-15T00:49:03Biblioteca Digital de Monografias da UnB - Universidade de Brasília (UnB)false
dc.title.pt_BR.fl_str_mv Simulação do controle de memória de uma tag passiva de RFID
title Simulação do controle de memória de uma tag passiva de RFID
spellingShingle Simulação do controle de memória de uma tag passiva de RFID
Assis, Felipe Costa de
Circuitos integrados digitais
Identificação por radiofrequência (RFID)
title_short Simulação do controle de memória de uma tag passiva de RFID
title_full Simulação do controle de memória de uma tag passiva de RFID
title_fullStr Simulação do controle de memória de uma tag passiva de RFID
title_full_unstemmed Simulação do controle de memória de uma tag passiva de RFID
title_sort Simulação do controle de memória de uma tag passiva de RFID
author Assis, Felipe Costa de
author_facet Assis, Felipe Costa de
author_role author
dc.contributor.author.fl_str_mv Assis, Felipe Costa de
dc.contributor.advisor1.fl_str_mv Beserra, Gilmar Silva
contributor_str_mv Beserra, Gilmar Silva
dc.subject.keyword.pt_BR.fl_str_mv Circuitos integrados digitais
Identificação por radiofrequência (RFID)
topic Circuitos integrados digitais
Identificação por radiofrequência (RFID)
description Trabalho de Conclusão de Curso (graduação)—Universidade de Brasília, Faculdade UnB Gama (FGA), Engenharia Eletrônica, 2018.
publishDate 2018
dc.date.submitted.none.fl_str_mv 2018-12-07
dc.date.accessioned.fl_str_mv 2020-04-15T00:49:03Z
dc.date.available.fl_str_mv 2020-04-15T00:49:03Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/bachelorThesis
format bachelorThesis
status_str publishedVersion
dc.identifier.citation.fl_str_mv ASSIS, Felipe Costa de. Simulação do controle de memória de uma tag passiva de RFID. 2018. 61 f., il. Trabalho de Conclusão de Curso (Bacharelado em Engenharia Eletrônica)—Universidade de Brasília, Brasília, 2018.
dc.identifier.uri.fl_str_mv https://bdm.unb.br/handle/10483/23635
identifier_str_mv ASSIS, Felipe Costa de. Simulação do controle de memória de uma tag passiva de RFID. 2018. 61 f., il. Trabalho de Conclusão de Curso (Bacharelado em Engenharia Eletrônica)—Universidade de Brasília, Brasília, 2018.
url https://bdm.unb.br/handle/10483/23635
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.source.none.fl_str_mv reponame:Biblioteca Digital de Monografias da UnB
instname:Universidade de Brasília (UnB)
instacron:UNB
instname_str Universidade de Brasília (UnB)
instacron_str UNB
institution UNB
reponame_str Biblioteca Digital de Monografias da UnB
collection Biblioteca Digital de Monografias da UnB
bitstream.url.fl_str_mv http://bdm.unb.br/xmlui/bitstream/10483/23635/5/license.txt
http://bdm.unb.br/xmlui/bitstream/10483/23635/2/license_url
http://bdm.unb.br/xmlui/bitstream/10483/23635/3/license_text
http://bdm.unb.br/xmlui/bitstream/10483/23635/4/license_rdf
http://bdm.unb.br/xmlui/bitstream/10483/23635/1/2018_FelipeCostaDeAssis_tcc.pdf
bitstream.checksum.fl_str_mv 21554873e56ad8ddc69c092699b98f95
6f1da3ff281999354d4abd56d1551468
d41d8cd98f00b204e9800998ecf8427e
d41d8cd98f00b204e9800998ecf8427e
3301eaec50ff556ed2e63009a53e0581
bitstream.checksumAlgorithm.fl_str_mv MD5
MD5
MD5
MD5
MD5
repository.name.fl_str_mv Biblioteca Digital de Monografias da UnB - Universidade de Brasília (UnB)
repository.mail.fl_str_mv bdm@bce.unb.br||patricia@bce.unb.br
_version_ 1813907990185508864