Metodologia para descrição de células analógicas como IP

Detalhes bibliográficos
Autor(a) principal: Pimentel, João Vitor Bernardo
Data de Publicação: 2009
Tipo de documento: Dissertação
Idioma: por
Título da fonte: Repositório Institucional da UnB
Texto Completo: http://repositorio.unb.br/handle/10482/4364
Resumo: Dissertação (mestrado)—Universidade de Brasília, Faculdade de Tecnologia, Departamento de Engenharia Elétrica, 2009.
id UNB_e5e125dbf66aeb160f80c8f955bc11a3
oai_identifier_str oai:repositorio2.unb.br:10482/4364
network_acronym_str UNB
network_name_str Repositório Institucional da UnB
repository_id_str
spelling Pimentel, João Vitor BernardoCosta, José Camargo da2010-04-29T21:18:09Z2010-04-29T21:18:09Z2010-04-292009-08-07PIMENTEL, João Vitor Bernardo. Metodologia para descrição de células analógicas como IP. 2009. 160 f. Dissertação (Mestrado em Engenharia Elétrica)-Universidade de Brasília, Brasília, 2009.http://repositorio.unb.br/handle/10482/4364Dissertação (mestrado)—Universidade de Brasília, Faculdade de Tecnologia, Departamento de Engenharia Elétrica, 2009.Este trabalho propõe uma metodologia de descrição de células VLSI analógicas e de sinal misto como blocos de propriedade intelectual (IP). A metodologia foi aplicada em blocos de circuitaria analógica e de sinal misto um conversor tensão-corrente e um conversor analógicodigital, previamente projetados em tecnologia CMOS como estudos de caso. Foram realizadas adaptações aos blocos para se adequarem ao contexto de IPs analógicos e construídos modelos de alto-nível dos circuitos, permitindo avaliar sua funcionalidade sem o conhecimento da topologia interna. Os resultados obtidos dos estudos de caso, principalmente simulações de modelos de alto nível de abstração do circuito, foram analisados para avaliar a metodologia proposta e propôr trabalhos futuros. _________________________________________________________________________________________ ABSTRACTThis work proposes a methodology for the description of analog and mixed-signal VLSI cells as intellectual property (IP) blocks. The methodology was applied on analog/mixed-signal circuitry blocks - a voltage-to-current converter and an analog-to-digital converter, previously designed in CMOS technology - as study cases. Adaptations were performed in the blocks to make them adequate to an analog IP context, and high-level models of the circuits were built, allowing for assessing their functionality with no knowledge of internal architecture. The achieved results from the study case, especially high abstraction-level simulations, were analysed to evaluate the proposed methodology and to propose future work.Faculdade de Tecnologia (FT)Departamento de Engenharia Elétrica (FT ENE)Programa de Pós-Graduação em Engenharia ElétricaMetodologia para descrição de células analógicas como IPMethodology for the description of analog cells as IPinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisCircuitos integradosVHDL (Linguagem descritiva de hardware)BRAinfo:eu-repo/semantics/openAccessporreponame:Repositório Institucional da UnBinstname:Universidade de Brasília (UnB)instacron:UNBORIGINAL2009_JoaoVitorBernardoPimentel.pdf2009_JoaoVitorBernardoPimentel.pdfapplication/pdf1918907http://repositorio2.unb.br/jspui/bitstream/10482/4364/1/2009_JoaoVitorBernardoPimentel.pdfca4b044c1ae105ea2a351e751dc25f03MD51open accessLICENSElicense.txtlicense.txttext/plain1874http://repositorio2.unb.br/jspui/bitstream/10482/4364/2/license.txt5035469f19bc4de9dd416d4274cd9153MD52open accessTEXT2009_JoaoVitorBernardoPimentel.pdf.txt2009_JoaoVitorBernardoPimentel.pdf.txtExtracted texttext/plain275359http://repositorio2.unb.br/jspui/bitstream/10482/4364/3/2009_JoaoVitorBernardoPimentel.pdf.txtc5f2e61425b9a0d72ca061c95ddb7a48MD53open access10482/43642024-03-01 13:12:24.197open accessoai:repositorio2.unb.br:10482/4364TGljZW5zZSBncmFudGVkIGJ5IExhcmlzc2EgIEZlcnJlaXJhIGRvcyBBbmdlbG9zIChmZXJyZWlyYW5nZWxvc0BnbWFpbC5jb20pIG9uIDIwMTAtMDQtMjhUMTc6NDk6NDRaIChHTVQpOgoKw4kgbmVjZXNzw6FyaW8gY29uY29yZGFyIGNvbSBhIGxpY2Vuw6dhIGRlIGRpc3RyaWJ1acOnw6NvIG7Do28tZXhjbHVzaXZhLAphbnRlcyBxdWUgbyBkb2N1bWVudG8gcG9zc2EgYXBhcmVjZXIgbm8gUmVwb3NpdMOzcmlvLiBQb3IgZmF2b3IsIGxlaWEgYQpsaWNlbsOnYSBhdGVudGFtZW50ZS4gQ2FzbyBuZWNlc3NpdGUgZGUgYWxndW0gZXNjbGFyZWNpbWVudG8gZW50cmUgZW0KY29udGF0byBhdHJhdsOpcyBkZTogcmVwb3NpdG9yaW9AYmNlLnVuYi5iciBvdSAzMzA3LTI0MTEuCgpMSUNFTsOHQSBERSBESVNUUklCVUnDh8ODTyBOw4NPLUVYQ0xVU0lWQQoKQW8gYXNzaW5hciBlIGVudHJlZ2FyIGVzdGEgbGljZW7Dp2EsIG8vYSBTci4vU3JhLiAoYXV0b3Igb3UgZGV0ZW50b3IgZG9zCmRpcmVpdG9zIGRlIGF1dG9yKToKCmEpIENvbmNlZGUgw6AgVW5pdmVyc2lkYWRlIGRlIEJyYXPDrWxpYSBvIGRpcmVpdG8gbsOjby1leGNsdXNpdm8gZGUKcmVwcm9kdXppciwgY29udmVydGVyIChjb21vIGRlZmluaWRvIGFiYWl4byksIGNvbXVuaWNhciBlL291CmRpc3RyaWJ1aXIgbyBkb2N1bWVudG8gZW50cmVndWUgKGluY2x1aW5kbyBvIHJlc3Vtby9hYnN0cmFjdCkgZW0KZm9ybWF0byBkaWdpdGFsIG91IGltcHJlc3NvIGUgZW0gcXVhbHF1ZXIgbWVpby4KCmIpIERlY2xhcmEgcXVlIG8gZG9jdW1lbnRvIGVudHJlZ3VlIMOpIHNldSB0cmFiYWxobyBvcmlnaW5hbCwgZSBxdWUKZGV0w6ltIG8gZGlyZWl0byBkZSBjb25jZWRlciBvcyBkaXJlaXRvcyBjb250aWRvcyBuZXN0YSBsaWNlbsOnYS4gRGVjbGFyYQp0YW1iw6ltIHF1ZSBhIGVudHJlZ2EgZG8gZG9jdW1lbnRvIG7Do28gaW5mcmluZ2UsIHRhbnRvIHF1YW50byBsaGUgw6kKcG9zc8OtdmVsIHNhYmVyLCBvcyBkaXJlaXRvcyBkZSBxdWFscXVlciBvdXRyYSBwZXNzb2Egb3UgZW50aWRhZGUuCgpjKSBTZSBvIGRvY3VtZW50byBlbnRyZWd1ZSBjb250w6ltIG1hdGVyaWFsIGRvIHF1YWwgbsOjbyBkZXTDqW0gb3MKZGlyZWl0b3MgZGUgYXV0b3IsIGRlY2xhcmEgcXVlIG9idGV2ZSBhdXRvcml6YcOnw6NvIGRvIGRldGVudG9yIGRvcwpkaXJlaXRvcyBkZSBhdXRvciBwYXJhIGNvbmNlZGVyIMOgIFVuaXZlcnNpZGFkZSBkZSBCcmFzw61saWEgb3MgZGlyZWl0b3MKcmVxdWVyaWRvcyBwb3IgZXN0YSBsaWNlbsOnYSwgZSBxdWUgZXNzZSBtYXRlcmlhbCBjdWpvcyBkaXJlaXRvcyBzw6NvIGRlCnRlcmNlaXJvcyBlc3TDoSBjbGFyYW1lbnRlIGlkZW50aWZpY2FkbyBlIHJlY29uaGVjaWRvIG5vIHRleHRvIG91CmNvbnRlw7pkbyBkbyBkb2N1bWVudG8gZW50cmVndWUuCgpTZSBvIGRvY3VtZW50byBlbnRyZWd1ZSDDqSBiYXNlYWRvIGVtIHRyYWJhbGhvIGZpbmFuY2lhZG8gb3UgYXBvaWFkbwpwb3Igb3V0cmEgaW5zdGl0dWnDp8OjbyBxdWUgbsOjbyBhIFVuaXZlcnNpZGFkZSBkZSBCcmFzw61saWEsIGRlY2xhcmEgcXVlCmN1bXByaXUgcXVhaXNxdWVyIG9icmlnYcOnw7VlcyBleGlnaWRhcyBwZWxvIHJlc3BlY3Rpdm8gY29udHJhdG8gb3UKYWNvcmRvLgoKQSBVbml2ZXJzaWRhZGUgZGUgQnJhc8OtbGlhIGlkZW50aWZpY2Fyw6EgY2xhcmFtZW50ZSBvKHMpIHNldSAocykgbm9tZSAocykKY29tbyBvIChzKSBhdXRvciAoZXMpIG91IGRldGVudG9yIChlcykgZG9zIGRpcmVpdG9zIGRvIGRvY3VtZW50bwplbnRyZWd1ZSwgZSBuw6NvIGZhcsOhIHF1YWxxdWVyIGFsdGVyYcOnw6NvLCBwYXJhIGFsw6ltIGRhcyBwZXJtaXRpZGFzIHBvcgplc3RhIGxpY2Vuw6dhLgo=Biblioteca Digital de Teses e DissertaçõesPUBhttps://repositorio.unb.br/oai/requestopendoar:2024-03-01T16:12:24Repositório Institucional da UnB - Universidade de Brasília (UnB)false
dc.title.en.fl_str_mv Metodologia para descrição de células analógicas como IP
dc.title.alternative.en.fl_str_mv Methodology for the description of analog cells as IP
title Metodologia para descrição de células analógicas como IP
spellingShingle Metodologia para descrição de células analógicas como IP
Pimentel, João Vitor Bernardo
Circuitos integrados
VHDL (Linguagem descritiva de hardware)
title_short Metodologia para descrição de células analógicas como IP
title_full Metodologia para descrição de células analógicas como IP
title_fullStr Metodologia para descrição de células analógicas como IP
title_full_unstemmed Metodologia para descrição de células analógicas como IP
title_sort Metodologia para descrição de células analógicas como IP
author Pimentel, João Vitor Bernardo
author_facet Pimentel, João Vitor Bernardo
author_role author
dc.contributor.author.fl_str_mv Pimentel, João Vitor Bernardo
dc.contributor.advisor1.fl_str_mv Costa, José Camargo da
contributor_str_mv Costa, José Camargo da
dc.subject.keyword.en.fl_str_mv Circuitos integrados
VHDL (Linguagem descritiva de hardware)
topic Circuitos integrados
VHDL (Linguagem descritiva de hardware)
description Dissertação (mestrado)—Universidade de Brasília, Faculdade de Tecnologia, Departamento de Engenharia Elétrica, 2009.
publishDate 2009
dc.date.submitted.none.fl_str_mv 2009-08-07
dc.date.accessioned.fl_str_mv 2010-04-29T21:18:09Z
dc.date.available.fl_str_mv 2010-04-29T21:18:09Z
dc.date.issued.fl_str_mv 2010-04-29
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.citation.fl_str_mv PIMENTEL, João Vitor Bernardo. Metodologia para descrição de células analógicas como IP. 2009. 160 f. Dissertação (Mestrado em Engenharia Elétrica)-Universidade de Brasília, Brasília, 2009.
dc.identifier.uri.fl_str_mv http://repositorio.unb.br/handle/10482/4364
identifier_str_mv PIMENTEL, João Vitor Bernardo. Metodologia para descrição de células analógicas como IP. 2009. 160 f. Dissertação (Mestrado em Engenharia Elétrica)-Universidade de Brasília, Brasília, 2009.
url http://repositorio.unb.br/handle/10482/4364
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.source.none.fl_str_mv reponame:Repositório Institucional da UnB
instname:Universidade de Brasília (UnB)
instacron:UNB
instname_str Universidade de Brasília (UnB)
instacron_str UNB
institution UNB
reponame_str Repositório Institucional da UnB
collection Repositório Institucional da UnB
bitstream.url.fl_str_mv http://repositorio2.unb.br/jspui/bitstream/10482/4364/1/2009_JoaoVitorBernardoPimentel.pdf
http://repositorio2.unb.br/jspui/bitstream/10482/4364/2/license.txt
http://repositorio2.unb.br/jspui/bitstream/10482/4364/3/2009_JoaoVitorBernardoPimentel.pdf.txt
bitstream.checksum.fl_str_mv ca4b044c1ae105ea2a351e751dc25f03
5035469f19bc4de9dd416d4274cd9153
c5f2e61425b9a0d72ca061c95ddb7a48
bitstream.checksumAlgorithm.fl_str_mv MD5
MD5
MD5
repository.name.fl_str_mv Repositório Institucional da UnB - Universidade de Brasília (UnB)
repository.mail.fl_str_mv
_version_ 1801864172407881728