Projeto e construção de uma porta universal CMOS em logica ternaria

Detalhes bibliográficos
Autor(a) principal: Biazon Filho, Alcino José
Data de Publicação: 2001
Tipo de documento: Dissertação
Idioma: por
Título da fonte: Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)
Texto Completo: https://hdl.handle.net/20.500.12733/1591836
Resumo: Orientador: Alberto Martins Jorge
id UNICAMP-30_5af4339f4c468d5dd30db49f27be4dfa
oai_identifier_str oai::230357
network_acronym_str UNICAMP-30
network_name_str Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)
repository_id_str
spelling Projeto e construção de uma porta universal CMOS em logica ternariaCircuitos integradosLógica a multiplos valoresCircuitos eletrônicos - ProjetosProjeto lógicoTransistores de efeito de campo de semicondutores de óxido metálicoOrientador: Alberto Martins JorgeDissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de ComputaçãoResumo: Neste trabalho desenvolvemos uma porta universal em lógica temária através da álgebra de Post, utilizando-se dela pudemos desenvolver alguns circuitos conhecidos da lógica binária como Flip-Flops e Somadores. Esses circuitos foram simulados em SPICE e seu Lay-Out desenvolvido utilizando-se ferramentas como Tanner e L YS, para a construção de um circuito Integrado utilizamos uma Foundry que já conhecíamos e que possuía uma grande confiabilidade que foi a AMS CYE em 0.8 um. Para os testes dos circuitos construídos utilizamos as instalações do Laboratório de Medidas (DEMICIUNICAMP) com seus equipamentos ligados via GPIB e desenvolvemos instrumentos virtuais (Y.I.) via Labview que pudessem controlar esses equipamentos e gerar alguns sinais necessários para a obtenção destas medidas. Comprovamos durante os testes a viabilidade das portas Topo (deslocador temário), Alfatopo (mínimo entre duas variáveis temárias, deslocada de um nível lógico) e do flip-flop (com o funcionamento idêntico ao tradicional tipo D) temárioAbstract: In this work we developed a universal gate in temary logic through Post algebra; using this gate we could develop some well known circuits from binary logic like Flip-Flops and Adders. These circuits were simulated using Spice and the Lay-Out was developed using tools like Tanner and L YS; to construct the integrated circuit we use a foundry that we already knew as reliable, that was the AMS CYE, in 0.8 um. To test the circuits we used the facilities ofthe Measurement Laboratory (DEMICIUNICAMP) and the equipment's were Jinked via GPIB; we developed virtual instrumentation (Y.I.) using Labview to control these equipment's and generate some necessary signals to obtain the final results. We proved during this tests the viability of the gates Topo (Temary shifter), Alfatopo (minimum among two temary variables, shifted in one logic leveI) and Flip-flop (identical oftraditional type D) temaryMestradoEletrônica e MicroeletrônicaMestre em Engenharia Elétrica[s.n.]Jorge, Alberto Martins, 1943-2009Moraes, Wilmar Bueno deDias, Jose Antonio SiqueiraFerreira, Elnatan ChagasSerran, Nivaldo VicençotoUniversidade Estadual de Campinas (UNICAMP). Faculdade de Engenharia Elétrica e de ComputaçãoPrograma de Pós-Graduação em Engenharia ElétricaUNIVERSIDADE ESTADUAL DE CAMPINASBiazon Filho, Alcino José20012001-01-29T00:00:00Zinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisapplication/pdf86f. : il.(Broch.)https://hdl.handle.net/20.500.12733/1591836BIAZON FILHO, Alcino José. Projeto e construção de uma porta universal CMOS em logica ternaria. 2001. 86f. Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação, Campinas, SP. Disponível em: https://hdl.handle.net/20.500.12733/1591836. Acesso em: 2 set. 2024.https://repositorio.unicamp.br/acervo/detalhe/230357porreponame:Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)instname:Universidade Estadual de Campinas (UNICAMP)instacron:UNICAMPinfo:eu-repo/semantics/openAccess2017-02-18T03:33:13Zoai::230357Biblioteca Digital de Teses e DissertaçõesPUBhttp://repositorio.unicamp.br/oai/tese/oai.aspsbubd@unicamp.bropendoar:2017-02-18T03:33:13Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP) - Universidade Estadual de Campinas (UNICAMP)false
dc.title.none.fl_str_mv Projeto e construção de uma porta universal CMOS em logica ternaria
title Projeto e construção de uma porta universal CMOS em logica ternaria
spellingShingle Projeto e construção de uma porta universal CMOS em logica ternaria
Biazon Filho, Alcino José
Circuitos integrados
Lógica a multiplos valores
Circuitos eletrônicos - Projetos
Projeto lógico
Transistores de efeito de campo de semicondutores de óxido metálico
title_short Projeto e construção de uma porta universal CMOS em logica ternaria
title_full Projeto e construção de uma porta universal CMOS em logica ternaria
title_fullStr Projeto e construção de uma porta universal CMOS em logica ternaria
title_full_unstemmed Projeto e construção de uma porta universal CMOS em logica ternaria
title_sort Projeto e construção de uma porta universal CMOS em logica ternaria
author Biazon Filho, Alcino José
author_facet Biazon Filho, Alcino José
author_role author
dc.contributor.none.fl_str_mv Jorge, Alberto Martins, 1943-2009
Moraes, Wilmar Bueno de
Dias, Jose Antonio Siqueira
Ferreira, Elnatan Chagas
Serran, Nivaldo Vicençoto
Universidade Estadual de Campinas (UNICAMP). Faculdade de Engenharia Elétrica e de Computação
Programa de Pós-Graduação em Engenharia Elétrica
UNIVERSIDADE ESTADUAL DE CAMPINAS
dc.contributor.author.fl_str_mv Biazon Filho, Alcino José
dc.subject.por.fl_str_mv Circuitos integrados
Lógica a multiplos valores
Circuitos eletrônicos - Projetos
Projeto lógico
Transistores de efeito de campo de semicondutores de óxido metálico
topic Circuitos integrados
Lógica a multiplos valores
Circuitos eletrônicos - Projetos
Projeto lógico
Transistores de efeito de campo de semicondutores de óxido metálico
description Orientador: Alberto Martins Jorge
publishDate 2001
dc.date.none.fl_str_mv 2001
2001-01-29T00:00:00Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv (Broch.)
https://hdl.handle.net/20.500.12733/1591836
BIAZON FILHO, Alcino José. Projeto e construção de uma porta universal CMOS em logica ternaria. 2001. 86f. Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação, Campinas, SP. Disponível em: https://hdl.handle.net/20.500.12733/1591836. Acesso em: 2 set. 2024.
identifier_str_mv (Broch.)
BIAZON FILHO, Alcino José. Projeto e construção de uma porta universal CMOS em logica ternaria. 2001. 86f. Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação, Campinas, SP. Disponível em: https://hdl.handle.net/20.500.12733/1591836. Acesso em: 2 set. 2024.
url https://hdl.handle.net/20.500.12733/1591836
dc.language.iso.fl_str_mv por
language por
dc.relation.none.fl_str_mv https://repositorio.unicamp.br/acervo/detalhe/230357
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
86f. : il.
dc.publisher.none.fl_str_mv [s.n.]
publisher.none.fl_str_mv [s.n.]
dc.source.none.fl_str_mv reponame:Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)
instname:Universidade Estadual de Campinas (UNICAMP)
instacron:UNICAMP
instname_str Universidade Estadual de Campinas (UNICAMP)
instacron_str UNICAMP
institution UNICAMP
reponame_str Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)
collection Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)
repository.name.fl_str_mv Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP) - Universidade Estadual de Campinas (UNICAMP)
repository.mail.fl_str_mv sbubd@unicamp.br
_version_ 1809188865989148672