Projeto de um circuito sample-and-hold autozero

Detalhes bibliográficos
Autor(a) principal: Moreno, Robson Luiz
Data de Publicação: 1996
Tipo de documento: Dissertação
Idioma: por
Título da fonte: Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)
Texto Completo: https://hdl.handle.net/20.500.12733/1583471
Resumo: Orientador: Carlos Alberto dos Reis Filho
id UNICAMP-30_622b4a7a7d5899ab3dd0b885204d7919
oai_identifier_str oai::105697
network_acronym_str UNICAMP-30
network_name_str Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)
repository_id_str
spelling Projeto de um circuito sample-and-hold autozeroMicroeletrônicaCircuitos integradosProcessamento de sinaisOrientador: Carlos Alberto dos Reis FilhoDissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia EletricaResumo: Este trabalho é composto por dois ítens principais. Primeiro, a proposição de uma nova configuração de um circuito "Sample-and-Hold', que tem como principal característica o cancelamento da tensão de offset e como segundo ítem, é apresentado um macromodelo que implementa o cálculo do erro causado pela injeção de carga em chaves NMOS. O trabalho está organizado da seguinte forma: No capítulo 1 é apresentado uma visão geral das técnicas mais utilizadas para construção de circuitos "Sample-and-Hold". No Capítulo 2, é apresentado um resumo das principais técnicas de cancelamento ou compensação da tensão de offset em amplificadores operacionais MOS. No Capítulo 3 é feita a proposição de um Macromodelo que visa o cálculo do erro causado pela injeção de carga que ocorre no momento de desligamento de chaves MOS. O Macromodelo, utiliza comandos SPICE e é implementado em ambiente Mentor Graphics. No Capítulo 4 é feita a apresentação de uma nova configuração de um circuito "Sample-and-Hold". Neste ponto é feita uma descrição funcional do novo circuito, incluindo resultados de simulação SPICE (ACCDSIM) e o layout do circuito integrado (CI) que será realizado utilizando o processo l.2um CMOS da AMS (Austria Micro System). Além do capítulos mencionados, foram incluidos três Apêndices. O primeiro, Apêndice A, inclui as listagens dos subcircuitos que compoem o macromodelo, o segundo, Apêndice B, corresponde às cópias de dois artigos, resultantes deste trabalho, que foram apresentados em congressos internacionais, e por fim o terceiro Apêndice apresenta a descrição SPICE do circuito obtido após extração do layout finalAbstract: Not informedMestradoMestre em Engenharia Elétrica[s.n.]Reis Filho, Carlos Alberto dos, 1950-Damiani, FurioPimenta, Tales CleberUniversidade Estadual de Campinas (UNICAMP). Faculdade de Engenharia ElétricaPrograma de Pós-Graduação em Engenharia ElétricaUNIVERSIDADE ESTADUAL DE CAMPINASMoreno, Robson Luiz19961996-03-29T00:00:00Zinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisapplication/pdf101f. : il.(Broch.)https://hdl.handle.net/20.500.12733/1583471MORENO, Robson Luiz. Projeto de um circuito sample-and-hold autozero. 1996. 101f. Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica, Campinas, SP. Disponível em: https://hdl.handle.net/20.500.12733/1583471. Acesso em: 2 set. 2024.https://repositorio.unicamp.br/acervo/detalhe/105697porreponame:Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)instname:Universidade Estadual de Campinas (UNICAMP)instacron:UNICAMPinfo:eu-repo/semantics/openAccess2017-02-18T02:26:35Zoai::105697Biblioteca Digital de Teses e DissertaçõesPUBhttp://repositorio.unicamp.br/oai/tese/oai.aspsbubd@unicamp.bropendoar:2017-02-18T02:26:35Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP) - Universidade Estadual de Campinas (UNICAMP)false
dc.title.none.fl_str_mv Projeto de um circuito sample-and-hold autozero
title Projeto de um circuito sample-and-hold autozero
spellingShingle Projeto de um circuito sample-and-hold autozero
Moreno, Robson Luiz
Microeletrônica
Circuitos integrados
Processamento de sinais
title_short Projeto de um circuito sample-and-hold autozero
title_full Projeto de um circuito sample-and-hold autozero
title_fullStr Projeto de um circuito sample-and-hold autozero
title_full_unstemmed Projeto de um circuito sample-and-hold autozero
title_sort Projeto de um circuito sample-and-hold autozero
author Moreno, Robson Luiz
author_facet Moreno, Robson Luiz
author_role author
dc.contributor.none.fl_str_mv Reis Filho, Carlos Alberto dos, 1950-
Damiani, Furio
Pimenta, Tales Cleber
Universidade Estadual de Campinas (UNICAMP). Faculdade de Engenharia Elétrica
Programa de Pós-Graduação em Engenharia Elétrica
UNIVERSIDADE ESTADUAL DE CAMPINAS
dc.contributor.author.fl_str_mv Moreno, Robson Luiz
dc.subject.por.fl_str_mv Microeletrônica
Circuitos integrados
Processamento de sinais
topic Microeletrônica
Circuitos integrados
Processamento de sinais
description Orientador: Carlos Alberto dos Reis Filho
publishDate 1996
dc.date.none.fl_str_mv 1996
1996-03-29T00:00:00Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv (Broch.)
https://hdl.handle.net/20.500.12733/1583471
MORENO, Robson Luiz. Projeto de um circuito sample-and-hold autozero. 1996. 101f. Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica, Campinas, SP. Disponível em: https://hdl.handle.net/20.500.12733/1583471. Acesso em: 2 set. 2024.
identifier_str_mv (Broch.)
MORENO, Robson Luiz. Projeto de um circuito sample-and-hold autozero. 1996. 101f. Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica, Campinas, SP. Disponível em: https://hdl.handle.net/20.500.12733/1583471. Acesso em: 2 set. 2024.
url https://hdl.handle.net/20.500.12733/1583471
dc.language.iso.fl_str_mv por
language por
dc.relation.none.fl_str_mv https://repositorio.unicamp.br/acervo/detalhe/105697
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
101f. : il.
dc.publisher.none.fl_str_mv [s.n.]
publisher.none.fl_str_mv [s.n.]
dc.source.none.fl_str_mv reponame:Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)
instname:Universidade Estadual de Campinas (UNICAMP)
instacron:UNICAMP
instname_str Universidade Estadual de Campinas (UNICAMP)
instacron_str UNICAMP
institution UNICAMP
reponame_str Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)
collection Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)
repository.name.fl_str_mv Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP) - Universidade Estadual de Campinas (UNICAMP)
repository.mail.fl_str_mv sbubd@unicamp.br
_version_ 1809188785722753024