Circuito integrado PLL para banda GSM de 900 MHz

Detalhes bibliográficos
Autor(a) principal: Tavares, Paulo José Martins, 1971-
Data de Publicação: 2003
Tipo de documento: Dissertação
Idioma: por
Título da fonte: Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)
Texto Completo: https://hdl.handle.net/20.500.12733/1637281
Resumo: Orientador: Furio Damiani
id UNICAMP-30_dda2e8120740eb71c490bca5773687c2
oai_identifier_str oai::1093777
network_acronym_str UNICAMP-30
network_name_str Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)
repository_id_str
spelling Circuito integrado PLL para banda GSM de 900 MHzIntegrated PLL circuit for 900-MHz GSM bandRadiofrequênciaCircuitos integradosCircuito de retenção de faseSintetizadores de frequênciaTeoria da modulaçãoRadio frequencyIntegrated circuitsPhase-locked loopsFrequency synthesizersModulation theoryOrientador: Furio DamianiDissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Elétrica e de ComputaçãoResumo: Foi feita uma resenha da teoria de sistemas de rádio-freqüência, com ênfase em arquiteturas de transmissão/recepção, técnicas de modulação, demodulação e partilha de canal. No âmbito deste estudo, criou-se uma biblioteca de blocos funcionais que permite simular as principais técnicas de modulação e demodulação digital no software Matlab/Simulink. Foi projetado um circuito integrado (CI) para síntese de freqüência baseada numa malha de controle de fase (PLL). Usou-se uma tecnologia BiCMOS de 0,8 mm, com dispositivos HBT de SiGe. O PLL inclui um VCO ressonante LC, completamente integrado, capaz de oscilar a 915 MHz ± 20 %. Inclui também dois divisores de freqüência: um pré-divisor em lógica ECL, para alta-freqüência, e um divisor programável em lógica CMOS. O conjunto dos divisores de freqüência pode ser utilizado para formar um PLL de divisão inteira ou de divisão fracionária. O CI contém ainda um bloco comparador de freqüência e fase, baseado em máquina de estados, e um circuito bomba de carga, que aciona um filtro de malha externo. A escolha dos canais de freqüência baseou-se nas especificações do sistema GSM da banda de 900 MHz. São apresentados os resultados de simulação e o layout de máscaras do CIAbstract: The theory f radio-frequency systems was reviewed, with emphasis on transceiver architectures, modulation, demodulation, and multiple access techniques. Within this study, a library of functional blocks was created, allowing to simulate the main digital modulation and demodulation techniques using the Matlab/Simulink software environment. An integrated circuit (IC) for frequency synthesis based on a phase-locked loop (PLL) was designed, using a 0.8 mm BiCMOS technology with SiGe HBT devices. The PLL includes a fully-integrated LC-tank resonant VCO, capable of oscillating at 915 MHz ± 20 %. Two frequency dividers are also included: a pre-scaler in ECL logic, operating at high-frequency, and a programmable divider using CMOS logic. These dividers can be configured for both integer-N and fractional-N PLL architectures. The IC also contains a phase-frequency detector, based on a simple finite state machine, and a charge pump circuit, which will drive an external loop filter. The choice of frequency channels was based on the specifications of the GSM system for the 900 MHz band. Simulation results and IC physical mask layout are presentedMestradoEletrônica, Microeletrônica e OptoeletrônicaMestre em Engenharia Elétrica[s.n.]Damiani, Furio, 1943-2016Swart, Jacobus WillibrordusJara Perez, Marcelo ArturoFinco, SauloUniversidade Estadual de Campinas. Faculdade de Engenharia Elétrica e de ComputaçãoPrograma de Pós-Graduação em Engenharia ElétricaUNIVERSIDADE ESTADUAL DE CAMPINASTavares, Paulo José Martins, 1971-20032003-08-27T00:00:00Zinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisapplication/pdf1 recurso online (168 p.) : il., digital, arquivo PDF.https://hdl.handle.net/20.500.12733/1637281TAVARES, Paulo José Martins. Circuito integrado PLL para banda GSM de 900 MHz. 2003. 1 recurso online (168 p.) Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Elétrica e de Computação, Campinas, SP. Disponível em: https://hdl.handle.net/20.500.12733/1637281. Acesso em: 15 mai. 2024.https://repositorio.unicamp.br/acervo/detalhe/1093777Requisitos do sistema: Software para leitura de arquivo em PDFporreponame:Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)instname:Universidade Estadual de Campinas (UNICAMP)instacron:UNICAMPinfo:eu-repo/semantics/openAccess2019-10-11T14:29:27Zoai::1093777Biblioteca Digital de Teses e DissertaçõesPUBhttp://repositorio.unicamp.br/oai/tese/oai.aspsbubd@unicamp.bropendoar:2019-10-11T14:29:27Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP) - Universidade Estadual de Campinas (UNICAMP)false
dc.title.none.fl_str_mv Circuito integrado PLL para banda GSM de 900 MHz
Integrated PLL circuit for 900-MHz GSM band
title Circuito integrado PLL para banda GSM de 900 MHz
spellingShingle Circuito integrado PLL para banda GSM de 900 MHz
Tavares, Paulo José Martins, 1971-
Radiofrequência
Circuitos integrados
Circuito de retenção de fase
Sintetizadores de frequência
Teoria da modulação
Radio frequency
Integrated circuits
Phase-locked loops
Frequency synthesizers
Modulation theory
title_short Circuito integrado PLL para banda GSM de 900 MHz
title_full Circuito integrado PLL para banda GSM de 900 MHz
title_fullStr Circuito integrado PLL para banda GSM de 900 MHz
title_full_unstemmed Circuito integrado PLL para banda GSM de 900 MHz
title_sort Circuito integrado PLL para banda GSM de 900 MHz
author Tavares, Paulo José Martins, 1971-
author_facet Tavares, Paulo José Martins, 1971-
author_role author
dc.contributor.none.fl_str_mv Damiani, Furio, 1943-2016
Swart, Jacobus Willibrordus
Jara Perez, Marcelo Arturo
Finco, Saulo
Universidade Estadual de Campinas. Faculdade de Engenharia Elétrica e de Computação
Programa de Pós-Graduação em Engenharia Elétrica
UNIVERSIDADE ESTADUAL DE CAMPINAS
dc.contributor.author.fl_str_mv Tavares, Paulo José Martins, 1971-
dc.subject.por.fl_str_mv Radiofrequência
Circuitos integrados
Circuito de retenção de fase
Sintetizadores de frequência
Teoria da modulação
Radio frequency
Integrated circuits
Phase-locked loops
Frequency synthesizers
Modulation theory
topic Radiofrequência
Circuitos integrados
Circuito de retenção de fase
Sintetizadores de frequência
Teoria da modulação
Radio frequency
Integrated circuits
Phase-locked loops
Frequency synthesizers
Modulation theory
description Orientador: Furio Damiani
publishDate 2003
dc.date.none.fl_str_mv 2003
2003-08-27T00:00:00Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv https://hdl.handle.net/20.500.12733/1637281
TAVARES, Paulo José Martins. Circuito integrado PLL para banda GSM de 900 MHz. 2003. 1 recurso online (168 p.) Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Elétrica e de Computação, Campinas, SP. Disponível em: https://hdl.handle.net/20.500.12733/1637281. Acesso em: 15 mai. 2024.
url https://hdl.handle.net/20.500.12733/1637281
identifier_str_mv TAVARES, Paulo José Martins. Circuito integrado PLL para banda GSM de 900 MHz. 2003. 1 recurso online (168 p.) Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Elétrica e de Computação, Campinas, SP. Disponível em: https://hdl.handle.net/20.500.12733/1637281. Acesso em: 15 mai. 2024.
dc.language.iso.fl_str_mv por
language por
dc.relation.none.fl_str_mv https://repositorio.unicamp.br/acervo/detalhe/1093777
Requisitos do sistema: Software para leitura de arquivo em PDF
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
1 recurso online (168 p.) : il., digital, arquivo PDF.
dc.publisher.none.fl_str_mv [s.n.]
publisher.none.fl_str_mv [s.n.]
dc.source.none.fl_str_mv reponame:Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)
instname:Universidade Estadual de Campinas (UNICAMP)
instacron:UNICAMP
instname_str Universidade Estadual de Campinas (UNICAMP)
instacron_str UNICAMP
institution UNICAMP
reponame_str Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)
collection Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP)
repository.name.fl_str_mv Biblioteca Digital de Teses e Dissertações da Universidade Estadual de Campinas (UNICAMP) - Universidade Estadual de Campinas (UNICAMP)
repository.mail.fl_str_mv sbubd@unicamp.br
_version_ 1799138542411055104