Compilação para arquitetura reconfigurável

Detalhes bibliográficos
Autor(a) principal: Silva, Antonio Carlos Fernandes da [UNESP]
Data de Publicação: 2009
Tipo de documento: Dissertação
Idioma: por
Título da fonte: Repositório Institucional da UNESP
Texto Completo: http://hdl.handle.net/11449/98667
Resumo: A computação reconfigurável aparece como uma alternativa viável para a crescente demanda por desempenho em sistemas computacionais. Devido ao grande desenvolvimento de pesquisas nesta area, tornam-se cada vez mais necessárias ferramentas para auxílio ao desenvolvimento ou migraçõ de aplicativos para as arquiteturas que dão suporte a este novo paradigma. Dentro deste contexto, neste trabalho e apresentado o desenvolvimento de um compilador para arquitetura reconfigurável, desenvolvido com base no framework Phoenix, que tem como objetivo gerar c odigo para o Nios II. Nios II e um processador RISC virtual que pode ser executado sobre um FPGA. Os resultados obtidos durante o desenvolvimento do trabalho demonstram sua viabilidade e sua utilidade na geração de aplicativos para plataformas reconfiguráveis.
id UNSP_48e605dfdc623e48eecedef48de43bf2
oai_identifier_str oai:repositorio.unesp.br:11449/98667
network_acronym_str UNSP
network_name_str Repositório Institucional da UNESP
repository_id_str 2946
spelling Compilação para arquitetura reconfigurávelArquitetura de computadorAnálise de desmpenhoOtimização de códigosArquitetura reconfigurável (Computação)Computer architectureA computação reconfigurável aparece como uma alternativa viável para a crescente demanda por desempenho em sistemas computacionais. Devido ao grande desenvolvimento de pesquisas nesta area, tornam-se cada vez mais necessárias ferramentas para auxílio ao desenvolvimento ou migraçõ de aplicativos para as arquiteturas que dão suporte a este novo paradigma. Dentro deste contexto, neste trabalho e apresentado o desenvolvimento de um compilador para arquitetura reconfigurável, desenvolvido com base no framework Phoenix, que tem como objetivo gerar c odigo para o Nios II. Nios II e um processador RISC virtual que pode ser executado sobre um FPGA. Os resultados obtidos durante o desenvolvimento do trabalho demonstram sua viabilidade e sua utilidade na geração de aplicativos para plataformas reconfiguráveis.The recon gurable computing appears as an possible alternative for the growing demand for performance in computing systems. Due to the large research's development in this area, it becomes increasingly necessary tools for development aiding or migration of applications for architectures that supports this new paradigm. In this context, this work presents the development of a compiler for recon gurable architecture. It was based on Phoenix framework, that aims to generate code for Nios II. Nios II is a virtual RISC processor that can be implemented on a FPGA. The results that was obtained while the work development evidences its practicability and utility to generate applications for recon gware.Universidade Estadual Paulista (Unesp)Lobato, Renata Spolon [UNESP]Universidade Estadual Paulista (Unesp)Silva, Antonio Carlos Fernandes da [UNESP]2014-06-11T19:29:40Z2014-06-11T19:29:40Z2009-06-18info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesis95 f. : il. color.application/pdfSILVA, Antonio Carlos Fernandes da. Compilação para arquitetura reconfigurável. 2009. 95 f. Dissertação (mestrado) - Universidade Estadual Paulista, Instituto de Biociências, Letras e Ciências Exatas, 2009.http://hdl.handle.net/11449/98667000592349silva_acf_me_sjrp.pdf33004153073P25568681374094860Alephreponame:Repositório Institucional da UNESPinstname:Universidade Estadual Paulista (UNESP)instacron:UNESPporinfo:eu-repo/semantics/openAccess2024-01-27T06:58:59Zoai:repositorio.unesp.br:11449/98667Repositório InstitucionalPUBhttp://repositorio.unesp.br/oai/requestopendoar:29462024-08-06T00:06:07.979444Repositório Institucional da UNESP - Universidade Estadual Paulista (UNESP)false
dc.title.none.fl_str_mv Compilação para arquitetura reconfigurável
title Compilação para arquitetura reconfigurável
spellingShingle Compilação para arquitetura reconfigurável
Silva, Antonio Carlos Fernandes da [UNESP]
Arquitetura de computador
Análise de desmpenho
Otimização de códigos
Arquitetura reconfigurável (Computação)
Computer architecture
title_short Compilação para arquitetura reconfigurável
title_full Compilação para arquitetura reconfigurável
title_fullStr Compilação para arquitetura reconfigurável
title_full_unstemmed Compilação para arquitetura reconfigurável
title_sort Compilação para arquitetura reconfigurável
author Silva, Antonio Carlos Fernandes da [UNESP]
author_facet Silva, Antonio Carlos Fernandes da [UNESP]
author_role author
dc.contributor.none.fl_str_mv Lobato, Renata Spolon [UNESP]
Universidade Estadual Paulista (Unesp)
dc.contributor.author.fl_str_mv Silva, Antonio Carlos Fernandes da [UNESP]
dc.subject.por.fl_str_mv Arquitetura de computador
Análise de desmpenho
Otimização de códigos
Arquitetura reconfigurável (Computação)
Computer architecture
topic Arquitetura de computador
Análise de desmpenho
Otimização de códigos
Arquitetura reconfigurável (Computação)
Computer architecture
description A computação reconfigurável aparece como uma alternativa viável para a crescente demanda por desempenho em sistemas computacionais. Devido ao grande desenvolvimento de pesquisas nesta area, tornam-se cada vez mais necessárias ferramentas para auxílio ao desenvolvimento ou migraçõ de aplicativos para as arquiteturas que dão suporte a este novo paradigma. Dentro deste contexto, neste trabalho e apresentado o desenvolvimento de um compilador para arquitetura reconfigurável, desenvolvido com base no framework Phoenix, que tem como objetivo gerar c odigo para o Nios II. Nios II e um processador RISC virtual que pode ser executado sobre um FPGA. Os resultados obtidos durante o desenvolvimento do trabalho demonstram sua viabilidade e sua utilidade na geração de aplicativos para plataformas reconfiguráveis.
publishDate 2009
dc.date.none.fl_str_mv 2009-06-18
2014-06-11T19:29:40Z
2014-06-11T19:29:40Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv SILVA, Antonio Carlos Fernandes da. Compilação para arquitetura reconfigurável. 2009. 95 f. Dissertação (mestrado) - Universidade Estadual Paulista, Instituto de Biociências, Letras e Ciências Exatas, 2009.
http://hdl.handle.net/11449/98667
000592349
silva_acf_me_sjrp.pdf
33004153073P2
5568681374094860
identifier_str_mv SILVA, Antonio Carlos Fernandes da. Compilação para arquitetura reconfigurável. 2009. 95 f. Dissertação (mestrado) - Universidade Estadual Paulista, Instituto de Biociências, Letras e Ciências Exatas, 2009.
000592349
silva_acf_me_sjrp.pdf
33004153073P2
5568681374094860
url http://hdl.handle.net/11449/98667
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv 95 f. : il. color.
application/pdf
dc.publisher.none.fl_str_mv Universidade Estadual Paulista (Unesp)
publisher.none.fl_str_mv Universidade Estadual Paulista (Unesp)
dc.source.none.fl_str_mv Aleph
reponame:Repositório Institucional da UNESP
instname:Universidade Estadual Paulista (UNESP)
instacron:UNESP
instname_str Universidade Estadual Paulista (UNESP)
instacron_str UNESP
institution UNESP
reponame_str Repositório Institucional da UNESP
collection Repositório Institucional da UNESP
repository.name.fl_str_mv Repositório Institucional da UNESP - Universidade Estadual Paulista (UNESP)
repository.mail.fl_str_mv
_version_ 1808129583280553984