Viabilidade da implementação do protocolo IPMI em um SYSTEM-ON-CHIP
Autor(a) principal: | |
---|---|
Data de Publicação: | 2019 |
Tipo de documento: | Dissertação |
Idioma: | por |
Título da fonte: | Repositório Institucional da UNESP |
Texto Completo: | http://hdl.handle.net/11449/190946 |
Resumo: | Bastidores eletrônicos de alta performance e disponibilidade utilizam o protocolo Intelligent Platform Management Interface (IPMI) para gerenciar seus dispositivos, controlando e monitorando os recursos disponíveis. Neste contexto para inserir dispositivos com tecnologia mais avançada, novos projetos foram elaborados para atualização dos sistemas de hardware e software baseados em System-on-Chip (SoC), principalmente na área de Física de Alta Energia. Uma aplicação existente, desenvolvida na parceira São Paulo Research and Analysis Center – Fermi National Accelerator Laboratory (SPRACE–FERMILAB) na colaboração internacional do Compact Muon Solenoid detector/Large Hadron Collider/European Organization for Nuclear Research (CMS/LHC/CERN), utiliza o protocolo IPMI implementado em um microcontrolador, contudo, para o processo de atualização vigente, há um interesse desta implementação em SoC. Assim, esta pesquisa foi desenvolvida como o estudo da viabilidade da implementação IPMI em um SoC. Para estabelecer e verificar o protocolo IPMI via barramento I²C, a plataforma Xilinx ZC702 Evaluation Board foi utilizada com os respectivos dispositivos SoC Zynq e Erasable Programmable Memory (EEPROM). Além disso foi desenvolvido uma estrutura simples do IPMI no sistema operacional em tempo real (FreeRTOS) baseados em modelos de hardware e software criados na plataforma Xilinx IDE e SDK. Por meio dos resultados apresentados é possível constatar a viabilidade da implementação IPMI em sistemas como SoC Zynq como controlador de gerenciamento da plataforma, que possibilita a migração e o prosseguimento dos testes em plataformas Advanced Telecom Computing Architecture (ATCA) para uma comunicação real entre Zynq IPMC e o bastidor ATCA. |
id |
UNSP_49afc0bd615985ee8bf94c2ca6ba0ae5 |
---|---|
oai_identifier_str |
oai:repositorio.unesp.br:11449/190946 |
network_acronym_str |
UNSP |
network_name_str |
Repositório Institucional da UNESP |
repository_id_str |
2946 |
spelling |
Viabilidade da implementação do protocolo IPMI em um SYSTEM-ON-CHIPAvailability of IPMI protocol implementation over SYSTEM-ON-CHIPProtocolo de comunicação IPMIProtocolo de barramento I²CSistema-em-chip ZynqFreertosIPMI communication protocolI²C bus protocolSystem-on-chip ZynqBastidores eletrônicos de alta performance e disponibilidade utilizam o protocolo Intelligent Platform Management Interface (IPMI) para gerenciar seus dispositivos, controlando e monitorando os recursos disponíveis. Neste contexto para inserir dispositivos com tecnologia mais avançada, novos projetos foram elaborados para atualização dos sistemas de hardware e software baseados em System-on-Chip (SoC), principalmente na área de Física de Alta Energia. Uma aplicação existente, desenvolvida na parceira São Paulo Research and Analysis Center – Fermi National Accelerator Laboratory (SPRACE–FERMILAB) na colaboração internacional do Compact Muon Solenoid detector/Large Hadron Collider/European Organization for Nuclear Research (CMS/LHC/CERN), utiliza o protocolo IPMI implementado em um microcontrolador, contudo, para o processo de atualização vigente, há um interesse desta implementação em SoC. Assim, esta pesquisa foi desenvolvida como o estudo da viabilidade da implementação IPMI em um SoC. Para estabelecer e verificar o protocolo IPMI via barramento I²C, a plataforma Xilinx ZC702 Evaluation Board foi utilizada com os respectivos dispositivos SoC Zynq e Erasable Programmable Memory (EEPROM). Além disso foi desenvolvido uma estrutura simples do IPMI no sistema operacional em tempo real (FreeRTOS) baseados em modelos de hardware e software criados na plataforma Xilinx IDE e SDK. Por meio dos resultados apresentados é possível constatar a viabilidade da implementação IPMI em sistemas como SoC Zynq como controlador de gerenciamento da plataforma, que possibilita a migração e o prosseguimento dos testes em plataformas Advanced Telecom Computing Architecture (ATCA) para uma comunicação real entre Zynq IPMC e o bastidor ATCA.High performance and availability electronic racks use the Intelligent Platform Management Interface (IPMI) protocol to manage your devices by controlling and monitoring available resources. In this context to insert devices with more advanced technology, new projects were elaborated to update the System-on-Chip (SoC) based hardware and software systems, mainly in the area of High Energy Physics. An existing application developed at the São Paulo Research and Analysis Center partner - Fermi National Accelerator Laboratory (SPRACE – FERMILAB) in the international collaboration of the Compact Muon Solenoid detector/Large Hadron Collider/European Organization for Nuclear Research (CMS/LHC/CERN) uses The IPMI protocol implemented in a microcontroller, however, for the current update process, there is an interest of this implementation in SoC. Thus, this research was developed as the study of the viability of implementing IPMI in a SoC. To establish and verify the IPMI protocol via I²C bus, the Xilinx ZC702 Evaluation Board platform was used with the respective SoC Zynq and Erasable Programmable Memory (EEPROM) devices. In addition, a simple IPMI framework in the real time operating system (FreeRTOS) based on hardware and software models created on the Xilinx IDE and SDK platform was developed. From the results presented, it is possible to verify the viability of IPMI implementation in systems such as SoC Zynq as platform management controller, which allows migration and further testing on Advanced Telecom Computing Architecture (ATCA) platforms for real communication between Zynq IPMC and the shelf ATCA.Coordenação de Aperfeiçoamento de Pessoal de Nível Superior (CAPES)CAPES: 001Universidade Estadual Paulista (Unesp)Shinoda, Aílton Akira [UNESP]Universidade Estadual Paulista (Unesp)Souza, Sthefany Fernandes de2019-11-01T12:30:55Z2019-11-01T12:30:55Z2019-09-05info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisapplication/pdfhttp://hdl.handle.net/11449/19094600092657133004099080P0porinfo:eu-repo/semantics/openAccessreponame:Repositório Institucional da UNESPinstname:Universidade Estadual Paulista (UNESP)instacron:UNESP2024-08-05T17:41:56Zoai:repositorio.unesp.br:11449/190946Repositório InstitucionalPUBhttp://repositorio.unesp.br/oai/requestopendoar:29462024-08-05T17:41:56Repositório Institucional da UNESP - Universidade Estadual Paulista (UNESP)false |
dc.title.none.fl_str_mv |
Viabilidade da implementação do protocolo IPMI em um SYSTEM-ON-CHIP Availability of IPMI protocol implementation over SYSTEM-ON-CHIP |
title |
Viabilidade da implementação do protocolo IPMI em um SYSTEM-ON-CHIP |
spellingShingle |
Viabilidade da implementação do protocolo IPMI em um SYSTEM-ON-CHIP Souza, Sthefany Fernandes de Protocolo de comunicação IPMI Protocolo de barramento I²C Sistema-em-chip Zynq Freertos IPMI communication protocol I²C bus protocol System-on-chip Zynq |
title_short |
Viabilidade da implementação do protocolo IPMI em um SYSTEM-ON-CHIP |
title_full |
Viabilidade da implementação do protocolo IPMI em um SYSTEM-ON-CHIP |
title_fullStr |
Viabilidade da implementação do protocolo IPMI em um SYSTEM-ON-CHIP |
title_full_unstemmed |
Viabilidade da implementação do protocolo IPMI em um SYSTEM-ON-CHIP |
title_sort |
Viabilidade da implementação do protocolo IPMI em um SYSTEM-ON-CHIP |
author |
Souza, Sthefany Fernandes de |
author_facet |
Souza, Sthefany Fernandes de |
author_role |
author |
dc.contributor.none.fl_str_mv |
Shinoda, Aílton Akira [UNESP] Universidade Estadual Paulista (Unesp) |
dc.contributor.author.fl_str_mv |
Souza, Sthefany Fernandes de |
dc.subject.por.fl_str_mv |
Protocolo de comunicação IPMI Protocolo de barramento I²C Sistema-em-chip Zynq Freertos IPMI communication protocol I²C bus protocol System-on-chip Zynq |
topic |
Protocolo de comunicação IPMI Protocolo de barramento I²C Sistema-em-chip Zynq Freertos IPMI communication protocol I²C bus protocol System-on-chip Zynq |
description |
Bastidores eletrônicos de alta performance e disponibilidade utilizam o protocolo Intelligent Platform Management Interface (IPMI) para gerenciar seus dispositivos, controlando e monitorando os recursos disponíveis. Neste contexto para inserir dispositivos com tecnologia mais avançada, novos projetos foram elaborados para atualização dos sistemas de hardware e software baseados em System-on-Chip (SoC), principalmente na área de Física de Alta Energia. Uma aplicação existente, desenvolvida na parceira São Paulo Research and Analysis Center – Fermi National Accelerator Laboratory (SPRACE–FERMILAB) na colaboração internacional do Compact Muon Solenoid detector/Large Hadron Collider/European Organization for Nuclear Research (CMS/LHC/CERN), utiliza o protocolo IPMI implementado em um microcontrolador, contudo, para o processo de atualização vigente, há um interesse desta implementação em SoC. Assim, esta pesquisa foi desenvolvida como o estudo da viabilidade da implementação IPMI em um SoC. Para estabelecer e verificar o protocolo IPMI via barramento I²C, a plataforma Xilinx ZC702 Evaluation Board foi utilizada com os respectivos dispositivos SoC Zynq e Erasable Programmable Memory (EEPROM). Além disso foi desenvolvido uma estrutura simples do IPMI no sistema operacional em tempo real (FreeRTOS) baseados em modelos de hardware e software criados na plataforma Xilinx IDE e SDK. Por meio dos resultados apresentados é possível constatar a viabilidade da implementação IPMI em sistemas como SoC Zynq como controlador de gerenciamento da plataforma, que possibilita a migração e o prosseguimento dos testes em plataformas Advanced Telecom Computing Architecture (ATCA) para uma comunicação real entre Zynq IPMC e o bastidor ATCA. |
publishDate |
2019 |
dc.date.none.fl_str_mv |
2019-11-01T12:30:55Z 2019-11-01T12:30:55Z 2019-09-05 |
dc.type.status.fl_str_mv |
info:eu-repo/semantics/publishedVersion |
dc.type.driver.fl_str_mv |
info:eu-repo/semantics/masterThesis |
format |
masterThesis |
status_str |
publishedVersion |
dc.identifier.uri.fl_str_mv |
http://hdl.handle.net/11449/190946 000926571 33004099080P0 |
url |
http://hdl.handle.net/11449/190946 |
identifier_str_mv |
000926571 33004099080P0 |
dc.language.iso.fl_str_mv |
por |
language |
por |
dc.rights.driver.fl_str_mv |
info:eu-repo/semantics/openAccess |
eu_rights_str_mv |
openAccess |
dc.format.none.fl_str_mv |
application/pdf |
dc.publisher.none.fl_str_mv |
Universidade Estadual Paulista (Unesp) |
publisher.none.fl_str_mv |
Universidade Estadual Paulista (Unesp) |
dc.source.none.fl_str_mv |
reponame:Repositório Institucional da UNESP instname:Universidade Estadual Paulista (UNESP) instacron:UNESP |
instname_str |
Universidade Estadual Paulista (UNESP) |
instacron_str |
UNESP |
institution |
UNESP |
reponame_str |
Repositório Institucional da UNESP |
collection |
Repositório Institucional da UNESP |
repository.name.fl_str_mv |
Repositório Institucional da UNESP - Universidade Estadual Paulista (UNESP) |
repository.mail.fl_str_mv |
|
_version_ |
1808128159196905472 |