Conception d'un circuit integre arbitre de bus de communication multiprotocoles : ABC M
Autor(a) principal: | |
---|---|
Data de Publicação: | 1984 |
Tipo de documento: | Tese |
Idioma: | fra |
Título da fonte: | Biblioteca Digital de Teses e Dissertações da UFRGS |
Texto Completo: | http://hdl.handle.net/10183/18392 |
Resumo: | L'étude de différents bus de communination parallèle à usage multi-microprocesseur (bus SM 90, MULTIBUS, VME), ainsi que des techniques d'arbitrage associées, a conduit à s'intéresser à la compatibilité de l'arbitre de bus intégré ABC 90 de la SM 90 (dont les functionnalités sont les plus puissantes) avec les autres types de bus (MULTIBUS, VME). La première étape de l'étude se traduit par la proposition d'utilisation de l'ABC 90 comme organe d'allocation de bus dans différentes configurations d'architectures, et ce par adjonction d'éléments discrets. La seconde étape consiste à proposer un circuit intégré d'arbitre de bus multiprotocole en partant des spécifications de l'ABC 90 et en y intégrant les résultats obtenus dans la proposition précédente. La validation de ces deux propositions a été obtenue par simulation. |
id |
URGS_5702394f76b2688bfa6bc1f0a4b239a1 |
---|---|
oai_identifier_str |
oai:www.lume.ufrgs.br:10183/18392 |
network_acronym_str |
URGS |
network_name_str |
Biblioteca Digital de Teses e Dissertações da UFRGS |
repository_id_str |
1853 |
spelling |
Barone, Dante Augusto CoutoMazaré, Guy2010-01-29T04:15:29Z1984http://hdl.handle.net/10183/18392000102811L'étude de différents bus de communination parallèle à usage multi-microprocesseur (bus SM 90, MULTIBUS, VME), ainsi que des techniques d'arbitrage associées, a conduit à s'intéresser à la compatibilité de l'arbitre de bus intégré ABC 90 de la SM 90 (dont les functionnalités sont les plus puissantes) avec les autres types de bus (MULTIBUS, VME). La première étape de l'étude se traduit par la proposition d'utilisation de l'ABC 90 comme organe d'allocation de bus dans différentes configurations d'architectures, et ce par adjonction d'éléments discrets. La seconde étape consiste à proposer un circuit intégré d'arbitre de bus multiprotocole en partant des spécifications de l'ABC 90 et en y intégrant les résultats obtenus dans la proposition précédente. La validation de ces deux propositions a été obtenue par simulation.O estudo de diferentes "bus" de comunicação paralela utilizados em arquiteturas multi-microprocesssodores ("bus" das estruturas SM 90, MULTIBUS e VME), assim que suas técnicas de arbitragem respectivas, nos permitiram de conduzir nosso trabalho sobre o estudo de compatibilidade do circuito integrado arbitro de bus ABC 90 da estrutura SM 90 (cujas funções são as mais potentes) com os outros tipos de "bus" (MULTIBUS e VME). A primeira etapa de nosso estudo se traduz pela proposição de utilização do circuito ABC 90 com órgão de alocação de "bus" em diferentes configurações arquiteturais multi-microprocessadores através da introdução de componentes discretos. A segunda etapa consiste na proposição de um circuito integrado arbitro de "bus" multi-protocolos partindo das especificações do circuito ABC 90 e dos resultados obtidos pela primeira proposição. A validação das duas proposições sugeridas par este trabalho foi obtida através de simulações.The existence of so many parallel communication multi-microprocessor buses (buses of the SM 90, MULTIBUS & VME structures) and their different arbiter techniques led us to study the compatibility of the integrated bus arbiter ABC 90 of the SM 90 (which presents the widest range of functions) with other types of buses MULTIBUS and VME). The first part of the study involved the feasibility of using the ABC 90 circuit as bus arbiter in different architectural configurations; this has been realized by the addition of discrete components. The second step consisted in the design of an integrated multi - protocol communication arbiter, as an extension of the ABC 90's specifications and based on the results obtained in the first part of the study. The validation of both proposals was carried out by simulation.application/pdffraBus parallèleArchitecture multi - micro - processeurTechniques d'arbitrageCompatibilitéValidation par simulationCircuit artibre de bus VLSIEletrônicaCircuitos integradosBarramentoParallel busMulti-microprocessor architectureArbiter techniquesInterfaceCompatibilityValidation by simulationVLSI bus arbiter circuitConception d'un circuit integre arbitre de bus de communication multiprotocoles : ABC Minfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/doctoralThesisInstitut National PolytechniqueGrenoble, FR1984doutoradoinfo:eu-repo/semantics/openAccessreponame:Biblioteca Digital de Teses e Dissertações da UFRGSinstname:Universidade Federal do Rio Grande do Sul (UFRGS)instacron:UFRGSORIGINAL000102811.pdf000102811.pdfTexto completo (francês)application/pdf38653538http://www.lume.ufrgs.br/bitstream/10183/18392/1/000102811.pdf35f07cc932d366e447e8d8a76274b0e1MD51TEXT000102811.pdf.txt000102811.pdf.txtExtracted Texttext/plain380771http://www.lume.ufrgs.br/bitstream/10183/18392/2/000102811.pdf.txt2ed4af2c7a2e07e5a2e4dd9e0929cdcbMD52THUMBNAIL000102811.pdf.jpg000102811.pdf.jpgGenerated Thumbnailimage/jpeg1590http://www.lume.ufrgs.br/bitstream/10183/18392/3/000102811.pdf.jpgba2fd5a40387a950fd2e16d1ac6f4e37MD5310183/183922021-05-07 04:42:23.511846oai:www.lume.ufrgs.br:10183/18392Biblioteca Digital de Teses e Dissertaçõeshttps://lume.ufrgs.br/handle/10183/2PUBhttps://lume.ufrgs.br/oai/requestlume@ufrgs.br||lume@ufrgs.bropendoar:18532021-05-07T07:42:23Biblioteca Digital de Teses e Dissertações da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS)false |
dc.title.pt_BR.fl_str_mv |
Conception d'un circuit integre arbitre de bus de communication multiprotocoles : ABC M |
title |
Conception d'un circuit integre arbitre de bus de communication multiprotocoles : ABC M |
spellingShingle |
Conception d'un circuit integre arbitre de bus de communication multiprotocoles : ABC M Barone, Dante Augusto Couto Bus parallèle Architecture multi - micro - processeur Techniques d'arbitrage Compatibilité Validation par simulation Circuit artibre de bus VLSI Eletrônica Circuitos integrados Barramento Parallel bus Multi-microprocessor architecture Arbiter techniques Interface Compatibility Validation by simulation VLSI bus arbiter circuit |
title_short |
Conception d'un circuit integre arbitre de bus de communication multiprotocoles : ABC M |
title_full |
Conception d'un circuit integre arbitre de bus de communication multiprotocoles : ABC M |
title_fullStr |
Conception d'un circuit integre arbitre de bus de communication multiprotocoles : ABC M |
title_full_unstemmed |
Conception d'un circuit integre arbitre de bus de communication multiprotocoles : ABC M |
title_sort |
Conception d'un circuit integre arbitre de bus de communication multiprotocoles : ABC M |
author |
Barone, Dante Augusto Couto |
author_facet |
Barone, Dante Augusto Couto |
author_role |
author |
dc.contributor.author.fl_str_mv |
Barone, Dante Augusto Couto |
dc.contributor.advisor1.fl_str_mv |
Mazaré, Guy |
contributor_str_mv |
Mazaré, Guy |
dc.subject.fr.fl_str_mv |
Bus parallèle Architecture multi - micro - processeur Techniques d'arbitrage Compatibilité Validation par simulation Circuit artibre de bus VLSI |
topic |
Bus parallèle Architecture multi - micro - processeur Techniques d'arbitrage Compatibilité Validation par simulation Circuit artibre de bus VLSI Eletrônica Circuitos integrados Barramento Parallel bus Multi-microprocessor architecture Arbiter techniques Interface Compatibility Validation by simulation VLSI bus arbiter circuit |
dc.subject.por.fl_str_mv |
Eletrônica Circuitos integrados Barramento |
dc.subject.eng.fl_str_mv |
Parallel bus Multi-microprocessor architecture Arbiter techniques Interface Compatibility Validation by simulation VLSI bus arbiter circuit |
description |
L'étude de différents bus de communination parallèle à usage multi-microprocesseur (bus SM 90, MULTIBUS, VME), ainsi que des techniques d'arbitrage associées, a conduit à s'intéresser à la compatibilité de l'arbitre de bus intégré ABC 90 de la SM 90 (dont les functionnalités sont les plus puissantes) avec les autres types de bus (MULTIBUS, VME). La première étape de l'étude se traduit par la proposition d'utilisation de l'ABC 90 comme organe d'allocation de bus dans différentes configurations d'architectures, et ce par adjonction d'éléments discrets. La seconde étape consiste à proposer un circuit intégré d'arbitre de bus multiprotocole en partant des spécifications de l'ABC 90 et en y intégrant les résultats obtenus dans la proposition précédente. La validation de ces deux propositions a été obtenue par simulation. |
publishDate |
1984 |
dc.date.issued.fl_str_mv |
1984 |
dc.date.accessioned.fl_str_mv |
2010-01-29T04:15:29Z |
dc.type.status.fl_str_mv |
info:eu-repo/semantics/publishedVersion |
dc.type.driver.fl_str_mv |
info:eu-repo/semantics/doctoralThesis |
format |
doctoralThesis |
status_str |
publishedVersion |
dc.identifier.uri.fl_str_mv |
http://hdl.handle.net/10183/18392 |
dc.identifier.nrb.pt_BR.fl_str_mv |
000102811 |
url |
http://hdl.handle.net/10183/18392 |
identifier_str_mv |
000102811 |
dc.language.iso.fl_str_mv |
fra |
language |
fra |
dc.rights.driver.fl_str_mv |
info:eu-repo/semantics/openAccess |
eu_rights_str_mv |
openAccess |
dc.format.none.fl_str_mv |
application/pdf |
dc.source.none.fl_str_mv |
reponame:Biblioteca Digital de Teses e Dissertações da UFRGS instname:Universidade Federal do Rio Grande do Sul (UFRGS) instacron:UFRGS |
instname_str |
Universidade Federal do Rio Grande do Sul (UFRGS) |
instacron_str |
UFRGS |
institution |
UFRGS |
reponame_str |
Biblioteca Digital de Teses e Dissertações da UFRGS |
collection |
Biblioteca Digital de Teses e Dissertações da UFRGS |
bitstream.url.fl_str_mv |
http://www.lume.ufrgs.br/bitstream/10183/18392/1/000102811.pdf http://www.lume.ufrgs.br/bitstream/10183/18392/2/000102811.pdf.txt http://www.lume.ufrgs.br/bitstream/10183/18392/3/000102811.pdf.jpg |
bitstream.checksum.fl_str_mv |
35f07cc932d366e447e8d8a76274b0e1 2ed4af2c7a2e07e5a2e4dd9e0929cdcb ba2fd5a40387a950fd2e16d1ac6f4e37 |
bitstream.checksumAlgorithm.fl_str_mv |
MD5 MD5 MD5 |
repository.name.fl_str_mv |
Biblioteca Digital de Teses e Dissertações da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS) |
repository.mail.fl_str_mv |
lume@ufrgs.br||lume@ufrgs.br |
_version_ |
1810085164217270272 |