System-in-package for IoT sigfox applications
Autor(a) principal: | |
---|---|
Data de Publicação: | 2023 |
Tipo de documento: | Dissertação |
Idioma: | por |
Título da fonte: | Biblioteca Digital de Teses e Dissertações da UFRGS |
Texto Completo: | http://hdl.handle.net/10183/263843 |
Resumo: | Neste trabalho é apresentada a tecnologia de fabricação de circuitos eletrônicos System in-Package (SiP), que se oferece como uma alternativa economicamente interessante para a implementação de soluções, onde circuitos processados em tecnologias diversas devem ser integrados em um único dispositivo de tamanho mínimo. Esta tecnologia é aqui explorada através do desenvolvimento de uma plataforma completa de hardware, voltada à implementação de dispositivos para a Internet das Coisas (IoT) no padrão SigFox. Esta plataforma é composta por um módulo front-end de RF, um rádio transceptor sub-GHz, capaz de operar em qualquer configuração global do padrão SigFox, além de um micro controlador ARM M0+, com 64 Kbytes de memória Flash, 8 Kbytes de memória RAM, uma EEPROM de 2Kbytes, interface multi-canal analógico-digital de 12 bits e 1.14Msps, interface digital-analógico de 12 bits, comparadores ultra-low-power para implementação de um sistema de wake-up e linha completa de periféricos de comunicação digital. Além deste SiP, é necessário apenas a conexão de uma fonte de energia (bateria ou 2 pilhas AAA) e de uma antena, para implementar aplicações ma rede SigFox. O sistema integra uma MCU, um rádio transceptor e um módulo front-end de RF, que habilita a operação global deste dispositivo através da tecnologia Sigfox Monarch. O SiP trabalha a partir de uma tensão de alimentação de 2.7-3.6 V e sua potência de saída de RF é programável na faixa de -30 dBm até 26 dBm. Operando com uma tensão de alimentação de 3.3V, ele consome 188.5 mA ou 23 mA para a potência de saída de RF de 22 dBm ou 12.8 dBm, em 902.2MHz e 868.13 MHz respectivamente. O dispositivo também oferece um consumo de corrente de 3 µA no modo deep sleep. O design de SiP proposto, atingiu todos os requisitos da certificação Sigfox Verified com sucesso, habilitando também a função Sigfox Monarch, representando atualmente a solução com as menores dimensões homologada para SigFox no mercado mundial, com apenas 13 mm × 13 mm × 1.1 mm. |
id |
URGS_6a7ac24eb664a85109e66a0ebd4686a1 |
---|---|
oai_identifier_str |
oai:www.lume.ufrgs.br:10183/263843 |
network_acronym_str |
URGS |
network_name_str |
Biblioteca Digital de Teses e Dissertações da UFRGS |
repository_id_str |
1853 |
spelling |
Ferreira, Felipe KalinskiKlimach, Hamilton Duarte2023-08-22T03:35:34Z2023http://hdl.handle.net/10183/263843001175403Neste trabalho é apresentada a tecnologia de fabricação de circuitos eletrônicos System in-Package (SiP), que se oferece como uma alternativa economicamente interessante para a implementação de soluções, onde circuitos processados em tecnologias diversas devem ser integrados em um único dispositivo de tamanho mínimo. Esta tecnologia é aqui explorada através do desenvolvimento de uma plataforma completa de hardware, voltada à implementação de dispositivos para a Internet das Coisas (IoT) no padrão SigFox. Esta plataforma é composta por um módulo front-end de RF, um rádio transceptor sub-GHz, capaz de operar em qualquer configuração global do padrão SigFox, além de um micro controlador ARM M0+, com 64 Kbytes de memória Flash, 8 Kbytes de memória RAM, uma EEPROM de 2Kbytes, interface multi-canal analógico-digital de 12 bits e 1.14Msps, interface digital-analógico de 12 bits, comparadores ultra-low-power para implementação de um sistema de wake-up e linha completa de periféricos de comunicação digital. Além deste SiP, é necessário apenas a conexão de uma fonte de energia (bateria ou 2 pilhas AAA) e de uma antena, para implementar aplicações ma rede SigFox. O sistema integra uma MCU, um rádio transceptor e um módulo front-end de RF, que habilita a operação global deste dispositivo através da tecnologia Sigfox Monarch. O SiP trabalha a partir de uma tensão de alimentação de 2.7-3.6 V e sua potência de saída de RF é programável na faixa de -30 dBm até 26 dBm. Operando com uma tensão de alimentação de 3.3V, ele consome 188.5 mA ou 23 mA para a potência de saída de RF de 22 dBm ou 12.8 dBm, em 902.2MHz e 868.13 MHz respectivamente. O dispositivo também oferece um consumo de corrente de 3 µA no modo deep sleep. O design de SiP proposto, atingiu todos os requisitos da certificação Sigfox Verified com sucesso, habilitando também a função Sigfox Monarch, representando atualmente a solução com as menores dimensões homologada para SigFox no mercado mundial, com apenas 13 mm × 13 mm × 1.1 mm.In this work, the System-in-Package (SiP) electronic circuit manufacturing technology is presented as an economically viable alternative for implementing solutions where circuits processed in different technologies need to be integrated into a single, compact device. This technology is explored here through the development of a complete hardware plat form designed for implementing devices for the Internet of Things (IoT) in the SigFox standard. The platform consists of an RF front-end module, a sub-GHz radio transceiver capable of operating in any global SigFox configuration, and an ARM M0+ microcon troller with 64 Kbytes of Flash memory, 8 Kbytes of RAM, a 2Kbyte EEPROM, a 12-bit 1.14Msps analog-to-digital multi-channel interface, a 12-bit digital-to-analog interface, ultra-low-power comparators for implementing a wake-up system, and a complete set of digital communication peripherals. In addition to this SiP, only a power source (e.g. two AAA batteries) and an antenna are required to implement applications on the SigFox network. The system integrates an MCU, a radio transceiver, and an RF front-end module, enabling global operation of this device through Sigfox Monarch technology. The SiP operates from a supply voltage of 2.7-3.6 V, and its RF output power is programmable in the range of -30 dBm to 26 dBm. Operating at a supply voltage of 3.3V, it consumes 188.5 mA or 23 mA for RF output power of 22 dBm or 12.8 dBm, at 902.2MHz and 868.13 MHz, respectively. The device also offers a current consumption of 3 µ A in deep sleep mode. The proposed SiP design has successfully met all the requirements for Sigfox Verified certification, enabling the Sigfox Monarch function as well. Currently, it represents the solution with the smallest dimensions approved for Sigfox in the global market, measur ing only 13 mm × 13 mm × 1.1 mm.application/pdfporCircuitos eletrônicosInternet das coisasEncapsulamentoPackagingSystem-in-packageInternet of thingsSigfoxSystem-in-package for IoT sigfox applicationsinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisUniversidade Federal do Rio Grande do SulInstituto de InformáticaPrograma de Pós-Graduação em MicroeletrônicaPorto Alegre, BR-RS2023mestradoinfo:eu-repo/semantics/openAccessreponame:Biblioteca Digital de Teses e Dissertações da UFRGSinstname:Universidade Federal do Rio Grande do Sul (UFRGS)instacron:UFRGSTEXT001175403.pdf.txt001175403.pdf.txtExtracted Texttext/plain105729http://www.lume.ufrgs.br/bitstream/10183/263843/2/001175403.pdf.txtcc01fcc4e007aec5d2d736d61d2510daMD52ORIGINAL001175403.pdfTexto parcialapplication/pdf1952209http://www.lume.ufrgs.br/bitstream/10183/263843/1/001175403.pdf17d8fe9d07dec4104141ff05e9f791a3MD5110183/2638432023-08-23 03:28:25.749875oai:www.lume.ufrgs.br:10183/263843Biblioteca Digital de Teses e Dissertaçõeshttps://lume.ufrgs.br/handle/10183/2PUBhttps://lume.ufrgs.br/oai/requestlume@ufrgs.br||lume@ufrgs.bropendoar:18532023-08-23T06:28:25Biblioteca Digital de Teses e Dissertações da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS)false |
dc.title.pt_BR.fl_str_mv |
System-in-package for IoT sigfox applications |
title |
System-in-package for IoT sigfox applications |
spellingShingle |
System-in-package for IoT sigfox applications Ferreira, Felipe Kalinski Circuitos eletrônicos Internet das coisas Encapsulamento Packaging System-in-package Internet of things Sigfox |
title_short |
System-in-package for IoT sigfox applications |
title_full |
System-in-package for IoT sigfox applications |
title_fullStr |
System-in-package for IoT sigfox applications |
title_full_unstemmed |
System-in-package for IoT sigfox applications |
title_sort |
System-in-package for IoT sigfox applications |
author |
Ferreira, Felipe Kalinski |
author_facet |
Ferreira, Felipe Kalinski |
author_role |
author |
dc.contributor.author.fl_str_mv |
Ferreira, Felipe Kalinski |
dc.contributor.advisor1.fl_str_mv |
Klimach, Hamilton Duarte |
contributor_str_mv |
Klimach, Hamilton Duarte |
dc.subject.por.fl_str_mv |
Circuitos eletrônicos Internet das coisas Encapsulamento |
topic |
Circuitos eletrônicos Internet das coisas Encapsulamento Packaging System-in-package Internet of things Sigfox |
dc.subject.eng.fl_str_mv |
Packaging System-in-package Internet of things Sigfox |
description |
Neste trabalho é apresentada a tecnologia de fabricação de circuitos eletrônicos System in-Package (SiP), que se oferece como uma alternativa economicamente interessante para a implementação de soluções, onde circuitos processados em tecnologias diversas devem ser integrados em um único dispositivo de tamanho mínimo. Esta tecnologia é aqui explorada através do desenvolvimento de uma plataforma completa de hardware, voltada à implementação de dispositivos para a Internet das Coisas (IoT) no padrão SigFox. Esta plataforma é composta por um módulo front-end de RF, um rádio transceptor sub-GHz, capaz de operar em qualquer configuração global do padrão SigFox, além de um micro controlador ARM M0+, com 64 Kbytes de memória Flash, 8 Kbytes de memória RAM, uma EEPROM de 2Kbytes, interface multi-canal analógico-digital de 12 bits e 1.14Msps, interface digital-analógico de 12 bits, comparadores ultra-low-power para implementação de um sistema de wake-up e linha completa de periféricos de comunicação digital. Além deste SiP, é necessário apenas a conexão de uma fonte de energia (bateria ou 2 pilhas AAA) e de uma antena, para implementar aplicações ma rede SigFox. O sistema integra uma MCU, um rádio transceptor e um módulo front-end de RF, que habilita a operação global deste dispositivo através da tecnologia Sigfox Monarch. O SiP trabalha a partir de uma tensão de alimentação de 2.7-3.6 V e sua potência de saída de RF é programável na faixa de -30 dBm até 26 dBm. Operando com uma tensão de alimentação de 3.3V, ele consome 188.5 mA ou 23 mA para a potência de saída de RF de 22 dBm ou 12.8 dBm, em 902.2MHz e 868.13 MHz respectivamente. O dispositivo também oferece um consumo de corrente de 3 µA no modo deep sleep. O design de SiP proposto, atingiu todos os requisitos da certificação Sigfox Verified com sucesso, habilitando também a função Sigfox Monarch, representando atualmente a solução com as menores dimensões homologada para SigFox no mercado mundial, com apenas 13 mm × 13 mm × 1.1 mm. |
publishDate |
2023 |
dc.date.accessioned.fl_str_mv |
2023-08-22T03:35:34Z |
dc.date.issued.fl_str_mv |
2023 |
dc.type.status.fl_str_mv |
info:eu-repo/semantics/publishedVersion |
dc.type.driver.fl_str_mv |
info:eu-repo/semantics/masterThesis |
format |
masterThesis |
status_str |
publishedVersion |
dc.identifier.uri.fl_str_mv |
http://hdl.handle.net/10183/263843 |
dc.identifier.nrb.pt_BR.fl_str_mv |
001175403 |
url |
http://hdl.handle.net/10183/263843 |
identifier_str_mv |
001175403 |
dc.language.iso.fl_str_mv |
por |
language |
por |
dc.rights.driver.fl_str_mv |
info:eu-repo/semantics/openAccess |
eu_rights_str_mv |
openAccess |
dc.format.none.fl_str_mv |
application/pdf |
dc.source.none.fl_str_mv |
reponame:Biblioteca Digital de Teses e Dissertações da UFRGS instname:Universidade Federal do Rio Grande do Sul (UFRGS) instacron:UFRGS |
instname_str |
Universidade Federal do Rio Grande do Sul (UFRGS) |
instacron_str |
UFRGS |
institution |
UFRGS |
reponame_str |
Biblioteca Digital de Teses e Dissertações da UFRGS |
collection |
Biblioteca Digital de Teses e Dissertações da UFRGS |
bitstream.url.fl_str_mv |
http://www.lume.ufrgs.br/bitstream/10183/263843/2/001175403.pdf.txt http://www.lume.ufrgs.br/bitstream/10183/263843/1/001175403.pdf |
bitstream.checksum.fl_str_mv |
cc01fcc4e007aec5d2d736d61d2510da 17d8fe9d07dec4104141ff05e9f791a3 |
bitstream.checksumAlgorithm.fl_str_mv |
MD5 MD5 |
repository.name.fl_str_mv |
Biblioteca Digital de Teses e Dissertações da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS) |
repository.mail.fl_str_mv |
lume@ufrgs.br||lume@ufrgs.br |
_version_ |
1810085626145406976 |