Avaliação de desempenho de partes de controle de circuitos integrados

Detalhes bibliográficos
Autor(a) principal: Hubscher, Pedro Inacio
Data de Publicação: 1992
Tipo de documento: Dissertação
Idioma: por
Título da fonte: Biblioteca Digital de Teses e Dissertações da UFRGS
Texto Completo: http://hdl.handle.net/10183/26548
Resumo: Este trabalho objetiva o estudo da avaliação de desempenho de partes de controle de circuitos integrados, em relação ao consumo de área em silício e atraso de propagação de sinais. Para a implementação são adotados dois diferentes estilos de leiaute (PLA e gate matrix). Para ambos os casos foi utilizado um conjunto único de regras de projeto. A análise dos circuitos visando implementação com PLA 6 é feita com base em estimativas de área e atraso deste, sendo definidas as suas células básicas. Para gate matrix, é feita a síntese de leiaute com um gerador automático de leiaute para circuitos em lógica aleatória e o atraso é estimado por modelo simplificado. A avaliação elétrica para calcular o atraso dos sinais é baseada em modelos simplificados de timing, previamente estudados, que levam em conta elementos parasitas das redes de transistores. São analisadas partes de controle de sistemas reais e máquinas de estados finitos hipotéticas. O trabalho visa propor a melhor estratégia de implementação, através da previsão do desempenho dos circuitos, em função do tamanho e complexidade (em número de portas e sinais de interface) do circuito.
id URGS_d796a9e1ba513b213fffe8b90e3f10aa
oai_identifier_str oai:www.lume.ufrgs.br:10183/26548
network_acronym_str URGS
network_name_str Biblioteca Digital de Teses e Dissertações da UFRGS
repository_id_str 1853
spelling Hubscher, Pedro InacioSusin, Altamiro Amadeu2010-11-05T04:20:46Z1992http://hdl.handle.net/10183/26548000059554Este trabalho objetiva o estudo da avaliação de desempenho de partes de controle de circuitos integrados, em relação ao consumo de área em silício e atraso de propagação de sinais. Para a implementação são adotados dois diferentes estilos de leiaute (PLA e gate matrix). Para ambos os casos foi utilizado um conjunto único de regras de projeto. A análise dos circuitos visando implementação com PLA 6 é feita com base em estimativas de área e atraso deste, sendo definidas as suas células básicas. Para gate matrix, é feita a síntese de leiaute com um gerador automático de leiaute para circuitos em lógica aleatória e o atraso é estimado por modelo simplificado. A avaliação elétrica para calcular o atraso dos sinais é baseada em modelos simplificados de timing, previamente estudados, que levam em conta elementos parasitas das redes de transistores. São analisadas partes de controle de sistemas reais e máquinas de estados finitos hipotéticas. O trabalho visa propor a melhor estratégia de implementação, através da previsão do desempenho dos circuitos, em função do tamanho e complexidade (em número de portas e sinais de interface) do circuito.The subject of this work is the performance analysis of control parts of integrated circuits, as a function of silicon area and signals propagation delay. Two different layout styles are used for implementation (PLA and gate matrix). Both of them use the same design rules. The analysis of the circuits implemented with PLA is based on area and delay estimation, with the basic cells already defined. For gate matrix, the layout synthesis is made with an automatic layout generator for random logic circuits and the delay is estimated by simplified models. The electrical evaluation to compute the delay signal is based on simplified timing models, previously studied, taking into account parasitic elements of the transistor networks. Control parts of real systems and finite state machines are analysed. This work aims to select the best implementation strategy, based on performance estimation, as a function of the size and complexity (gates and interface signals) of the circuit.application/pdfporMicroeletrônicaAvaliacao : DesempenhoSintese : LayoutCircuitos integradosPerformanceControl partsDelayLayout synthesisIntegrated circuitsVLSIAvaliação de desempenho de partes de controle de circuitos integradosinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisUniversidade Federal do Rio Grande do SulInstituto de InformáticaCurso de Pós-Graduação em Ciência da ComputaçãoPorto Alegre, BR-RS1992mestradoinfo:eu-repo/semantics/openAccessreponame:Biblioteca Digital de Teses e Dissertações da UFRGSinstname:Universidade Federal do Rio Grande do Sul (UFRGS)instacron:UFRGSORIGINAL000059554.pdf000059554.pdfTexto completoapplication/pdf12798847http://www.lume.ufrgs.br/bitstream/10183/26548/1/000059554.pdf3a42209d44f74c76325cefc754b869deMD51TEXT000059554.pdf.txt000059554.pdf.txtExtracted Texttext/plain114737http://www.lume.ufrgs.br/bitstream/10183/26548/2/000059554.pdf.txt33e8d6c584f164d5d353967761fa3cc5MD52THUMBNAIL000059554.pdf.jpg000059554.pdf.jpgGenerated Thumbnailimage/jpeg1391http://www.lume.ufrgs.br/bitstream/10183/26548/3/000059554.pdf.jpg6a08ae9b6ea8f27e2eec3db8002d27bfMD5310183/265482018-10-16 08:47:02.454oai:www.lume.ufrgs.br:10183/26548Biblioteca Digital de Teses e Dissertaçõeshttps://lume.ufrgs.br/handle/10183/2PUBhttps://lume.ufrgs.br/oai/requestlume@ufrgs.br||lume@ufrgs.bropendoar:18532018-10-16T11:47:02Biblioteca Digital de Teses e Dissertações da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS)false
dc.title.pt_BR.fl_str_mv Avaliação de desempenho de partes de controle de circuitos integrados
title Avaliação de desempenho de partes de controle de circuitos integrados
spellingShingle Avaliação de desempenho de partes de controle de circuitos integrados
Hubscher, Pedro Inacio
Microeletrônica
Avaliacao : Desempenho
Sintese : Layout
Circuitos integrados
Performance
Control parts
Delay
Layout synthesis
Integrated circuits
VLSI
title_short Avaliação de desempenho de partes de controle de circuitos integrados
title_full Avaliação de desempenho de partes de controle de circuitos integrados
title_fullStr Avaliação de desempenho de partes de controle de circuitos integrados
title_full_unstemmed Avaliação de desempenho de partes de controle de circuitos integrados
title_sort Avaliação de desempenho de partes de controle de circuitos integrados
author Hubscher, Pedro Inacio
author_facet Hubscher, Pedro Inacio
author_role author
dc.contributor.author.fl_str_mv Hubscher, Pedro Inacio
dc.contributor.advisor1.fl_str_mv Susin, Altamiro Amadeu
contributor_str_mv Susin, Altamiro Amadeu
dc.subject.por.fl_str_mv Microeletrônica
Avaliacao : Desempenho
Sintese : Layout
Circuitos integrados
topic Microeletrônica
Avaliacao : Desempenho
Sintese : Layout
Circuitos integrados
Performance
Control parts
Delay
Layout synthesis
Integrated circuits
VLSI
dc.subject.eng.fl_str_mv Performance
Control parts
Delay
Layout synthesis
Integrated circuits
VLSI
description Este trabalho objetiva o estudo da avaliação de desempenho de partes de controle de circuitos integrados, em relação ao consumo de área em silício e atraso de propagação de sinais. Para a implementação são adotados dois diferentes estilos de leiaute (PLA e gate matrix). Para ambos os casos foi utilizado um conjunto único de regras de projeto. A análise dos circuitos visando implementação com PLA 6 é feita com base em estimativas de área e atraso deste, sendo definidas as suas células básicas. Para gate matrix, é feita a síntese de leiaute com um gerador automático de leiaute para circuitos em lógica aleatória e o atraso é estimado por modelo simplificado. A avaliação elétrica para calcular o atraso dos sinais é baseada em modelos simplificados de timing, previamente estudados, que levam em conta elementos parasitas das redes de transistores. São analisadas partes de controle de sistemas reais e máquinas de estados finitos hipotéticas. O trabalho visa propor a melhor estratégia de implementação, através da previsão do desempenho dos circuitos, em função do tamanho e complexidade (em número de portas e sinais de interface) do circuito.
publishDate 1992
dc.date.issued.fl_str_mv 1992
dc.date.accessioned.fl_str_mv 2010-11-05T04:20:46Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv http://hdl.handle.net/10183/26548
dc.identifier.nrb.pt_BR.fl_str_mv 000059554
url http://hdl.handle.net/10183/26548
identifier_str_mv 000059554
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.source.none.fl_str_mv reponame:Biblioteca Digital de Teses e Dissertações da UFRGS
instname:Universidade Federal do Rio Grande do Sul (UFRGS)
instacron:UFRGS
instname_str Universidade Federal do Rio Grande do Sul (UFRGS)
instacron_str UFRGS
institution UFRGS
reponame_str Biblioteca Digital de Teses e Dissertações da UFRGS
collection Biblioteca Digital de Teses e Dissertações da UFRGS
bitstream.url.fl_str_mv http://www.lume.ufrgs.br/bitstream/10183/26548/1/000059554.pdf
http://www.lume.ufrgs.br/bitstream/10183/26548/2/000059554.pdf.txt
http://www.lume.ufrgs.br/bitstream/10183/26548/3/000059554.pdf.jpg
bitstream.checksum.fl_str_mv 3a42209d44f74c76325cefc754b869de
33e8d6c584f164d5d353967761fa3cc5
6a08ae9b6ea8f27e2eec3db8002d27bf
bitstream.checksumAlgorithm.fl_str_mv MD5
MD5
MD5
repository.name.fl_str_mv Biblioteca Digital de Teses e Dissertações da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS)
repository.mail.fl_str_mv lume@ufrgs.br||lume@ufrgs.br
_version_ 1810085187797647360