Circuit-level design impact on variability and soft errors robustness

Detalhes bibliográficos
Autor(a) principal: Brendler, Leonardo Heitich
Data de Publicação: 2020
Tipo de documento: Dissertação
Idioma: eng
Título da fonte: Biblioteca Digital de Teses e Dissertações da UFRGS
Texto Completo: http://hdl.handle.net/10183/213589
Resumo: Com o avanço da microeletrônica, limitações físicas foram encontradas em dispositivos MOSFET. Para superar essas limitações, foram introduzidos dispositivos multigate, como a tecnologia FinFET, permitindo a continuidade do dimensionamento tecnológico a abaixo de 22 nm. A evolução no processo de fabricação de circuitos integrados resultou em dispositivos cada vez menores e tornou a etapa de litografia mais complicada, podendo levar os circuitos a operarem fora de suas faixas de especificação. Ainda, os circuitos integrados são expostos a diferentes fontes de radiação, considerando aplicações espaciais ou mesmo terrestres. Todos esses fatores afetam a confiabilidade dos circuitos e podem causar um desvio no comportamento esperado. Dessa forma, o estudo de novas diretrizes capazes de lidar com os desafios colocados pelo desenvolvimento tecnológico é de extrema importância. Alguns circuitos podem ser projetados utilizando diferentes arranjos de transistores. Um arranjo de transistores específico pode influenciar o desempenho de células lógicas; portas lógicas complexas podem ser usadas para minimizar a área, o atraso e o consumo de potência. No entanto, com a crescente relevância dos desafios nanométricos, também é necessário considerar os efeitos de radiação e da variabilidade no design de nível lógico com a adoção de diferentes topologias, como a lógica multinível. Este trabalho explora técnicas em nível de circuito para mitigar os efeitos de radiação e da variabilidade de processo na tecnologia FinFET de 7nm. O impacto da variabilidade do processo, através das flutuações da função de trabalho (WFF), e a resposta de Eventos Únicos Transientes (SET) sob WFF são avaliados usando diferentes arranjos de transistores para um conjunto de funções lógicas, versões do benchmark C17 (ISCAS85) e votadores majoritários. Os resultados mostram o impacto de diferentes arranjos de transistores na robustez à radiação e variabilidade de processo. A topologia de lógica multinível é mais robusta aos efeitos de radiação do que a topologia complexa; os valores da Transferência Linear de Energia Limiar (LETth) são, em média, 55% maiores considerando ou não o impacto da variabilidade de processo. Os valores de LETth dos diferentes circuitos de votadores majoritários podem variar em até 65%. Todos os circuitos analisados, independentemente da topologia, são mais sensíveis (valores de LETth, em média, 20% menores) aos SETs, considerando o impacto da variabilidade de processo.
id URGS_deff55cba057ce3217e7e4f38a00daac
oai_identifier_str oai:www.lume.ufrgs.br:10183/213589
network_acronym_str URGS
network_name_str Biblioteca Digital de Teses e Dissertações da UFRGS
repository_id_str 1853
spelling Brendler, Leonardo HeitichReis, Ricardo Augusto da LuzMeinhardt, Cristina2020-09-19T04:12:12Z2020http://hdl.handle.net/10183/213589001118093Com o avanço da microeletrônica, limitações físicas foram encontradas em dispositivos MOSFET. Para superar essas limitações, foram introduzidos dispositivos multigate, como a tecnologia FinFET, permitindo a continuidade do dimensionamento tecnológico a abaixo de 22 nm. A evolução no processo de fabricação de circuitos integrados resultou em dispositivos cada vez menores e tornou a etapa de litografia mais complicada, podendo levar os circuitos a operarem fora de suas faixas de especificação. Ainda, os circuitos integrados são expostos a diferentes fontes de radiação, considerando aplicações espaciais ou mesmo terrestres. Todos esses fatores afetam a confiabilidade dos circuitos e podem causar um desvio no comportamento esperado. Dessa forma, o estudo de novas diretrizes capazes de lidar com os desafios colocados pelo desenvolvimento tecnológico é de extrema importância. Alguns circuitos podem ser projetados utilizando diferentes arranjos de transistores. Um arranjo de transistores específico pode influenciar o desempenho de células lógicas; portas lógicas complexas podem ser usadas para minimizar a área, o atraso e o consumo de potência. No entanto, com a crescente relevância dos desafios nanométricos, também é necessário considerar os efeitos de radiação e da variabilidade no design de nível lógico com a adoção de diferentes topologias, como a lógica multinível. Este trabalho explora técnicas em nível de circuito para mitigar os efeitos de radiação e da variabilidade de processo na tecnologia FinFET de 7nm. O impacto da variabilidade do processo, através das flutuações da função de trabalho (WFF), e a resposta de Eventos Únicos Transientes (SET) sob WFF são avaliados usando diferentes arranjos de transistores para um conjunto de funções lógicas, versões do benchmark C17 (ISCAS85) e votadores majoritários. Os resultados mostram o impacto de diferentes arranjos de transistores na robustez à radiação e variabilidade de processo. A topologia de lógica multinível é mais robusta aos efeitos de radiação do que a topologia complexa; os valores da Transferência Linear de Energia Limiar (LETth) são, em média, 55% maiores considerando ou não o impacto da variabilidade de processo. Os valores de LETth dos diferentes circuitos de votadores majoritários podem variar em até 65%. Todos os circuitos analisados, independentemente da topologia, são mais sensíveis (valores de LETth, em média, 20% menores) aos SETs, considerando o impacto da variabilidade de processo.Physical limitations were found in MOSFET devices with the advancement in microelectronics. To overcome these limitations, multigate devices, such as the FinFET technology, were introduced, allowing the continuity of the technology scaling below 22nm. The evolution in the manufacturing process of integrated circuits has resulted in increasingly smaller devices and made the lithography stage more complicated, which can lead to circuits operating outside their specification ranges. Moreover, integrated circuits are exposed to different sources of radiation, considering space or even terrestrial applications. All of these factors impact the reliability of the circuits and may cause a deviation in expected behavior. In that way, the study of new guidelines capable of dealing with the challenges posed by technological development is of utmost importance. Some circuits can be designed using different transistor arrangements. A specific transistor arrangement can influence the performance of logic cells; complex logic gates can be used to minimize area, delay and power consumption. However, with the increasing relevance of nanometric challenges, it is also necessary to consider the variability and radiation effects at the logic level design with the adoption of different topologies, as the multi-level logic. This work explores circuit-level techniques to mitigate the radiation and process variability effects at 7nm FinFET technology. The process variability impact, through the work-function fluctuations (WFF), and the Single Event Transient (SET) response under WFF are evaluated using different transistor arrangements for a set of logic functions, versions of C17 benchmark (ISCAS85) and majority voters. Results show the impact of different transistor arrangements in the radiation and process variability robustness. The multi-level logic topology is more robust to the radiation effects than complex topology; the Threshold Linear Energy Transfer (LETth) values are, on average, 55% higher considering or not the process variability impact. The LETth values of the different majority voter circuits can vary by up to 65%. All the analyzed circuits independently of the topology are more sensitive (LETth values, on average, 20% smaller) to the SETs considering the process variability impact.application/pdfengMicroeletrônicaEfeitos de radiaçãoCircuitos integrados : MicroeletrônicaTransistoresFinFETArquitetura de computadoresMulti-level designVariabilityCircuit-level design impact on variability and soft errors robustnessImpacto do projeto em nível de circuito na robustez à variabilidade e erros leves info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisUniversidade Federal do Rio Grande do SulInstituto de InformáticaPrograma de Pós-Graduação em MicroeletrônicaPorto Alegre, BR-RS2020mestradoinfo:eu-repo/semantics/openAccessreponame:Biblioteca Digital de Teses e Dissertações da UFRGSinstname:Universidade Federal do Rio Grande do Sul (UFRGS)instacron:UFRGSTEXT001118093.pdf.txt001118093.pdf.txtExtracted Texttext/plain218229http://www.lume.ufrgs.br/bitstream/10183/213589/2/001118093.pdf.txtb194fc23924b0e0b61ef271c26df111aMD52ORIGINAL001118093.pdfTexto completo (inglês)application/pdf10143284http://www.lume.ufrgs.br/bitstream/10183/213589/1/001118093.pdf4fc641dfc2e5dc51bd6b1b22c66e1be7MD5110183/2135892024-04-13 06:45:04.620807oai:www.lume.ufrgs.br:10183/213589Biblioteca Digital de Teses e Dissertaçõeshttps://lume.ufrgs.br/handle/10183/2PUBhttps://lume.ufrgs.br/oai/requestlume@ufrgs.br||lume@ufrgs.bropendoar:18532024-04-13T09:45:04Biblioteca Digital de Teses e Dissertações da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS)false
dc.title.pt_BR.fl_str_mv Circuit-level design impact on variability and soft errors robustness
dc.title.alternative.pt.fl_str_mv Impacto do projeto em nível de circuito na robustez à variabilidade e erros leves
title Circuit-level design impact on variability and soft errors robustness
spellingShingle Circuit-level design impact on variability and soft errors robustness
Brendler, Leonardo Heitich
Microeletrônica
Efeitos de radiação
Circuitos integrados : Microeletrônica
Transistores
FinFET
Arquitetura de computadores
Multi-level design
Variability
title_short Circuit-level design impact on variability and soft errors robustness
title_full Circuit-level design impact on variability and soft errors robustness
title_fullStr Circuit-level design impact on variability and soft errors robustness
title_full_unstemmed Circuit-level design impact on variability and soft errors robustness
title_sort Circuit-level design impact on variability and soft errors robustness
author Brendler, Leonardo Heitich
author_facet Brendler, Leonardo Heitich
author_role author
dc.contributor.author.fl_str_mv Brendler, Leonardo Heitich
dc.contributor.advisor1.fl_str_mv Reis, Ricardo Augusto da Luz
dc.contributor.advisor-co1.fl_str_mv Meinhardt, Cristina
contributor_str_mv Reis, Ricardo Augusto da Luz
Meinhardt, Cristina
dc.subject.por.fl_str_mv Microeletrônica
Efeitos de radiação
Circuitos integrados : Microeletrônica
Transistores
FinFET
Arquitetura de computadores
topic Microeletrônica
Efeitos de radiação
Circuitos integrados : Microeletrônica
Transistores
FinFET
Arquitetura de computadores
Multi-level design
Variability
dc.subject.eng.fl_str_mv Multi-level design
Variability
description Com o avanço da microeletrônica, limitações físicas foram encontradas em dispositivos MOSFET. Para superar essas limitações, foram introduzidos dispositivos multigate, como a tecnologia FinFET, permitindo a continuidade do dimensionamento tecnológico a abaixo de 22 nm. A evolução no processo de fabricação de circuitos integrados resultou em dispositivos cada vez menores e tornou a etapa de litografia mais complicada, podendo levar os circuitos a operarem fora de suas faixas de especificação. Ainda, os circuitos integrados são expostos a diferentes fontes de radiação, considerando aplicações espaciais ou mesmo terrestres. Todos esses fatores afetam a confiabilidade dos circuitos e podem causar um desvio no comportamento esperado. Dessa forma, o estudo de novas diretrizes capazes de lidar com os desafios colocados pelo desenvolvimento tecnológico é de extrema importância. Alguns circuitos podem ser projetados utilizando diferentes arranjos de transistores. Um arranjo de transistores específico pode influenciar o desempenho de células lógicas; portas lógicas complexas podem ser usadas para minimizar a área, o atraso e o consumo de potência. No entanto, com a crescente relevância dos desafios nanométricos, também é necessário considerar os efeitos de radiação e da variabilidade no design de nível lógico com a adoção de diferentes topologias, como a lógica multinível. Este trabalho explora técnicas em nível de circuito para mitigar os efeitos de radiação e da variabilidade de processo na tecnologia FinFET de 7nm. O impacto da variabilidade do processo, através das flutuações da função de trabalho (WFF), e a resposta de Eventos Únicos Transientes (SET) sob WFF são avaliados usando diferentes arranjos de transistores para um conjunto de funções lógicas, versões do benchmark C17 (ISCAS85) e votadores majoritários. Os resultados mostram o impacto de diferentes arranjos de transistores na robustez à radiação e variabilidade de processo. A topologia de lógica multinível é mais robusta aos efeitos de radiação do que a topologia complexa; os valores da Transferência Linear de Energia Limiar (LETth) são, em média, 55% maiores considerando ou não o impacto da variabilidade de processo. Os valores de LETth dos diferentes circuitos de votadores majoritários podem variar em até 65%. Todos os circuitos analisados, independentemente da topologia, são mais sensíveis (valores de LETth, em média, 20% menores) aos SETs, considerando o impacto da variabilidade de processo.
publishDate 2020
dc.date.accessioned.fl_str_mv 2020-09-19T04:12:12Z
dc.date.issued.fl_str_mv 2020
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv http://hdl.handle.net/10183/213589
dc.identifier.nrb.pt_BR.fl_str_mv 001118093
url http://hdl.handle.net/10183/213589
identifier_str_mv 001118093
dc.language.iso.fl_str_mv eng
language eng
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.source.none.fl_str_mv reponame:Biblioteca Digital de Teses e Dissertações da UFRGS
instname:Universidade Federal do Rio Grande do Sul (UFRGS)
instacron:UFRGS
instname_str Universidade Federal do Rio Grande do Sul (UFRGS)
instacron_str UFRGS
institution UFRGS
reponame_str Biblioteca Digital de Teses e Dissertações da UFRGS
collection Biblioteca Digital de Teses e Dissertações da UFRGS
bitstream.url.fl_str_mv http://www.lume.ufrgs.br/bitstream/10183/213589/2/001118093.pdf.txt
http://www.lume.ufrgs.br/bitstream/10183/213589/1/001118093.pdf
bitstream.checksum.fl_str_mv b194fc23924b0e0b61ef271c26df111a
4fc641dfc2e5dc51bd6b1b22c66e1be7
bitstream.checksumAlgorithm.fl_str_mv MD5
MD5
repository.name.fl_str_mv Biblioteca Digital de Teses e Dissertações da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS)
repository.mail.fl_str_mv lume@ufrgs.br||lume@ufrgs.br
_version_ 1810085534590042112