Analysis, design and implementation of analog/RF blocks suitable for a multi-band analog interface for CMOS SOCs
Autor(a) principal: | |
---|---|
Data de Publicação: | 2008 |
Tipo de documento: | Tese |
Idioma: | eng |
Título da fonte: | Biblioteca Digital de Teses e Dissertações da UFRGS |
Texto Completo: | http://hdl.handle.net/10183/13132 |
Resumo: | O desenvolvimento de tecnologias de integração para circuitos integrados junto com a demanda de cada vez mais processamento digital de sinais, como em sistemas de telecomunicações e aplicações SOC, resultaram na crescente necessidade de circuitos mistos em tecnologia CMOS integrados em um único chip. Em um trabalho anterior, a arquitetura de uma interface analógica para ser usada em aplicações SOC mistas foi desenvolvida e implementada. Basicamente esta interface é composta por uma célula analógica fixa (fixed analog cell – FAC), que translada o sinal de entrada para uma freqüência de processamento fixa, e por um bloco digital que processa este sinal. Primeiramente, as especificações de sistema foram determinadas considerando o processamento de sinais de três bandas de freqüência diferentes: FM, vídeo e celular, seguido por simulações de alto-nível do sistema da FAC. Então, uma arquitetura heteródina integrada CMOS para o front-end que integrará a FAC, composto por 2 mixers ativos e um amplificador de ganho variável, foi apresentada, enumerando-se e propondo-se soluções para os desafios de projeto e metodologia. Os blocos analógicos/RF, juntamente com o front-end, foram projetados e implementados em tecnologia CMOS IBM 0.18μm, apresentando-se simulações e medidas de um protótipo físico. |
id |
URGS_e8dd026ec4301319ceec9959b69d9be1 |
---|---|
oai_identifier_str |
oai:www.lume.ufrgs.br:10183/13132 |
network_acronym_str |
URGS |
network_name_str |
Biblioteca Digital de Teses e Dissertações da UFRGS |
repository_id_str |
1853 |
spelling |
Cortes, Fernando da Rocha PaixaoBampi, Sergio2008-06-12T04:11:13Z2008http://hdl.handle.net/10183/13132000639902O desenvolvimento de tecnologias de integração para circuitos integrados junto com a demanda de cada vez mais processamento digital de sinais, como em sistemas de telecomunicações e aplicações SOC, resultaram na crescente necessidade de circuitos mistos em tecnologia CMOS integrados em um único chip. Em um trabalho anterior, a arquitetura de uma interface analógica para ser usada em aplicações SOC mistas foi desenvolvida e implementada. Basicamente esta interface é composta por uma célula analógica fixa (fixed analog cell – FAC), que translada o sinal de entrada para uma freqüência de processamento fixa, e por um bloco digital que processa este sinal. Primeiramente, as especificações de sistema foram determinadas considerando o processamento de sinais de três bandas de freqüência diferentes: FM, vídeo e celular, seguido por simulações de alto-nível do sistema da FAC. Então, uma arquitetura heteródina integrada CMOS para o front-end que integrará a FAC, composto por 2 mixers ativos e um amplificador de ganho variável, foi apresentada, enumerando-se e propondo-se soluções para os desafios de projeto e metodologia. Os blocos analógicos/RF, juntamente com o front-end, foram projetados e implementados em tecnologia CMOS IBM 0.18μm, apresentando-se simulações e medidas de um protótipo físico.The development of IC technologies coupled with the demand for more digital signal processing integrated in a single chip has created an increasing need for design of mixed-signal systems in CMOS technology. Previously, a general analog interface architecture targeted to mixed-signal systems on-chip applications was developed and implemented, which is composed by a fixed analog cell (FAC), that translates the input signal to a processing frequency, and a digital block, that processes the signal. The focus of this thesis is to analyze, design and implement analog/RF building blocks suitable for this system. First, a set of system specifications is developed and verified through system level simulations for the FAC system, aiming the signal processing of three target applications: FM, video and digital cellular frequency bands. Then, a fully CMOS integrated dual-conversion heterodyne front-end architecture with 2 active mixers and a variable-gain amplifier is presented, enumerating and proposing solutions for the design challenges and methodology. The stand-alone building blocks and the front-end system are designed and implemented in IBM 0.18μm CMOS process, presenting simulations and experimental data from an actual physical prototype.application/pdfengMicroeletrônicaCmosMixed-signalCMOS analog/RF designFrequency translationMixerGilbert cellHigh frequencyVariable gain amplifierAnalysis, design and implementation of analog/RF blocks suitable for a multi-band analog interface for CMOS SOCsAnálise, projeto e implementação de blocos analógicos/RF aplicados a uma interface analógica multi-banda para sistemas-em-chip (SOCs) em CMOS info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/doctoralThesisUniversidade Federal do Rio Grande do SulInstituto de InformáticaPrograma de Pós-Graduação em ComputaçãoPorto Alegre, BR-RS2008doutoradoinfo:eu-repo/semantics/openAccessreponame:Biblioteca Digital de Teses e Dissertações da UFRGSinstname:Universidade Federal do Rio Grande do Sul (UFRGS)instacron:UFRGSTEXT000639902.pdf.txt000639902.pdf.txtExtracted Texttext/plain231852http://www.lume.ufrgs.br/bitstream/10183/13132/2/000639902.pdf.txtef4b52fc74a058c94d9f68c21196c043MD52ORIGINAL000639902.pdf000639902.pdfTexto completo (inglês)application/pdf6317894http://www.lume.ufrgs.br/bitstream/10183/13132/1/000639902.pdfec6320433e5154e21a99b0a6487de9d1MD5110183/131322021-05-07 04:50:18.966635oai:www.lume.ufrgs.br:10183/13132Biblioteca Digital de Teses e Dissertaçõeshttps://lume.ufrgs.br/handle/10183/2PUBhttps://lume.ufrgs.br/oai/requestlume@ufrgs.br||lume@ufrgs.bropendoar:18532021-05-07T07:50:18Biblioteca Digital de Teses e Dissertações da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS)false |
dc.title.pt_BR.fl_str_mv |
Analysis, design and implementation of analog/RF blocks suitable for a multi-band analog interface for CMOS SOCs |
dc.title.alternative.pt.fl_str_mv |
Análise, projeto e implementação de blocos analógicos/RF aplicados a uma interface analógica multi-banda para sistemas-em-chip (SOCs) em CMOS |
title |
Analysis, design and implementation of analog/RF blocks suitable for a multi-band analog interface for CMOS SOCs |
spellingShingle |
Analysis, design and implementation of analog/RF blocks suitable for a multi-band analog interface for CMOS SOCs Cortes, Fernando da Rocha Paixao Microeletrônica Cmos Mixed-signal CMOS analog/RF design Frequency translation Mixer Gilbert cell High frequency Variable gain amplifier |
title_short |
Analysis, design and implementation of analog/RF blocks suitable for a multi-band analog interface for CMOS SOCs |
title_full |
Analysis, design and implementation of analog/RF blocks suitable for a multi-band analog interface for CMOS SOCs |
title_fullStr |
Analysis, design and implementation of analog/RF blocks suitable for a multi-band analog interface for CMOS SOCs |
title_full_unstemmed |
Analysis, design and implementation of analog/RF blocks suitable for a multi-band analog interface for CMOS SOCs |
title_sort |
Analysis, design and implementation of analog/RF blocks suitable for a multi-band analog interface for CMOS SOCs |
author |
Cortes, Fernando da Rocha Paixao |
author_facet |
Cortes, Fernando da Rocha Paixao |
author_role |
author |
dc.contributor.author.fl_str_mv |
Cortes, Fernando da Rocha Paixao |
dc.contributor.advisor1.fl_str_mv |
Bampi, Sergio |
contributor_str_mv |
Bampi, Sergio |
dc.subject.por.fl_str_mv |
Microeletrônica Cmos |
topic |
Microeletrônica Cmos Mixed-signal CMOS analog/RF design Frequency translation Mixer Gilbert cell High frequency Variable gain amplifier |
dc.subject.eng.fl_str_mv |
Mixed-signal CMOS analog/RF design Frequency translation Mixer Gilbert cell High frequency Variable gain amplifier |
description |
O desenvolvimento de tecnologias de integração para circuitos integrados junto com a demanda de cada vez mais processamento digital de sinais, como em sistemas de telecomunicações e aplicações SOC, resultaram na crescente necessidade de circuitos mistos em tecnologia CMOS integrados em um único chip. Em um trabalho anterior, a arquitetura de uma interface analógica para ser usada em aplicações SOC mistas foi desenvolvida e implementada. Basicamente esta interface é composta por uma célula analógica fixa (fixed analog cell – FAC), que translada o sinal de entrada para uma freqüência de processamento fixa, e por um bloco digital que processa este sinal. Primeiramente, as especificações de sistema foram determinadas considerando o processamento de sinais de três bandas de freqüência diferentes: FM, vídeo e celular, seguido por simulações de alto-nível do sistema da FAC. Então, uma arquitetura heteródina integrada CMOS para o front-end que integrará a FAC, composto por 2 mixers ativos e um amplificador de ganho variável, foi apresentada, enumerando-se e propondo-se soluções para os desafios de projeto e metodologia. Os blocos analógicos/RF, juntamente com o front-end, foram projetados e implementados em tecnologia CMOS IBM 0.18μm, apresentando-se simulações e medidas de um protótipo físico. |
publishDate |
2008 |
dc.date.accessioned.fl_str_mv |
2008-06-12T04:11:13Z |
dc.date.issued.fl_str_mv |
2008 |
dc.type.status.fl_str_mv |
info:eu-repo/semantics/publishedVersion |
dc.type.driver.fl_str_mv |
info:eu-repo/semantics/doctoralThesis |
format |
doctoralThesis |
status_str |
publishedVersion |
dc.identifier.uri.fl_str_mv |
http://hdl.handle.net/10183/13132 |
dc.identifier.nrb.pt_BR.fl_str_mv |
000639902 |
url |
http://hdl.handle.net/10183/13132 |
identifier_str_mv |
000639902 |
dc.language.iso.fl_str_mv |
eng |
language |
eng |
dc.rights.driver.fl_str_mv |
info:eu-repo/semantics/openAccess |
eu_rights_str_mv |
openAccess |
dc.format.none.fl_str_mv |
application/pdf |
dc.source.none.fl_str_mv |
reponame:Biblioteca Digital de Teses e Dissertações da UFRGS instname:Universidade Federal do Rio Grande do Sul (UFRGS) instacron:UFRGS |
instname_str |
Universidade Federal do Rio Grande do Sul (UFRGS) |
instacron_str |
UFRGS |
institution |
UFRGS |
reponame_str |
Biblioteca Digital de Teses e Dissertações da UFRGS |
collection |
Biblioteca Digital de Teses e Dissertações da UFRGS |
bitstream.url.fl_str_mv |
http://www.lume.ufrgs.br/bitstream/10183/13132/2/000639902.pdf.txt http://www.lume.ufrgs.br/bitstream/10183/13132/1/000639902.pdf |
bitstream.checksum.fl_str_mv |
ef4b52fc74a058c94d9f68c21196c043 ec6320433e5154e21a99b0a6487de9d1 |
bitstream.checksumAlgorithm.fl_str_mv |
MD5 MD5 |
repository.name.fl_str_mv |
Biblioteca Digital de Teses e Dissertações da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS) |
repository.mail.fl_str_mv |
lume@ufrgs.br||lume@ufrgs.br |
_version_ |
1810085120259915776 |