Desenvolvimento de uma plataforma para testes de controladores, em arquitetura de controle hardware in the loop, utilizando um hardware eletrônico externo e um software de simulação de voo

Detalhes bibliográficos
Autor(a) principal: Cazarini, Eduardo
Data de Publicação: 2015
Tipo de documento: Dissertação
Idioma: por
Título da fonte: Biblioteca Digital de Teses e Dissertações da USP
Texto Completo: http://www.teses.usp.br/teses/disponiveis/18/18149/tde-18072016-180439/
Resumo: Essa dissertação tem por objetivo o desenvolvimento de uma plataforma para testes de controladores de voo. Tal plataforma consiste em um hardware executando algoritmos de controle e atuando numa aeronave simulada em software de simulação de voo. O software de simulação escolhido, baseado na experiência prática de pilotos profissionais, foi o Microsoft Flight Simulator (MSFS), para o qual desenvolveu-se o modelo gráfico e dinâmico do quadricóptero AscTec Pelican. A comunicação entre o MSFS e o hardware é feita pela interface USB através do software FVMS v2.0 desenvolvido em ambiente DELPHI® 7.0 exclusivamente para este trabalho. O FVMS é capaz de ler o estado das variáveis de voo no MSFS, enviá-las para o hardware externo executar o controle, receber os sinais de controle de volta e utilizá-los no MSFS. O projeto e execução do hardware externo com controlador dsPIC também foi realizado neste mesmo trabalho. A título de avaliação de desempenho, também foi implementado um controlador robusto do tipo H∞ linear, desenvolvido pela equipe ART (Aerial Robots Team) da Escola de Engenharia de São Carlos. O mesmo controlador também foi aplicado na arquitetura software in the loop, na qual o controle é executado dentro do próprio FVMS, para comparação de desempenho entre os dois sistemas. Ao término do trabalho, as características de desempenho do sistema como um todo ficam bem evidenciadas através dos testes de estabilidade com e sem distúrbios executados em ambas arquiteturas de controle.
id USP_3b356e224a334fa12c1041323aeb74e9
oai_identifier_str oai:teses.usp.br:tde-18072016-180439
network_acronym_str USP
network_name_str Biblioteca Digital de Teses e Dissertações da USP
repository_id_str 2721
spelling Desenvolvimento de uma plataforma para testes de controladores, em arquitetura de controle hardware in the loop, utilizando um hardware eletrônico externo e um software de simulação de vooDevelopment of a platform for controllers tests, in hardware in the loop control architecture, using an external electronic hardware and a flight simulation softwareHardware in the loopSoftware in the loopControle H∞Embedded systemsH∞ controlHardware in the loopSistema microprocessadoSoftware in the loopEssa dissertação tem por objetivo o desenvolvimento de uma plataforma para testes de controladores de voo. Tal plataforma consiste em um hardware executando algoritmos de controle e atuando numa aeronave simulada em software de simulação de voo. O software de simulação escolhido, baseado na experiência prática de pilotos profissionais, foi o Microsoft Flight Simulator (MSFS), para o qual desenvolveu-se o modelo gráfico e dinâmico do quadricóptero AscTec Pelican. A comunicação entre o MSFS e o hardware é feita pela interface USB através do software FVMS v2.0 desenvolvido em ambiente DELPHI® 7.0 exclusivamente para este trabalho. O FVMS é capaz de ler o estado das variáveis de voo no MSFS, enviá-las para o hardware externo executar o controle, receber os sinais de controle de volta e utilizá-los no MSFS. O projeto e execução do hardware externo com controlador dsPIC também foi realizado neste mesmo trabalho. A título de avaliação de desempenho, também foi implementado um controlador robusto do tipo H∞ linear, desenvolvido pela equipe ART (Aerial Robots Team) da Escola de Engenharia de São Carlos. O mesmo controlador também foi aplicado na arquitetura software in the loop, na qual o controle é executado dentro do próprio FVMS, para comparação de desempenho entre os dois sistemas. Ao término do trabalho, as características de desempenho do sistema como um todo ficam bem evidenciadas através dos testes de estabilidade com e sem distúrbios executados em ambas arquiteturas de controle.This dissertation aims to develop a platform for flight controllers tests. It platform consists of an electronic hardware where the control\'s algorithms will be executed and a virtual aircraft is simulated in flight simulation software. The chosen simulation software, based on practical experience of professional pilots, was Microsoft Flight Simulator (MSFS). The graphic and dynamic model of quadrotor AscTec Pelican was developed to perform inside the software. The communication between the MSFS and the hardware is made by USB interface through FVMS v2.0 software developed in DELPHI® 7.0 environment, exclusively for this work. The FVMS can read the status of the flight variables in MSFS, send them to the external hardware, receive control signals back and write them in MSFS. The design and implementation of external hardware with dsPIC controller was also developed ons ame work. For performance evaluation of the system, it was also implemented a robust linear H∞ controller, developed by ART team (Aerial Robots Team) of the School of Engineering of São Carlos. The same controller was also applied using software in the loop architecture, in which the control is performed inside FVMS, to compare performance between the two architectures. In the end of the work, the performance characteristics of the systems were well evidenced by the stability tests carried out with and without disturbances in both control architectures.Biblioteca Digitais de Teses e Dissertações da USPMagalhães, Daniel VarelaCazarini, Eduardo2015-03-06info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisapplication/pdfhttp://www.teses.usp.br/teses/disponiveis/18/18149/tde-18072016-180439/reponame:Biblioteca Digital de Teses e Dissertações da USPinstname:Universidade de São Paulo (USP)instacron:USPLiberar o conteúdo para acesso público.info:eu-repo/semantics/openAccesspor2017-09-04T21:03:48Zoai:teses.usp.br:tde-18072016-180439Biblioteca Digital de Teses e Dissertaçõeshttp://www.teses.usp.br/PUBhttp://www.teses.usp.br/cgi-bin/mtd2br.plvirginia@if.usp.br|| atendimento@aguia.usp.br||virginia@if.usp.bropendoar:27212017-09-04T21:03:48Biblioteca Digital de Teses e Dissertações da USP - Universidade de São Paulo (USP)false
dc.title.none.fl_str_mv Desenvolvimento de uma plataforma para testes de controladores, em arquitetura de controle hardware in the loop, utilizando um hardware eletrônico externo e um software de simulação de voo
Development of a platform for controllers tests, in hardware in the loop control architecture, using an external electronic hardware and a flight simulation software
title Desenvolvimento de uma plataforma para testes de controladores, em arquitetura de controle hardware in the loop, utilizando um hardware eletrônico externo e um software de simulação de voo
spellingShingle Desenvolvimento de uma plataforma para testes de controladores, em arquitetura de controle hardware in the loop, utilizando um hardware eletrônico externo e um software de simulação de voo
Cazarini, Eduardo
Hardware in the loop
Software in the loop
Controle H∞
Embedded systems
H∞ control
Hardware in the loop
Sistema microprocessado
Software in the loop
title_short Desenvolvimento de uma plataforma para testes de controladores, em arquitetura de controle hardware in the loop, utilizando um hardware eletrônico externo e um software de simulação de voo
title_full Desenvolvimento de uma plataforma para testes de controladores, em arquitetura de controle hardware in the loop, utilizando um hardware eletrônico externo e um software de simulação de voo
title_fullStr Desenvolvimento de uma plataforma para testes de controladores, em arquitetura de controle hardware in the loop, utilizando um hardware eletrônico externo e um software de simulação de voo
title_full_unstemmed Desenvolvimento de uma plataforma para testes de controladores, em arquitetura de controle hardware in the loop, utilizando um hardware eletrônico externo e um software de simulação de voo
title_sort Desenvolvimento de uma plataforma para testes de controladores, em arquitetura de controle hardware in the loop, utilizando um hardware eletrônico externo e um software de simulação de voo
author Cazarini, Eduardo
author_facet Cazarini, Eduardo
author_role author
dc.contributor.none.fl_str_mv Magalhães, Daniel Varela
dc.contributor.author.fl_str_mv Cazarini, Eduardo
dc.subject.por.fl_str_mv Hardware in the loop
Software in the loop
Controle H∞
Embedded systems
H∞ control
Hardware in the loop
Sistema microprocessado
Software in the loop
topic Hardware in the loop
Software in the loop
Controle H∞
Embedded systems
H∞ control
Hardware in the loop
Sistema microprocessado
Software in the loop
description Essa dissertação tem por objetivo o desenvolvimento de uma plataforma para testes de controladores de voo. Tal plataforma consiste em um hardware executando algoritmos de controle e atuando numa aeronave simulada em software de simulação de voo. O software de simulação escolhido, baseado na experiência prática de pilotos profissionais, foi o Microsoft Flight Simulator (MSFS), para o qual desenvolveu-se o modelo gráfico e dinâmico do quadricóptero AscTec Pelican. A comunicação entre o MSFS e o hardware é feita pela interface USB através do software FVMS v2.0 desenvolvido em ambiente DELPHI® 7.0 exclusivamente para este trabalho. O FVMS é capaz de ler o estado das variáveis de voo no MSFS, enviá-las para o hardware externo executar o controle, receber os sinais de controle de volta e utilizá-los no MSFS. O projeto e execução do hardware externo com controlador dsPIC também foi realizado neste mesmo trabalho. A título de avaliação de desempenho, também foi implementado um controlador robusto do tipo H∞ linear, desenvolvido pela equipe ART (Aerial Robots Team) da Escola de Engenharia de São Carlos. O mesmo controlador também foi aplicado na arquitetura software in the loop, na qual o controle é executado dentro do próprio FVMS, para comparação de desempenho entre os dois sistemas. Ao término do trabalho, as características de desempenho do sistema como um todo ficam bem evidenciadas através dos testes de estabilidade com e sem distúrbios executados em ambas arquiteturas de controle.
publishDate 2015
dc.date.none.fl_str_mv 2015-03-06
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv http://www.teses.usp.br/teses/disponiveis/18/18149/tde-18072016-180439/
url http://www.teses.usp.br/teses/disponiveis/18/18149/tde-18072016-180439/
dc.language.iso.fl_str_mv por
language por
dc.relation.none.fl_str_mv
dc.rights.driver.fl_str_mv Liberar o conteúdo para acesso público.
info:eu-repo/semantics/openAccess
rights_invalid_str_mv Liberar o conteúdo para acesso público.
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.coverage.none.fl_str_mv
dc.publisher.none.fl_str_mv Biblioteca Digitais de Teses e Dissertações da USP
publisher.none.fl_str_mv Biblioteca Digitais de Teses e Dissertações da USP
dc.source.none.fl_str_mv
reponame:Biblioteca Digital de Teses e Dissertações da USP
instname:Universidade de São Paulo (USP)
instacron:USP
instname_str Universidade de São Paulo (USP)
instacron_str USP
institution USP
reponame_str Biblioteca Digital de Teses e Dissertações da USP
collection Biblioteca Digital de Teses e Dissertações da USP
repository.name.fl_str_mv Biblioteca Digital de Teses e Dissertações da USP - Universidade de São Paulo (USP)
repository.mail.fl_str_mv virginia@if.usp.br|| atendimento@aguia.usp.br||virginia@if.usp.br
_version_ 1815257103862857728