Projeto de uma memória monolítica: recurso para ampliação da memória principal de um minicomputador.

Detalhes bibliográficos
Autor(a) principal: Martucci Junior, Moacyr
Data de Publicação: 1979
Tipo de documento: Dissertação
Idioma: por
Título da fonte: Biblioteca Digital de Teses e Dissertações da USP
Texto Completo: https://www.teses.usp.br/teses/disponiveis/3/3141/tde-10082022-102436/
Resumo: Este trabalho apresenta o reprojeto do hardware do microcomputador Patinho Feio, de forma a ter-se uma máquina com melhores recursos de hardware, mas que fosse software compatível com o Patinho Feio. Grande parte do trabalho é dedicado ao projeto e implementação de um sistema de memória a semicondutor, utilizando pastilhas de alta densidade de bits. A escolha da pastilha de memória gerou a necessidade de realizar-se um estudo sobre as pastilhas existentes ao mercado e de adotar-se um esquema de escolha organizado, devido ao grande número de itens diferentes que estavam disponíveis no mercado; esse estudo é o escopo do capítulo 2 deste trabalho. No capítulo 3 é apresentada a expansão da capacidade de endereçamento da memória principal de 4K bytes para 32K bytes, além das demais modificações de hardware, com relação ao Patinho Feio. Durante o projeto da memória monolítica surgiu a necessidade de ter-se um sistema de testes que possibilitasse a observação e o estudo dos sinais importantes ao bom funcionamento da memória. Esse sistema de testes foi desenvolvido e é apresentado no capítulo 5 deste trabalho.
id USP_68787e41fe941a4cc2256f6ac850cd2c
oai_identifier_str oai:teses.usp.br:tde-10082022-102436
network_acronym_str USP
network_name_str Biblioteca Digital de Teses e Dissertações da USP
repository_id_str 2721
spelling Projeto de uma memória monolítica: recurso para ampliação da memória principal de um minicomputador.Design of a semiconductor memory: resource for expanding the main memory of a minicomputer.Digital electronicsEletrônica digitalMemória monolíticaMicrocomputadorMinicomputerSemiconductor memorySemicondutorEste trabalho apresenta o reprojeto do hardware do microcomputador Patinho Feio, de forma a ter-se uma máquina com melhores recursos de hardware, mas que fosse software compatível com o Patinho Feio. Grande parte do trabalho é dedicado ao projeto e implementação de um sistema de memória a semicondutor, utilizando pastilhas de alta densidade de bits. A escolha da pastilha de memória gerou a necessidade de realizar-se um estudo sobre as pastilhas existentes ao mercado e de adotar-se um esquema de escolha organizado, devido ao grande número de itens diferentes que estavam disponíveis no mercado; esse estudo é o escopo do capítulo 2 deste trabalho. No capítulo 3 é apresentada a expansão da capacidade de endereçamento da memória principal de 4K bytes para 32K bytes, além das demais modificações de hardware, com relação ao Patinho Feio. Durante o projeto da memória monolítica surgiu a necessidade de ter-se um sistema de testes que possibilitasse a observação e o estudo dos sinais importantes ao bom funcionamento da memória. Esse sistema de testes foi desenvolvido e é apresentado no capítulo 5 deste trabalho.This work presents a redesign of the hardware of Patinho Feio microcomputer, in order to obtain a machine with better hardware resources, although software compatible with Patinho Feio. The body of this work is dedicated to the design and implementation of a semiconductor memory system, using high density chips. The choice of the semiconductor memory chip generated the needs of studing all memory chips available in the market, and the development of an organized scheme of choosing, this because there were so much different types of memory chips available; this study is the scope of chapter 2 of this work. In the chapter 3 is presented the address expansion of the minicomputer main memory from 4K bytes to 32K bytes, farther on the others hardware modifications, in relation to the Patinho Feio. During the memory design appeared the needs of having a test system where was possible the observation and the study of the signals that were important to the work of the memory system. The test system was developed and is presented in the chapter 5 of this work.Biblioteca Digitais de Teses e Dissertações da USPMassola, Antonio Marcos de AguirraMartucci Junior, Moacyr1979-08-31info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisapplication/pdfhttps://www.teses.usp.br/teses/disponiveis/3/3141/tde-10082022-102436/reponame:Biblioteca Digital de Teses e Dissertações da USPinstname:Universidade de São Paulo (USP)instacron:USPLiberar o conteúdo para acesso público.info:eu-repo/semantics/openAccesspor2022-08-10T13:30:29Zoai:teses.usp.br:tde-10082022-102436Biblioteca Digital de Teses e Dissertaçõeshttp://www.teses.usp.br/PUBhttp://www.teses.usp.br/cgi-bin/mtd2br.plvirginia@if.usp.br|| atendimento@aguia.usp.br||virginia@if.usp.bropendoar:27212022-08-10T13:30:29Biblioteca Digital de Teses e Dissertações da USP - Universidade de São Paulo (USP)false
dc.title.none.fl_str_mv Projeto de uma memória monolítica: recurso para ampliação da memória principal de um minicomputador.
Design of a semiconductor memory: resource for expanding the main memory of a minicomputer.
title Projeto de uma memória monolítica: recurso para ampliação da memória principal de um minicomputador.
spellingShingle Projeto de uma memória monolítica: recurso para ampliação da memória principal de um minicomputador.
Martucci Junior, Moacyr
Digital electronics
Eletrônica digital
Memória monolítica
Microcomputador
Minicomputer
Semiconductor memory
Semicondutor
title_short Projeto de uma memória monolítica: recurso para ampliação da memória principal de um minicomputador.
title_full Projeto de uma memória monolítica: recurso para ampliação da memória principal de um minicomputador.
title_fullStr Projeto de uma memória monolítica: recurso para ampliação da memória principal de um minicomputador.
title_full_unstemmed Projeto de uma memória monolítica: recurso para ampliação da memória principal de um minicomputador.
title_sort Projeto de uma memória monolítica: recurso para ampliação da memória principal de um minicomputador.
author Martucci Junior, Moacyr
author_facet Martucci Junior, Moacyr
author_role author
dc.contributor.none.fl_str_mv Massola, Antonio Marcos de Aguirra
dc.contributor.author.fl_str_mv Martucci Junior, Moacyr
dc.subject.por.fl_str_mv Digital electronics
Eletrônica digital
Memória monolítica
Microcomputador
Minicomputer
Semiconductor memory
Semicondutor
topic Digital electronics
Eletrônica digital
Memória monolítica
Microcomputador
Minicomputer
Semiconductor memory
Semicondutor
description Este trabalho apresenta o reprojeto do hardware do microcomputador Patinho Feio, de forma a ter-se uma máquina com melhores recursos de hardware, mas que fosse software compatível com o Patinho Feio. Grande parte do trabalho é dedicado ao projeto e implementação de um sistema de memória a semicondutor, utilizando pastilhas de alta densidade de bits. A escolha da pastilha de memória gerou a necessidade de realizar-se um estudo sobre as pastilhas existentes ao mercado e de adotar-se um esquema de escolha organizado, devido ao grande número de itens diferentes que estavam disponíveis no mercado; esse estudo é o escopo do capítulo 2 deste trabalho. No capítulo 3 é apresentada a expansão da capacidade de endereçamento da memória principal de 4K bytes para 32K bytes, além das demais modificações de hardware, com relação ao Patinho Feio. Durante o projeto da memória monolítica surgiu a necessidade de ter-se um sistema de testes que possibilitasse a observação e o estudo dos sinais importantes ao bom funcionamento da memória. Esse sistema de testes foi desenvolvido e é apresentado no capítulo 5 deste trabalho.
publishDate 1979
dc.date.none.fl_str_mv 1979-08-31
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv https://www.teses.usp.br/teses/disponiveis/3/3141/tde-10082022-102436/
url https://www.teses.usp.br/teses/disponiveis/3/3141/tde-10082022-102436/
dc.language.iso.fl_str_mv por
language por
dc.relation.none.fl_str_mv
dc.rights.driver.fl_str_mv Liberar o conteúdo para acesso público.
info:eu-repo/semantics/openAccess
rights_invalid_str_mv Liberar o conteúdo para acesso público.
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.coverage.none.fl_str_mv
dc.publisher.none.fl_str_mv Biblioteca Digitais de Teses e Dissertações da USP
publisher.none.fl_str_mv Biblioteca Digitais de Teses e Dissertações da USP
dc.source.none.fl_str_mv
reponame:Biblioteca Digital de Teses e Dissertações da USP
instname:Universidade de São Paulo (USP)
instacron:USP
instname_str Universidade de São Paulo (USP)
instacron_str USP
institution USP
reponame_str Biblioteca Digital de Teses e Dissertações da USP
collection Biblioteca Digital de Teses e Dissertações da USP
repository.name.fl_str_mv Biblioteca Digital de Teses e Dissertações da USP - Universidade de São Paulo (USP)
repository.mail.fl_str_mv virginia@if.usp.br|| atendimento@aguia.usp.br||virginia@if.usp.br
_version_ 1815256918703210496