Implementacoes sistolicas de redes neurais artificiais

Detalhes bibliográficos
Autor(a) principal: Paula, Maria Aparecida Martins de
Data de Publicação: 1996
Tipo de documento: Dissertação
Idioma: por
Título da fonte: Biblioteca Digital de Teses e Dissertações da USP
Texto Completo: https://teses.usp.br/teses/disponiveis/45/45132/tde-20210729-012720/
Resumo: A simulacao de redes neurais artificiais grandes em computadores sequenciais gasta muito tempo de computacao. Por isto, grandes esforcos tem sido dedicados a implementacao paralela de redes neurais. A implementacao sistolica e uma boa solucao para a implementacao paralela de redes neurais, pois pode superar problemas de comunicacao, gerados pelos neuronios altamente interconectados. Neste trabalho sao descritos tres algoritmos sistolicos para a implementacao de rede neurais: algoritmo de blayo/hurat (utiliza uma arquitetura em array sistolico 2d para implementar a fase de reconhecimento da rede de hopfield, atraves de um array com 'N POT.2' celulas para uma rede com n neuronios), algoritmo de chung et al. (Propoe um projeto sistolico para a implementacao da rede backpropagation com treinamento supervisionado em grupo, utilizando um array sistolico 2d para cada matriz de pesos), algoritmo de kung/hwang (utiliza como arquitetura um array sistolico em anel programavel, baseia-se no modelo generico que representa as operacoes para a maioria das redes neurais). Estes algoritmos foram analisados em relacao ao tempo e ao numero de processadores necessarios para se executar interacoes das redes de hopfield e backpropagation. O algoritmo sistolico de kung/hwang foi implementado utilizando a maquina paralela parsytec powerxplorer
id USP_78383f665735689f5a46f1f291c4de01
oai_identifier_str oai:teses.usp.br:tde-20210729-012720
network_acronym_str USP
network_name_str Biblioteca Digital de Teses e Dissertações da USP
repository_id_str 2721
spelling Implementacoes sistolicas de redes neurais artificiaisnot availableAlgoritmos E Estruturas De DadosMetodologia E Técnicas De ComputaçãoA simulacao de redes neurais artificiais grandes em computadores sequenciais gasta muito tempo de computacao. Por isto, grandes esforcos tem sido dedicados a implementacao paralela de redes neurais. A implementacao sistolica e uma boa solucao para a implementacao paralela de redes neurais, pois pode superar problemas de comunicacao, gerados pelos neuronios altamente interconectados. Neste trabalho sao descritos tres algoritmos sistolicos para a implementacao de rede neurais: algoritmo de blayo/hurat (utiliza uma arquitetura em array sistolico 2d para implementar a fase de reconhecimento da rede de hopfield, atraves de um array com 'N POT.2' celulas para uma rede com n neuronios), algoritmo de chung et al. (Propoe um projeto sistolico para a implementacao da rede backpropagation com treinamento supervisionado em grupo, utilizando um array sistolico 2d para cada matriz de pesos), algoritmo de kung/hwang (utiliza como arquitetura um array sistolico em anel programavel, baseia-se no modelo generico que representa as operacoes para a maioria das redes neurais). Estes algoritmos foram analisados em relacao ao tempo e ao numero de processadores necessarios para se executar interacoes das redes de hopfield e backpropagation. O algoritmo sistolico de kung/hwang foi implementado utilizando a maquina paralela parsytec powerxplorernot availableBiblioteca Digitais de Teses e Dissertações da USPSong, Siang WunPaula, Maria Aparecida Martins de1996-12-11info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisapplication/pdfhttps://teses.usp.br/teses/disponiveis/45/45132/tde-20210729-012720/reponame:Biblioteca Digital de Teses e Dissertações da USPinstname:Universidade de São Paulo (USP)instacron:USPLiberar o conteúdo para acesso público.info:eu-repo/semantics/openAccesspor2021-07-31T18:57:45Zoai:teses.usp.br:tde-20210729-012720Biblioteca Digital de Teses e Dissertaçõeshttp://www.teses.usp.br/PUBhttp://www.teses.usp.br/cgi-bin/mtd2br.plvirginia@if.usp.br|| atendimento@aguia.usp.br||virginia@if.usp.bropendoar:27212021-07-31T18:57:45Biblioteca Digital de Teses e Dissertações da USP - Universidade de São Paulo (USP)false
dc.title.none.fl_str_mv Implementacoes sistolicas de redes neurais artificiais
not available
title Implementacoes sistolicas de redes neurais artificiais
spellingShingle Implementacoes sistolicas de redes neurais artificiais
Paula, Maria Aparecida Martins de
Algoritmos E Estruturas De Dados
Metodologia E Técnicas De Computação
title_short Implementacoes sistolicas de redes neurais artificiais
title_full Implementacoes sistolicas de redes neurais artificiais
title_fullStr Implementacoes sistolicas de redes neurais artificiais
title_full_unstemmed Implementacoes sistolicas de redes neurais artificiais
title_sort Implementacoes sistolicas de redes neurais artificiais
author Paula, Maria Aparecida Martins de
author_facet Paula, Maria Aparecida Martins de
author_role author
dc.contributor.none.fl_str_mv Song, Siang Wun
dc.contributor.author.fl_str_mv Paula, Maria Aparecida Martins de
dc.subject.por.fl_str_mv Algoritmos E Estruturas De Dados
Metodologia E Técnicas De Computação
topic Algoritmos E Estruturas De Dados
Metodologia E Técnicas De Computação
description A simulacao de redes neurais artificiais grandes em computadores sequenciais gasta muito tempo de computacao. Por isto, grandes esforcos tem sido dedicados a implementacao paralela de redes neurais. A implementacao sistolica e uma boa solucao para a implementacao paralela de redes neurais, pois pode superar problemas de comunicacao, gerados pelos neuronios altamente interconectados. Neste trabalho sao descritos tres algoritmos sistolicos para a implementacao de rede neurais: algoritmo de blayo/hurat (utiliza uma arquitetura em array sistolico 2d para implementar a fase de reconhecimento da rede de hopfield, atraves de um array com 'N POT.2' celulas para uma rede com n neuronios), algoritmo de chung et al. (Propoe um projeto sistolico para a implementacao da rede backpropagation com treinamento supervisionado em grupo, utilizando um array sistolico 2d para cada matriz de pesos), algoritmo de kung/hwang (utiliza como arquitetura um array sistolico em anel programavel, baseia-se no modelo generico que representa as operacoes para a maioria das redes neurais). Estes algoritmos foram analisados em relacao ao tempo e ao numero de processadores necessarios para se executar interacoes das redes de hopfield e backpropagation. O algoritmo sistolico de kung/hwang foi implementado utilizando a maquina paralela parsytec powerxplorer
publishDate 1996
dc.date.none.fl_str_mv 1996-12-11
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv https://teses.usp.br/teses/disponiveis/45/45132/tde-20210729-012720/
url https://teses.usp.br/teses/disponiveis/45/45132/tde-20210729-012720/
dc.language.iso.fl_str_mv por
language por
dc.relation.none.fl_str_mv
dc.rights.driver.fl_str_mv Liberar o conteúdo para acesso público.
info:eu-repo/semantics/openAccess
rights_invalid_str_mv Liberar o conteúdo para acesso público.
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.coverage.none.fl_str_mv
dc.publisher.none.fl_str_mv Biblioteca Digitais de Teses e Dissertações da USP
publisher.none.fl_str_mv Biblioteca Digitais de Teses e Dissertações da USP
dc.source.none.fl_str_mv
reponame:Biblioteca Digital de Teses e Dissertações da USP
instname:Universidade de São Paulo (USP)
instacron:USP
instname_str Universidade de São Paulo (USP)
instacron_str USP
institution USP
reponame_str Biblioteca Digital de Teses e Dissertações da USP
collection Biblioteca Digital de Teses e Dissertações da USP
repository.name.fl_str_mv Biblioteca Digital de Teses e Dissertações da USP - Universidade de São Paulo (USP)
repository.mail.fl_str_mv virginia@if.usp.br|| atendimento@aguia.usp.br||virginia@if.usp.br
_version_ 1809090926022230016