Sensor de temperatura na tecnologia CMOS para proteção de CIs: arquitetura e aplicações.

Detalhes bibliográficos
Autor(a) principal: Quispe Cartagena, Luis Antonio
Data de Publicação: 2019
Tipo de documento: Dissertação
Idioma: por
Título da fonte: Biblioteca Digital de Teses e Dissertações da USP
Texto Completo: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-06022020-111900/
Resumo: Neste trabalho de pesquisa são apresentados os resultados do projeto de um sensor de temperatura de baixa potência para a proteção de cartões inteligentes de ataques a sua segurança nos extremos da faixa de temperatura operacional. Os ataques geralmente utilizam técnicas de geração de falhas que normalmente aparecem em condições ambientais anormais tal como o estado de elevada temperatura, provocando assim o mau funcionamento do processador no cartão inteligente, permitindo o acesso adicional à informação. O objetivo deste projeto foi o desenvolvimento de um sistema de proteção do chip de cartões inteligentes desta arte de adulteração de segurança para a faixa de temperatura de -20 ºC a 120 ºC para tal fim foi projetado um sistema sensor de temperatura de área pequena e de baixo consumo de energia. O sensor foi projetado em Cadence usando o conceito System-on-a-Chip (SoC) na tecnologia padrão CMOS de 0,18 ?m e opera com uma tensão de alimentação de 1,2V. O Sensor de temperatura é baseado em um circuito com dois transistores CMOS (Complementary Metal Oxide Semicondutor) e um transistor bipolar PNP para produzir uma tensão CTAT (Complementary To Absolute Temperature voltage). O resultado obtido da simulação nas condições de temperaturas extremas de -40 ºC a 140 ºC e Vdd = 1,2V±10%, mostram um excelente desempenho para o sensor; com uma taxa de rejeição da fonte de alimentação PSRR (Power supply rejection ratio) -62 dB no pior dos casos e com histerese de 5mV. Este novo design de circuito pode efetivamente funcionar como um excelente protetor contra adulteração de segurança em cartões inteligentes.
id USP_b12d73b4c3e30827a94bf371145bc9d0
oai_identifier_str oai:teses.usp.br:tde-06022020-111900
network_acronym_str USP
network_name_str Biblioteca Digital de Teses e Dissertações da USP
repository_id_str 2721
spelling Sensor de temperatura na tecnologia CMOS para proteção de CIs: arquitetura e aplicações.CMOS technology temperature sensor for LC protection: architecture and applications.Ataques de mal funcionamentoCartões inteligentesCircuitos integradosCMOSCMOSIntegrated circuitMalfunction attacksMicroeletrônicaSensorSmart cardsTemperaturaTemperature sensorNeste trabalho de pesquisa são apresentados os resultados do projeto de um sensor de temperatura de baixa potência para a proteção de cartões inteligentes de ataques a sua segurança nos extremos da faixa de temperatura operacional. Os ataques geralmente utilizam técnicas de geração de falhas que normalmente aparecem em condições ambientais anormais tal como o estado de elevada temperatura, provocando assim o mau funcionamento do processador no cartão inteligente, permitindo o acesso adicional à informação. O objetivo deste projeto foi o desenvolvimento de um sistema de proteção do chip de cartões inteligentes desta arte de adulteração de segurança para a faixa de temperatura de -20 ºC a 120 ºC para tal fim foi projetado um sistema sensor de temperatura de área pequena e de baixo consumo de energia. O sensor foi projetado em Cadence usando o conceito System-on-a-Chip (SoC) na tecnologia padrão CMOS de 0,18 ?m e opera com uma tensão de alimentação de 1,2V. O Sensor de temperatura é baseado em um circuito com dois transistores CMOS (Complementary Metal Oxide Semicondutor) e um transistor bipolar PNP para produzir uma tensão CTAT (Complementary To Absolute Temperature voltage). O resultado obtido da simulação nas condições de temperaturas extremas de -40 ºC a 140 ºC e Vdd = 1,2V±10%, mostram um excelente desempenho para o sensor; com uma taxa de rejeição da fonte de alimentação PSRR (Power supply rejection ratio) -62 dB no pior dos casos e com histerese de 5mV. Este novo design de circuito pode efetivamente funcionar como um excelente protetor contra adulteração de segurança em cartões inteligentes.In this research work, it is presented the results of the proposed design of a low power temperature sensor for the protection of smart cards from the attacks to its security at the extreme points of their operating temperature range. The attacks usually use failure generation techniques for abnormal environmental conditions. Shuch that results in malfunctions of the smart card processor, allowing additional access to card information. The objetive of the present work was to develop a system in order to protect the chip of smart cards from this art of security tampering, for such propose it was designed a temperature system sensor of small area with low power consumption operating in the range of -20 ºC to 120 The sensor was designed in Cadence and TSMC using the System on a Chip (SoC) concept employing a standard 0,18 ?m CMOS (Complementary Metal Oxide Semicondutor) technology and operates on a power supply voltage of 1,2V. The temperature sensor is based on a circuit with two MOS transistors and only one PNP bipolar transistor for producing a Complementary to Absolute Temperature (CTAT) voltage. The obtained results for the temperature protection at the limits of a -40 ºC to 140 ºC temperature range and Vdd=1,2V 10%, show an excellent performance for the sensor with is the Power Supply Rejection Ratio (PSRR) of -62 dB in the worst case and a hysteresis limit of 5mV. This new circuit design can effectively work as an excellent protector against security tampering to smart cards.Biblioteca Digitais de Teses e Dissertações da USPSalcedo, Walter JaimesQuispe Cartagena, Luis Antonio 2019-12-06info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisapplication/pdfhttp://www.teses.usp.br/teses/disponiveis/3/3140/tde-06022020-111900/reponame:Biblioteca Digital de Teses e Dissertações da USPinstname:Universidade de São Paulo (USP)instacron:USPLiberar o conteúdo para acesso público.info:eu-repo/semantics/openAccesspor2020-02-27T21:36:02Zoai:teses.usp.br:tde-06022020-111900Biblioteca Digital de Teses e Dissertaçõeshttp://www.teses.usp.br/PUBhttp://www.teses.usp.br/cgi-bin/mtd2br.plvirginia@if.usp.br|| atendimento@aguia.usp.br||virginia@if.usp.bropendoar:27212020-02-27T21:36:02Biblioteca Digital de Teses e Dissertações da USP - Universidade de São Paulo (USP)false
dc.title.none.fl_str_mv Sensor de temperatura na tecnologia CMOS para proteção de CIs: arquitetura e aplicações.
CMOS technology temperature sensor for LC protection: architecture and applications.
title Sensor de temperatura na tecnologia CMOS para proteção de CIs: arquitetura e aplicações.
spellingShingle Sensor de temperatura na tecnologia CMOS para proteção de CIs: arquitetura e aplicações.
Quispe Cartagena, Luis Antonio
Ataques de mal funcionamento
Cartões inteligentes
Circuitos integrados
CMOS
CMOS
Integrated circuit
Malfunction attacks
Microeletrônica
Sensor
Smart cards
Temperatura
Temperature sensor
title_short Sensor de temperatura na tecnologia CMOS para proteção de CIs: arquitetura e aplicações.
title_full Sensor de temperatura na tecnologia CMOS para proteção de CIs: arquitetura e aplicações.
title_fullStr Sensor de temperatura na tecnologia CMOS para proteção de CIs: arquitetura e aplicações.
title_full_unstemmed Sensor de temperatura na tecnologia CMOS para proteção de CIs: arquitetura e aplicações.
title_sort Sensor de temperatura na tecnologia CMOS para proteção de CIs: arquitetura e aplicações.
author Quispe Cartagena, Luis Antonio
author_facet Quispe Cartagena, Luis Antonio
author_role author
dc.contributor.none.fl_str_mv Salcedo, Walter Jaimes
dc.contributor.author.fl_str_mv Quispe Cartagena, Luis Antonio
dc.subject.por.fl_str_mv Ataques de mal funcionamento
Cartões inteligentes
Circuitos integrados
CMOS
CMOS
Integrated circuit
Malfunction attacks
Microeletrônica
Sensor
Smart cards
Temperatura
Temperature sensor
topic Ataques de mal funcionamento
Cartões inteligentes
Circuitos integrados
CMOS
CMOS
Integrated circuit
Malfunction attacks
Microeletrônica
Sensor
Smart cards
Temperatura
Temperature sensor
description Neste trabalho de pesquisa são apresentados os resultados do projeto de um sensor de temperatura de baixa potência para a proteção de cartões inteligentes de ataques a sua segurança nos extremos da faixa de temperatura operacional. Os ataques geralmente utilizam técnicas de geração de falhas que normalmente aparecem em condições ambientais anormais tal como o estado de elevada temperatura, provocando assim o mau funcionamento do processador no cartão inteligente, permitindo o acesso adicional à informação. O objetivo deste projeto foi o desenvolvimento de um sistema de proteção do chip de cartões inteligentes desta arte de adulteração de segurança para a faixa de temperatura de -20 ºC a 120 ºC para tal fim foi projetado um sistema sensor de temperatura de área pequena e de baixo consumo de energia. O sensor foi projetado em Cadence usando o conceito System-on-a-Chip (SoC) na tecnologia padrão CMOS de 0,18 ?m e opera com uma tensão de alimentação de 1,2V. O Sensor de temperatura é baseado em um circuito com dois transistores CMOS (Complementary Metal Oxide Semicondutor) e um transistor bipolar PNP para produzir uma tensão CTAT (Complementary To Absolute Temperature voltage). O resultado obtido da simulação nas condições de temperaturas extremas de -40 ºC a 140 ºC e Vdd = 1,2V±10%, mostram um excelente desempenho para o sensor; com uma taxa de rejeição da fonte de alimentação PSRR (Power supply rejection ratio) -62 dB no pior dos casos e com histerese de 5mV. Este novo design de circuito pode efetivamente funcionar como um excelente protetor contra adulteração de segurança em cartões inteligentes.
publishDate 2019
dc.date.none.fl_str_mv 2019-12-06
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv http://www.teses.usp.br/teses/disponiveis/3/3140/tde-06022020-111900/
url http://www.teses.usp.br/teses/disponiveis/3/3140/tde-06022020-111900/
dc.language.iso.fl_str_mv por
language por
dc.relation.none.fl_str_mv
dc.rights.driver.fl_str_mv Liberar o conteúdo para acesso público.
info:eu-repo/semantics/openAccess
rights_invalid_str_mv Liberar o conteúdo para acesso público.
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.coverage.none.fl_str_mv
dc.publisher.none.fl_str_mv Biblioteca Digitais de Teses e Dissertações da USP
publisher.none.fl_str_mv Biblioteca Digitais de Teses e Dissertações da USP
dc.source.none.fl_str_mv
reponame:Biblioteca Digital de Teses e Dissertações da USP
instname:Universidade de São Paulo (USP)
instacron:USP
instname_str Universidade de São Paulo (USP)
instacron_str USP
institution USP
reponame_str Biblioteca Digital de Teses e Dissertações da USP
collection Biblioteca Digital de Teses e Dissertações da USP
repository.name.fl_str_mv Biblioteca Digital de Teses e Dissertações da USP - Universidade de São Paulo (USP)
repository.mail.fl_str_mv virginia@if.usp.br|| atendimento@aguia.usp.br||virginia@if.usp.br
_version_ 1809090435551854592