Implementação de circuitos lógicos fundamentados em uma classe de lógicas paraconsistentes anotadas.
Autor(a) principal: | |
---|---|
Data de Publicação: | 1997 |
Tipo de documento: | Dissertação |
Idioma: | por |
Título da fonte: | Biblioteca Digital de Teses e Dissertações da USP |
Texto Completo: | https://www.teses.usp.br/teses/disponiveis/3/3140/tde-08102024-103937/ |
Resumo: | Neste trabalho é apresentada uma nova família de portas lógicas digitais projetadas para receber e responder a sinais lógicos interpretados a partir da semântica das lógicas Paraconsistentes Anotadas. As lógicas Paraconsistentes pertencem ao grupo das chamadas lógicas não-clássicas e diferem das lógicas convencionais por aceitarem a existência de sinais contraditórios ou inconsistentes de um modo não trivial. Nas lógicas paraconsistentes estas contradições ou inconsistências são convenientemente tratadas, produzindo como resultante o sinal que mais se aproxima do verdadeiro, dando a este, um certo grau de crença ou valoração. As portas lógicas e os circuitos aqui apresentados, foram projetados especialmente para que traduzam em sinais lógicos eletrônicos, os estudos prévios desenvolvidos das Lógicas Paraconsistentes Anotadas. Demonstra-se que os circuitos das portas lógicas paraconsistentes que foram projetados são plenamente compatíveis a qualquer circuito que utilize a lógica convencional binária e o paraconsistente. Portanto, os circuitos implementados com a Lógica Paraconsistente não têm a pretensão de substituir os circuitos eletrônicos digitais convencionais, mas, a sua principal aplicabilidade é nos casos em que a lógica binária se torna ineficiente, ou até mesmo impossível de ser aplicada. A \"compatibilidade\" da Lógica Paraconsistente com a lógica convencional possibilita o funcionamento em harmonia dos dois sistemas digitais: obinário e o paraconsistente. Com base na interpretação teórica da Lógica Paraconsistente Anotada foram extraídas as tabelas-verdades, possibilitando que fossem implementados os circuitos das portas lógicas paraconsistentes básicas. Estas portas lógicas primitivas foram denominadas de: Operadores n, Operador Complemento Paraconsitente, Conectivo AND Paraconsistente e Conectivo OR Paraconsistente. ) Utilizando-se as portas lógicas primitivas aqui implementadas é apresentado um circuito, denominado Módulo Analisador Paraconsistente (MAP), que trata os sinais paraconsistentes, conforme a proposta teórica básica dass lógicas Paraconsistentes Anotadas. Este circuito é projetado utilizando-se principalmente das portas lógicas primitivas. Com a aplicação dos circuitos das portas lógicas paraconsistentes abrem-se possibilidades de se projetar circuitos mais complexos, tratando convenientemente as inconsistências que sempre aparecem em sistemas lógicos digitais. Todos os circuitos aqui apresentados foram projetados utilizando-se a técnica full custom para um processo digital CMOS de 1,2 \'mü\'m, e as simulações foram feitas para o funcionamente numa freqüência típica de 50 Mhz. |
id |
USP_bbc9148ba01d96fce5061a376362d6b9 |
---|---|
oai_identifier_str |
oai:teses.usp.br:tde-08102024-103937 |
network_acronym_str |
USP |
network_name_str |
Biblioteca Digital de Teses e Dissertações da USP |
repository_id_str |
2721 |
spelling |
Implementação de circuitos lógicos fundamentados em uma classe de lógicas paraconsistentes anotadas.Untitled in englishCircuitos lógicosLogic circuitsNeste trabalho é apresentada uma nova família de portas lógicas digitais projetadas para receber e responder a sinais lógicos interpretados a partir da semântica das lógicas Paraconsistentes Anotadas. As lógicas Paraconsistentes pertencem ao grupo das chamadas lógicas não-clássicas e diferem das lógicas convencionais por aceitarem a existência de sinais contraditórios ou inconsistentes de um modo não trivial. Nas lógicas paraconsistentes estas contradições ou inconsistências são convenientemente tratadas, produzindo como resultante o sinal que mais se aproxima do verdadeiro, dando a este, um certo grau de crença ou valoração. As portas lógicas e os circuitos aqui apresentados, foram projetados especialmente para que traduzam em sinais lógicos eletrônicos, os estudos prévios desenvolvidos das Lógicas Paraconsistentes Anotadas. Demonstra-se que os circuitos das portas lógicas paraconsistentes que foram projetados são plenamente compatíveis a qualquer circuito que utilize a lógica convencional binária e o paraconsistente. Portanto, os circuitos implementados com a Lógica Paraconsistente não têm a pretensão de substituir os circuitos eletrônicos digitais convencionais, mas, a sua principal aplicabilidade é nos casos em que a lógica binária se torna ineficiente, ou até mesmo impossível de ser aplicada. A \"compatibilidade\" da Lógica Paraconsistente com a lógica convencional possibilita o funcionamento em harmonia dos dois sistemas digitais: obinário e o paraconsistente. Com base na interpretação teórica da Lógica Paraconsistente Anotada foram extraídas as tabelas-verdades, possibilitando que fossem implementados os circuitos das portas lógicas paraconsistentes básicas. Estas portas lógicas primitivas foram denominadas de: Operadores n, Operador Complemento Paraconsitente, Conectivo AND Paraconsistente e Conectivo OR Paraconsistente. ) Utilizando-se as portas lógicas primitivas aqui implementadas é apresentado um circuito, denominado Módulo Analisador Paraconsistente (MAP), que trata os sinais paraconsistentes, conforme a proposta teórica básica dass lógicas Paraconsistentes Anotadas. Este circuito é projetado utilizando-se principalmente das portas lógicas primitivas. Com a aplicação dos circuitos das portas lógicas paraconsistentes abrem-se possibilidades de se projetar circuitos mais complexos, tratando convenientemente as inconsistências que sempre aparecem em sistemas lógicos digitais. Todos os circuitos aqui apresentados foram projetados utilizando-se a técnica full custom para um processo digital CMOS de 1,2 \'mü\'m, e as simulações foram feitas para o funcionamente numa freqüência típica de 50 Mhz.In this work a new Family of digital logic gate circuits designed to receive and to answer logic signals based on the Paraconsistent Annotated Logic semantics is presented. The Paraconsistent logic belongs to the group of the so-called non-classical logic, which is different from classical logic, because is allows in its structure inconsistente signals in a non trivial manner. In Paraconsistent logics the contradition or inconsistency is treated and results in one signal veru close to the true signal, together with a measurement of the degree of belief on the result. The logic gates and circuits presented were especially designed to translate into electronic logic signals the previous studies of the Paraconsistent Annotatesd Logic. The logic gate circuits here presented were quite compatible with any circuit that uses the usual logic. Therefore, these designed circuits with paraconsistent logic, do not intend to substitute the digital electronic circuits, on the contrary, the main application is where the binary logic is not adequate or even impossible to apply. By using Annotated Paraconsistent Logic the true-tables were extracted for the implementation of the circuits of the paraconsistent logic gates. The primitive paraconsistent logic gates were named: Operatort n, OperatorCOMPLEMENT. Paraconsistent Conective OR and Paraconsistent Conective AND. One circuit named Paraconsistent Analyser Module (PAM), was designed with these basic paraconsistent logic gates. This module (PAM) delas the signals in agrément with the proposal of the Annotated Paraconsistent Logic. Paraconsistent logic circuits have great possibility of use in complex systems to process inconsistente signals, which are very common in everyday applications. Every circuit presented was designed with a CMOS 1,2µm digital process and the simulations were made for a typical frequency of 50 Mhz.Biblioteca Digitais de Teses e Dissertações da USPSanchez, Pedro Luís PrósperoSilva Filho, João Inácio da1997-06-03info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisapplication/pdfhttps://www.teses.usp.br/teses/disponiveis/3/3140/tde-08102024-103937/reponame:Biblioteca Digital de Teses e Dissertações da USPinstname:Universidade de São Paulo (USP)instacron:USPLiberar o conteúdo para acesso público.info:eu-repo/semantics/openAccesspor2024-10-08T13:45:02Zoai:teses.usp.br:tde-08102024-103937Biblioteca Digital de Teses e Dissertaçõeshttp://www.teses.usp.br/PUBhttp://www.teses.usp.br/cgi-bin/mtd2br.plvirginia@if.usp.br|| atendimento@aguia.usp.br||virginia@if.usp.bropendoar:27212024-10-08T13:45:02Biblioteca Digital de Teses e Dissertações da USP - Universidade de São Paulo (USP)false |
dc.title.none.fl_str_mv |
Implementação de circuitos lógicos fundamentados em uma classe de lógicas paraconsistentes anotadas. Untitled in english |
title |
Implementação de circuitos lógicos fundamentados em uma classe de lógicas paraconsistentes anotadas. |
spellingShingle |
Implementação de circuitos lógicos fundamentados em uma classe de lógicas paraconsistentes anotadas. Silva Filho, João Inácio da Circuitos lógicos Logic circuits |
title_short |
Implementação de circuitos lógicos fundamentados em uma classe de lógicas paraconsistentes anotadas. |
title_full |
Implementação de circuitos lógicos fundamentados em uma classe de lógicas paraconsistentes anotadas. |
title_fullStr |
Implementação de circuitos lógicos fundamentados em uma classe de lógicas paraconsistentes anotadas. |
title_full_unstemmed |
Implementação de circuitos lógicos fundamentados em uma classe de lógicas paraconsistentes anotadas. |
title_sort |
Implementação de circuitos lógicos fundamentados em uma classe de lógicas paraconsistentes anotadas. |
author |
Silva Filho, João Inácio da |
author_facet |
Silva Filho, João Inácio da |
author_role |
author |
dc.contributor.none.fl_str_mv |
Sanchez, Pedro Luís Próspero |
dc.contributor.author.fl_str_mv |
Silva Filho, João Inácio da |
dc.subject.por.fl_str_mv |
Circuitos lógicos Logic circuits |
topic |
Circuitos lógicos Logic circuits |
description |
Neste trabalho é apresentada uma nova família de portas lógicas digitais projetadas para receber e responder a sinais lógicos interpretados a partir da semântica das lógicas Paraconsistentes Anotadas. As lógicas Paraconsistentes pertencem ao grupo das chamadas lógicas não-clássicas e diferem das lógicas convencionais por aceitarem a existência de sinais contraditórios ou inconsistentes de um modo não trivial. Nas lógicas paraconsistentes estas contradições ou inconsistências são convenientemente tratadas, produzindo como resultante o sinal que mais se aproxima do verdadeiro, dando a este, um certo grau de crença ou valoração. As portas lógicas e os circuitos aqui apresentados, foram projetados especialmente para que traduzam em sinais lógicos eletrônicos, os estudos prévios desenvolvidos das Lógicas Paraconsistentes Anotadas. Demonstra-se que os circuitos das portas lógicas paraconsistentes que foram projetados são plenamente compatíveis a qualquer circuito que utilize a lógica convencional binária e o paraconsistente. Portanto, os circuitos implementados com a Lógica Paraconsistente não têm a pretensão de substituir os circuitos eletrônicos digitais convencionais, mas, a sua principal aplicabilidade é nos casos em que a lógica binária se torna ineficiente, ou até mesmo impossível de ser aplicada. A \"compatibilidade\" da Lógica Paraconsistente com a lógica convencional possibilita o funcionamento em harmonia dos dois sistemas digitais: obinário e o paraconsistente. Com base na interpretação teórica da Lógica Paraconsistente Anotada foram extraídas as tabelas-verdades, possibilitando que fossem implementados os circuitos das portas lógicas paraconsistentes básicas. Estas portas lógicas primitivas foram denominadas de: Operadores n, Operador Complemento Paraconsitente, Conectivo AND Paraconsistente e Conectivo OR Paraconsistente. ) Utilizando-se as portas lógicas primitivas aqui implementadas é apresentado um circuito, denominado Módulo Analisador Paraconsistente (MAP), que trata os sinais paraconsistentes, conforme a proposta teórica básica dass lógicas Paraconsistentes Anotadas. Este circuito é projetado utilizando-se principalmente das portas lógicas primitivas. Com a aplicação dos circuitos das portas lógicas paraconsistentes abrem-se possibilidades de se projetar circuitos mais complexos, tratando convenientemente as inconsistências que sempre aparecem em sistemas lógicos digitais. Todos os circuitos aqui apresentados foram projetados utilizando-se a técnica full custom para um processo digital CMOS de 1,2 \'mü\'m, e as simulações foram feitas para o funcionamente numa freqüência típica de 50 Mhz. |
publishDate |
1997 |
dc.date.none.fl_str_mv |
1997-06-03 |
dc.type.status.fl_str_mv |
info:eu-repo/semantics/publishedVersion |
dc.type.driver.fl_str_mv |
info:eu-repo/semantics/masterThesis |
format |
masterThesis |
status_str |
publishedVersion |
dc.identifier.uri.fl_str_mv |
https://www.teses.usp.br/teses/disponiveis/3/3140/tde-08102024-103937/ |
url |
https://www.teses.usp.br/teses/disponiveis/3/3140/tde-08102024-103937/ |
dc.language.iso.fl_str_mv |
por |
language |
por |
dc.relation.none.fl_str_mv |
|
dc.rights.driver.fl_str_mv |
Liberar o conteúdo para acesso público. info:eu-repo/semantics/openAccess |
rights_invalid_str_mv |
Liberar o conteúdo para acesso público. |
eu_rights_str_mv |
openAccess |
dc.format.none.fl_str_mv |
application/pdf |
dc.coverage.none.fl_str_mv |
|
dc.publisher.none.fl_str_mv |
Biblioteca Digitais de Teses e Dissertações da USP |
publisher.none.fl_str_mv |
Biblioteca Digitais de Teses e Dissertações da USP |
dc.source.none.fl_str_mv |
reponame:Biblioteca Digital de Teses e Dissertações da USP instname:Universidade de São Paulo (USP) instacron:USP |
instname_str |
Universidade de São Paulo (USP) |
instacron_str |
USP |
institution |
USP |
reponame_str |
Biblioteca Digital de Teses e Dissertações da USP |
collection |
Biblioteca Digital de Teses e Dissertações da USP |
repository.name.fl_str_mv |
Biblioteca Digital de Teses e Dissertações da USP - Universidade de São Paulo (USP) |
repository.mail.fl_str_mv |
virginia@if.usp.br|| atendimento@aguia.usp.br||virginia@if.usp.br |
_version_ |
1815256496683876352 |