Estudo e implementação de transformações arquiteturais para aplicação em projetos hierárquicos desenvolvidos segundo a metodologia de síntese de alto nível.

Detalhes bibliográficos
Autor(a) principal: Teruya, Márcio Yukio
Data de Publicação: 1998
Tipo de documento: Dissertação
Idioma: por
Título da fonte: Biblioteca Digital de Teses e Dissertações da USP
Texto Completo: https://www.teses.usp.br/teses/disponiveis/3/3140/tde-01102024-153437/
Resumo: Operadores de Transformação Arquitetural são ferramentas de auxílio a projeto para Microeletrônica destinados a melhorarem a qualidade de projetos de circuitos integrados digitais desenvolvidos segundo a metodologia de Síntese de Alto Nível Hierárquica e, tal como o nome sugere, eles o fazem por meio de transformações especiais sobre as arquiteturas dos projetos sendo otimizados. O objetivo central deste trabalho foi desenvolver, implementar e testar uma coleção de Operadores de Transformação Arquitetural destinadas a integrarem um sistema de Síntese de Alto Nível Recursiva sendo desenvolvida pela Divisão de Projeto de Circuitos Integrados do Laboratório de Microeletrônica na Universidade de São Paulo. Para tanto, uma abordagem de implementação muito particular foi adotada, baseada em arquiteturas definidas como conjuntos de elementos interconectados provenientes de descrições comportamentais em nível algorítmico. Tal abordagem foi escolhida para simplificar a implementação e para testar a validade desta abordagem. Os operadores de Transformação Arquitetural foram implementados como uma coleção de programas para computador e foram testados sobre um conjunto selecionado de benchmarks. Os resultados experimentais obtidos mostram a validade da abordagem de implementação adotada e o potencial otimizador dos citados operadores.
id USP_dba45e975f2320ac8a1109f4426cc789
oai_identifier_str oai:teses.usp.br:tde-01102024-153437
network_acronym_str USP
network_name_str Biblioteca Digital de Teses e Dissertações da USP
repository_id_str 2721
spelling Estudo e implementação de transformações arquiteturais para aplicação em projetos hierárquicos desenvolvidos segundo a metodologia de síntese de alto nível.Untitled in englishCircuitos integrados digitaisDigital integrated circuitsMicroelectronicsMicroeletrônicaOperadores de Transformação Arquitetural são ferramentas de auxílio a projeto para Microeletrônica destinados a melhorarem a qualidade de projetos de circuitos integrados digitais desenvolvidos segundo a metodologia de Síntese de Alto Nível Hierárquica e, tal como o nome sugere, eles o fazem por meio de transformações especiais sobre as arquiteturas dos projetos sendo otimizados. O objetivo central deste trabalho foi desenvolver, implementar e testar uma coleção de Operadores de Transformação Arquitetural destinadas a integrarem um sistema de Síntese de Alto Nível Recursiva sendo desenvolvida pela Divisão de Projeto de Circuitos Integrados do Laboratório de Microeletrônica na Universidade de São Paulo. Para tanto, uma abordagem de implementação muito particular foi adotada, baseada em arquiteturas definidas como conjuntos de elementos interconectados provenientes de descrições comportamentais em nível algorítmico. Tal abordagem foi escolhida para simplificar a implementação e para testar a validade desta abordagem. Os operadores de Transformação Arquitetural foram implementados como uma coleção de programas para computador e foram testados sobre um conjunto selecionado de benchmarks. Os resultados experimentais obtidos mostram a validade da abordagem de implementação adotada e o potencial otimizador dos citados operadores.Architectural Transformation Operators are computer automated design tools for Microelectronics intended to improve the quality of digital integrated circuits when designed under the Hierarchical High Level Synthesis methodology. Ad the name suggests, the procedure is to apply special transformations on the architecture of designs to be optimized. The main objective of this work was the development, implementation and testing of a collection of Architectural Transformation Operators aimed to be integrated into a Recursive High Level Synthesis system being developed by the Divisão de Projetos de Circuitos Integrados (Laboratório de Microeletrônica, Universidade de São Paulo). A particular approach was chosen for implementation based on architectures defined as sets of interconnected elements from behavioral descriptions at the algorithmic level. Such an approach was chosen to simplify the implementation and to test the approachs effectiveness. The Architectural Transformation Operators were implemented as a collection of computer programs and were tested on selected benchmarks. The obtained results show the approachs validity and its optimization potential.Biblioteca Digitais de Teses e Dissertações da USPChau, Wang JiangTeruya, Márcio Yukio1998-10-02info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisapplication/pdfhttps://www.teses.usp.br/teses/disponiveis/3/3140/tde-01102024-153437/reponame:Biblioteca Digital de Teses e Dissertações da USPinstname:Universidade de São Paulo (USP)instacron:USPLiberar o conteúdo para acesso público.info:eu-repo/semantics/openAccesspor2024-10-01T18:40:02Zoai:teses.usp.br:tde-01102024-153437Biblioteca Digital de Teses e Dissertaçõeshttp://www.teses.usp.br/PUBhttp://www.teses.usp.br/cgi-bin/mtd2br.plvirginia@if.usp.br|| atendimento@aguia.usp.br||virginia@if.usp.bropendoar:27212024-10-01T18:40:02Biblioteca Digital de Teses e Dissertações da USP - Universidade de São Paulo (USP)false
dc.title.none.fl_str_mv Estudo e implementação de transformações arquiteturais para aplicação em projetos hierárquicos desenvolvidos segundo a metodologia de síntese de alto nível.
Untitled in english
title Estudo e implementação de transformações arquiteturais para aplicação em projetos hierárquicos desenvolvidos segundo a metodologia de síntese de alto nível.
spellingShingle Estudo e implementação de transformações arquiteturais para aplicação em projetos hierárquicos desenvolvidos segundo a metodologia de síntese de alto nível.
Teruya, Márcio Yukio
Circuitos integrados digitais
Digital integrated circuits
Microelectronics
Microeletrônica
title_short Estudo e implementação de transformações arquiteturais para aplicação em projetos hierárquicos desenvolvidos segundo a metodologia de síntese de alto nível.
title_full Estudo e implementação de transformações arquiteturais para aplicação em projetos hierárquicos desenvolvidos segundo a metodologia de síntese de alto nível.
title_fullStr Estudo e implementação de transformações arquiteturais para aplicação em projetos hierárquicos desenvolvidos segundo a metodologia de síntese de alto nível.
title_full_unstemmed Estudo e implementação de transformações arquiteturais para aplicação em projetos hierárquicos desenvolvidos segundo a metodologia de síntese de alto nível.
title_sort Estudo e implementação de transformações arquiteturais para aplicação em projetos hierárquicos desenvolvidos segundo a metodologia de síntese de alto nível.
author Teruya, Márcio Yukio
author_facet Teruya, Márcio Yukio
author_role author
dc.contributor.none.fl_str_mv Chau, Wang Jiang
dc.contributor.author.fl_str_mv Teruya, Márcio Yukio
dc.subject.por.fl_str_mv Circuitos integrados digitais
Digital integrated circuits
Microelectronics
Microeletrônica
topic Circuitos integrados digitais
Digital integrated circuits
Microelectronics
Microeletrônica
description Operadores de Transformação Arquitetural são ferramentas de auxílio a projeto para Microeletrônica destinados a melhorarem a qualidade de projetos de circuitos integrados digitais desenvolvidos segundo a metodologia de Síntese de Alto Nível Hierárquica e, tal como o nome sugere, eles o fazem por meio de transformações especiais sobre as arquiteturas dos projetos sendo otimizados. O objetivo central deste trabalho foi desenvolver, implementar e testar uma coleção de Operadores de Transformação Arquitetural destinadas a integrarem um sistema de Síntese de Alto Nível Recursiva sendo desenvolvida pela Divisão de Projeto de Circuitos Integrados do Laboratório de Microeletrônica na Universidade de São Paulo. Para tanto, uma abordagem de implementação muito particular foi adotada, baseada em arquiteturas definidas como conjuntos de elementos interconectados provenientes de descrições comportamentais em nível algorítmico. Tal abordagem foi escolhida para simplificar a implementação e para testar a validade desta abordagem. Os operadores de Transformação Arquitetural foram implementados como uma coleção de programas para computador e foram testados sobre um conjunto selecionado de benchmarks. Os resultados experimentais obtidos mostram a validade da abordagem de implementação adotada e o potencial otimizador dos citados operadores.
publishDate 1998
dc.date.none.fl_str_mv 1998-10-02
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv https://www.teses.usp.br/teses/disponiveis/3/3140/tde-01102024-153437/
url https://www.teses.usp.br/teses/disponiveis/3/3140/tde-01102024-153437/
dc.language.iso.fl_str_mv por
language por
dc.relation.none.fl_str_mv
dc.rights.driver.fl_str_mv Liberar o conteúdo para acesso público.
info:eu-repo/semantics/openAccess
rights_invalid_str_mv Liberar o conteúdo para acesso público.
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.coverage.none.fl_str_mv
dc.publisher.none.fl_str_mv Biblioteca Digitais de Teses e Dissertações da USP
publisher.none.fl_str_mv Biblioteca Digitais de Teses e Dissertações da USP
dc.source.none.fl_str_mv
reponame:Biblioteca Digital de Teses e Dissertações da USP
instname:Universidade de São Paulo (USP)
instacron:USP
instname_str Universidade de São Paulo (USP)
instacron_str USP
institution USP
reponame_str Biblioteca Digital de Teses e Dissertações da USP
collection Biblioteca Digital de Teses e Dissertações da USP
repository.name.fl_str_mv Biblioteca Digital de Teses e Dissertações da USP - Universidade de São Paulo (USP)
repository.mail.fl_str_mv virginia@if.usp.br|| atendimento@aguia.usp.br||virginia@if.usp.br
_version_ 1815256480447725568