Implementação digital de algoritmo de sincronismo aplicado ao controle de conversores estáticos

Detalhes bibliográficos
Autor(a) principal: Hieda, Eduardo Koji
Data de Publicação: 2013
Outros Autores: Cordeiro, Luis Paulo Scolaro, Ribeiro, Marcos Vinícius Campos
Tipo de documento: Trabalho de conclusão de curso
Idioma: por
Título da fonte: Repositório Institucional da UTFPR (da Universidade Tecnológica Federal do Paraná (RIUT))
Texto Completo: http://repositorio.utfpr.edu.br/jspui/handle/1/8291
Resumo: Este trabalho apresenta a implementação de um PLL (Phase Locked Loop) em firmware utilizando-se de um dsPIC, visto que este DSP possui funções e interrupções pré-definidas em sua biblioteca interna facilitando o desenvolvimento do firmware. O PLL implementado foi testado com o auxílio de um protótipo montado no laboratório LPEE (Laboratório de Processamento Eletrônico de Energia) da UTFPR, sendo que a referência utilizada no desenvolvimento deste foi a rede elétrica da COPEL (Companhia Paranaense de Energia), com uma tensão de 127 V e frequência de 60 Hz. Verificou-se que o sistema de controle implementado é muito eficiente nessas condições, mantendo o sincronismo constante com precisão e dentro dos limites impostos pela concessionária de energia.
id UTFPR-12_2221d7f526af7d87c60471a0194e5058
oai_identifier_str oai:repositorio.utfpr.edu.br:1/8291
network_acronym_str UTFPR-12
network_name_str Repositório Institucional da UTFPR (da Universidade Tecnológica Federal do Paraná (RIUT))
repository_id_str
spelling 2020-11-11T14:05:49Z2020-11-11T14:05:49Z2013-05-09HIEDA, Eduardo Koji; CORDEIRO, Luis Paulo Scolaro; RIBEIRO, Marcos Vinícius Campos. Implementação digital de algoritmo de sincronismo aplicado ao controle de conversores estáticos. 2013. 95 f. Trabalho de Conclusão de Curso (Graduação) – Universidade Tecnológica Federal do Paraná, Curitiba, 2013.http://repositorio.utfpr.edu.br/jspui/handle/1/8291Este trabalho apresenta a implementação de um PLL (Phase Locked Loop) em firmware utilizando-se de um dsPIC, visto que este DSP possui funções e interrupções pré-definidas em sua biblioteca interna facilitando o desenvolvimento do firmware. O PLL implementado foi testado com o auxílio de um protótipo montado no laboratório LPEE (Laboratório de Processamento Eletrônico de Energia) da UTFPR, sendo que a referência utilizada no desenvolvimento deste foi a rede elétrica da COPEL (Companhia Paranaense de Energia), com uma tensão de 127 V e frequência de 60 Hz. Verificou-se que o sistema de controle implementado é muito eficiente nessas condições, mantendo o sincronismo constante com precisão e dentro dos limites impostos pela concessionária de energia.This research presents the implementation of a PLL firmware using a dsPIC, since this DSP has predefined functions and interruptions in its internal library assisting the PLL firmware development. The implemented PLL was tested on a prototype developed on LPEE at UTFPR. The reference used in the development of this prototype was the COPEL electrical grid, this one working on a 127 V voltage and 60 Hz frequency. It has been found that the implemented control system is efficient in these conditions, maintaining accurately synchronism in the electrical grid within the limits imposed by the electric company.porUniversidade Tecnológica Federal do ParanáCuritibaDepartamento Acadêmico de EletrotécnicaEngenharia de Controle e AutomaçãoConversores analógicos-digitaisProcessamento de sinais - Técnicas digitaisControle automáticoAnalog-to-digital convertersSignal processing - Digital techniqueAutomatic controlImplementação digital de algoritmo de sincronismo aplicado ao controle de conversores estáticosinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/bachelorThesisCuritibaRomaneli, Eduardo Félix RibeiroAssef, Amauri AmorinHieda, Eduardo KojiCordeiro, Luis Paulo ScolaroRibeiro, Marcos Vinícius Camposreponame:Repositório Institucional da UTFPR (da Universidade Tecnológica Federal do Paraná (RIUT))instname:Universidade Tecnológica Federal do Paraná (UTFPR)instacron:UTFPRinfo:eu-repo/semantics/openAccessTHUMBNAILCT_COEAU_2013_1_02.pdf.jpgGenerated Thumbnailimage/jpeg1420http://repositorio.utfpr.edu.br:8080/jspui/bitstream/1/8291/1/CT_COEAU_2013_1_02.pdf.jpg5a0fc3c1c172725c9c5b0aba88305137MD51ORIGINALCT_COEAU_2013_1_02.pdfapplication/pdf1869061http://repositorio.utfpr.edu.br:8080/jspui/bitstream/1/8291/2/CT_COEAU_2013_1_02.pdf64910608e6af95a4cbbe5fdd01fd2a09MD52LICENSElicense.txttext/plain1220http://repositorio.utfpr.edu.br:8080/jspui/bitstream/1/8291/3/license.txt3cbdb04c3d289deb9dca129a3870a6e1MD53TEXTCT_COEAU_2013_1_02.pdf.txtExtracted texttext/plain113368http://repositorio.utfpr.edu.br:8080/jspui/bitstream/1/8291/4/CT_COEAU_2013_1_02.pdf.txt8ad9aa04040d101dd1a1a1112b48fd3fMD541/82912020-11-11 12:05:50.114oai:repositorio.utfpr.edu.br:1/8291ICBOYSBxdWFsaWRhZGUgZGUgdGl0dWxhciBkb3MgZGlyZWl0b3MgZGUgYXV0b3IgZGEgcHVibGljYT8/bywgYXV0b3Jpem8gYSBVVEZQUiBhIHZlaWN1bGFyLCAKYXRyYXY/cyBkbyBQb3J0YWwgZGUgSW5mb3JtYT8/byBlbSBBY2Vzc28gQWJlcnRvIChQSUFBKSBlIGRvcyBDYXQ/bG9nb3MgZGFzIEJpYmxpb3RlY2FzIApkZXN0YSBJbnN0aXR1aT8/bywgc2VtIHJlc3NhcmNpbWVudG8gZG9zIGRpcmVpdG9zIGF1dG9yYWlzLCBkZSBhY29yZG8gY29tIGEgTGVpIG5vIDkuNjEwLzk4LCAKbyB0ZXh0byBkZXN0YSBvYnJhLCBvYnNlcnZhbmRvIGFzIGNvbmRpPz9lcyBkZSBkaXNwb25pYmlsaXphPz9vIHJlZ2lzdHJhZGFzIG5vIGl0ZW0gNCBkbyAKP1Rlcm1vIGRlIEF1dG9yaXphPz9vIHBhcmEgUHVibGljYT8/byBkZSBUcmFiYWxob3MgZGUgQ29uY2x1cz9vIGRlIEN1cnNvIGRlIEdyYWR1YT8/byBlIApFc3BlY2lhbGl6YT8/bywgRGlzc2VydGE/P2VzIGUgVGVzZXMgbm8gUG9ydGFsIGRlIEluZm9ybWE/P28gZSBub3MgQ2F0P2xvZ29zIEVsZXRyP25pY29zIGRvIApTaXN0ZW1hIGRlIEJpYmxpb3RlY2FzIGRhIFVURlBSPywgcGFyYSBmaW5zIGRlIGxlaXR1cmEsIGltcHJlc3M/byBlL291IGRvd25sb2FkLCB2aXNhbmRvIGEgCmRpdnVsZ2E/P28gZGEgcHJvZHU/P28gY2llbnQ/ZmljYSBicmFzaWxlaXJhLgoKICBBcyB2aWFzIG9yaWdpbmFpcyBlIGFzc2luYWRhcyBwZWxvKHMpIGF1dG9yKGVzKSBkbyA/VGVybW8gZGUgQXV0b3JpemE/P28gcGFyYSBQdWJsaWNhPz9vIGRlIApUcmFiYWxob3MgZGUgQ29uY2x1cz9vIGRlIEN1cnNvIGRlIEdyYWR1YT8/byBlIEVzcGVjaWFsaXphPz9vLCBEaXNzZXJ0YT8/ZXMgZSBUZXNlcyBubyBQb3J0YWwgCmRlIEluZm9ybWE/P28gZSBub3MgQ2F0P2xvZ29zIEVsZXRyP25pY29zIGRvIFNpc3RlbWEgZGUgQmlibGlvdGVjYXMgZGEgVVRGUFI/IGUgZGEgP0RlY2xhcmE/P28gCmRlIEF1dG9yaWE/IGVuY29udHJhbS1zZSBhcnF1aXZhZGFzIG5hIEJpYmxpb3RlY2EgZG8gQz9tcHVzIG5vIHF1YWwgbyB0cmFiYWxobyBmb2kgZGVmZW5kaWRvLiAKTm8gY2FzbyBkZSBwdWJsaWNhPz9lcyBkZSBhdXRvcmlhIGNvbGV0aXZhIGUgbXVsdGljP21wdXMsIG9zIGRvY3VtZW50b3MgZmljYXI/byBzb2IgZ3VhcmRhIGRhIApCaWJsaW90ZWNhIGNvbSBhIHF1YWwgbyA/cHJpbWVpcm8gYXV0b3I/IHBvc3N1YSB2P25jdWxvLgo=Repositório de PublicaçõesPUBhttp://repositorio.utfpr.edu.br:8080/oai/requestopendoar:2020-11-11T14:05:50Repositório Institucional da UTFPR (da Universidade Tecnológica Federal do Paraná (RIUT)) - Universidade Tecnológica Federal do Paraná (UTFPR)false
dc.title.pt_BR.fl_str_mv Implementação digital de algoritmo de sincronismo aplicado ao controle de conversores estáticos
title Implementação digital de algoritmo de sincronismo aplicado ao controle de conversores estáticos
spellingShingle Implementação digital de algoritmo de sincronismo aplicado ao controle de conversores estáticos
Hieda, Eduardo Koji
Engenharia de Controle e Automação
Conversores analógicos-digitais
Processamento de sinais - Técnicas digitais
Controle automático
Analog-to-digital converters
Signal processing - Digital technique
Automatic control
title_short Implementação digital de algoritmo de sincronismo aplicado ao controle de conversores estáticos
title_full Implementação digital de algoritmo de sincronismo aplicado ao controle de conversores estáticos
title_fullStr Implementação digital de algoritmo de sincronismo aplicado ao controle de conversores estáticos
title_full_unstemmed Implementação digital de algoritmo de sincronismo aplicado ao controle de conversores estáticos
title_sort Implementação digital de algoritmo de sincronismo aplicado ao controle de conversores estáticos
author Hieda, Eduardo Koji
author_facet Hieda, Eduardo Koji
Cordeiro, Luis Paulo Scolaro
Ribeiro, Marcos Vinícius Campos
author_role author
author2 Cordeiro, Luis Paulo Scolaro
Ribeiro, Marcos Vinícius Campos
author2_role author
author
dc.contributor.advisor1.fl_str_mv Romaneli, Eduardo Félix Ribeiro
dc.contributor.advisor-co1.fl_str_mv Assef, Amauri Amorin
dc.contributor.author.fl_str_mv Hieda, Eduardo Koji
Cordeiro, Luis Paulo Scolaro
Ribeiro, Marcos Vinícius Campos
contributor_str_mv Romaneli, Eduardo Félix Ribeiro
Assef, Amauri Amorin
dc.subject.cnpq.fl_str_mv Engenharia de Controle e Automação
topic Engenharia de Controle e Automação
Conversores analógicos-digitais
Processamento de sinais - Técnicas digitais
Controle automático
Analog-to-digital converters
Signal processing - Digital technique
Automatic control
dc.subject.por.fl_str_mv Conversores analógicos-digitais
Processamento de sinais - Técnicas digitais
Controle automático
Analog-to-digital converters
Signal processing - Digital technique
Automatic control
description Este trabalho apresenta a implementação de um PLL (Phase Locked Loop) em firmware utilizando-se de um dsPIC, visto que este DSP possui funções e interrupções pré-definidas em sua biblioteca interna facilitando o desenvolvimento do firmware. O PLL implementado foi testado com o auxílio de um protótipo montado no laboratório LPEE (Laboratório de Processamento Eletrônico de Energia) da UTFPR, sendo que a referência utilizada no desenvolvimento deste foi a rede elétrica da COPEL (Companhia Paranaense de Energia), com uma tensão de 127 V e frequência de 60 Hz. Verificou-se que o sistema de controle implementado é muito eficiente nessas condições, mantendo o sincronismo constante com precisão e dentro dos limites impostos pela concessionária de energia.
publishDate 2013
dc.date.issued.fl_str_mv 2013-05-09
dc.date.accessioned.fl_str_mv 2020-11-11T14:05:49Z
dc.date.available.fl_str_mv 2020-11-11T14:05:49Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/bachelorThesis
format bachelorThesis
status_str publishedVersion
dc.identifier.citation.fl_str_mv HIEDA, Eduardo Koji; CORDEIRO, Luis Paulo Scolaro; RIBEIRO, Marcos Vinícius Campos. Implementação digital de algoritmo de sincronismo aplicado ao controle de conversores estáticos. 2013. 95 f. Trabalho de Conclusão de Curso (Graduação) – Universidade Tecnológica Federal do Paraná, Curitiba, 2013.
dc.identifier.uri.fl_str_mv http://repositorio.utfpr.edu.br/jspui/handle/1/8291
identifier_str_mv HIEDA, Eduardo Koji; CORDEIRO, Luis Paulo Scolaro; RIBEIRO, Marcos Vinícius Campos. Implementação digital de algoritmo de sincronismo aplicado ao controle de conversores estáticos. 2013. 95 f. Trabalho de Conclusão de Curso (Graduação) – Universidade Tecnológica Federal do Paraná, Curitiba, 2013.
url http://repositorio.utfpr.edu.br/jspui/handle/1/8291
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.publisher.none.fl_str_mv Universidade Tecnológica Federal do Paraná
Curitiba
dc.publisher.department.fl_str_mv Departamento Acadêmico de Eletrotécnica
publisher.none.fl_str_mv Universidade Tecnológica Federal do Paraná
Curitiba
dc.source.none.fl_str_mv reponame:Repositório Institucional da UTFPR (da Universidade Tecnológica Federal do Paraná (RIUT))
instname:Universidade Tecnológica Federal do Paraná (UTFPR)
instacron:UTFPR
instname_str Universidade Tecnológica Federal do Paraná (UTFPR)
instacron_str UTFPR
institution UTFPR
reponame_str Repositório Institucional da UTFPR (da Universidade Tecnológica Federal do Paraná (RIUT))
collection Repositório Institucional da UTFPR (da Universidade Tecnológica Federal do Paraná (RIUT))
bitstream.url.fl_str_mv http://repositorio.utfpr.edu.br:8080/jspui/bitstream/1/8291/1/CT_COEAU_2013_1_02.pdf.jpg
http://repositorio.utfpr.edu.br:8080/jspui/bitstream/1/8291/2/CT_COEAU_2013_1_02.pdf
http://repositorio.utfpr.edu.br:8080/jspui/bitstream/1/8291/3/license.txt
http://repositorio.utfpr.edu.br:8080/jspui/bitstream/1/8291/4/CT_COEAU_2013_1_02.pdf.txt
bitstream.checksum.fl_str_mv 5a0fc3c1c172725c9c5b0aba88305137
64910608e6af95a4cbbe5fdd01fd2a09
3cbdb04c3d289deb9dca129a3870a6e1
8ad9aa04040d101dd1a1a1112b48fd3f
bitstream.checksumAlgorithm.fl_str_mv MD5
MD5
MD5
MD5
repository.name.fl_str_mv Repositório Institucional da UTFPR (da Universidade Tecnológica Federal do Paraná (RIUT)) - Universidade Tecnológica Federal do Paraná (UTFPR)
repository.mail.fl_str_mv
_version_ 1797044006418382848